--- 產(chǎn)品詳情 ---
具有可選輸入時鐘驅(qū)動器的 1:10 高速時鐘緩沖器
Function | Differential |
Additive RMS jitter (Typ) (fs) | 40 |
Output frequency (Max) (MHz) | 3500 |
Number of outputs | 10 |
Output supply voltage (V) | 3.3 |
Core supply voltage (V) | 3.3 |
Output skew (ps) | 50 |
Features | 1:10 fanout |
Operating temperature range (C) | 25 to 25, -55 to 125 |
Rating | Space |
Output type | LVPECL |
Input type | CML, LVDS, LVPECL, SSTL |
- 將一個差分時鐘輸入對 LVPECL 分配至 10 個差分 LVPECL
- 與低壓發(fā)射器耦合邏輯 (LVECL) 和 LVPECL 完全兼容
- 支持 2.375V 至 3.8V 的寬電源電壓范圍
- 通過 CLK_SEL 可選擇時鐘輸入
- 低輸出偏移(典型值為 15ps),適用于時鐘分配 應用
- 額外抖動少于 1ps
- 傳播延遲少于 355ps
- 開輸入缺省狀態(tài)
- 兼容低壓差分信令 (LVDS)、電流模式邏輯 (CML) 和短截線串聯(lián)端接邏輯 (SSTL) 輸入
- 針對單端計時的 VBB 基準電壓輸出
- 頻率范圍為直流至 3.5GHz
- 支持國防、航天和醫(yī)療 應用
- 受控基線
- 同一組裝和測試場所
- 同一制造場所
- 支持軍用溫度范圍(-55°C 至 125°C) (1)
- 延長的產(chǎn)品生命周期
- 延長產(chǎn)品的變更通知周期
- 產(chǎn)品可追溯性
(1)提供定制溫度范圍。
CDCLVP111-SP 時鐘驅(qū)動器能夠以最低時鐘分配偏移將 LVPECL 輸入的一對差分時鐘(CLK0 和 CLK1)分配至十對差分 LVPECL 時鐘(Q0 和 Q9)輸出。CDCLVP111-SP 可接受兩個時鐘源傳入一個輸入多路復用器。CDCLVP111-SP 專為驅(qū)動 50? 傳輸線路而設計。當一個輸出引腳不被使用時,建議將其保持在開狀態(tài)以減少功耗。如果只使用差分對中的輸出引腳中的一個,那么其它輸出引腳必須被同樣地端接至 50?。
如果要求單端輸入運行,VBB基準電壓輸出被使用。在這種情況下,VBB引腳應該被連接至CLK0并由一個 10nF 電容器旁通至接地 (GND)。
如需實現(xiàn)高速性能,強烈建議采用差分模式。
CDCLVP111-SP 的額定工作溫度范圍為 -55°C 至 125°C。
為你推薦
-
TI數(shù)字多路復用器和編碼器SN54HC1512022-12-23 15:12
-
TI數(shù)字多路復用器和編碼器SN54LS1532022-12-23 15:12
-
TI數(shù)字多路復用器和編碼器CD54HC1472022-12-23 15:12
-
TI數(shù)字多路復用器和編碼器CY74FCT2257T2022-12-23 15:12
-
TI數(shù)字多路復用器和編碼器SN74LVC257A2022-12-23 15:12
-
TI數(shù)字多路復用器和編碼器SN74LVC157A2022-12-23 15:12
-
TI數(shù)字多路復用器和編碼器SN74ALS258A2022-12-23 15:12
-
TI數(shù)字多路復用器和編碼器SN74ALS257A2022-12-23 15:12
-
TI數(shù)字多路復用器和編碼器SN74ALS157A2022-12-23 15:12
-
TI數(shù)字多路復用器和編碼器SN74AHCT1582022-12-23 15:12
-
【PCB設計必備】31條布線技巧2023-08-03 08:09
-
電動汽車直流快充方案設計【含參考設計】2023-08-03 08:08
-
Buck電路的原理及器件選型指南2023-07-31 22:28
-
100W USB PD 3.0電源2023-07-31 22:27
-
基于STM32的300W無刷直流電機驅(qū)動方案2023-07-06 10:02
-
上新啦!開發(fā)板僅需9.9元!2023-06-21 17:43
-
參考設計 | 2KW AC/DC數(shù)字電源方案2023-06-21 17:43
-
千萬不能小瞧的PCB半孔板2023-06-21 17:34