0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

SN65LVDS301 可編程 27 位顯示屏串行接口發(fā)送器

數(shù)據(jù):

描述

SN65LVDS301串行器器件將27個并行數(shù)據(jù)輸入轉(zhuǎn)換為1,2或3個子低壓差分信號(SubLVDS)串行輸出。它從并行CMOS輸入接口加載一個24位像素位和3個控制位的移位寄存器。除了27個數(shù)據(jù)位之外,器件還將一個奇偶校驗位和兩個保留位添加到一個30位數(shù)據(jù)字中。每個字通過像素時鐘(PCLK)鎖存到器件中。奇偶校驗位(奇校驗)允許接收器檢測單個位錯誤。串行移位寄存器以像素時鐘數(shù)據(jù)速率的30,15或10倍上載,具體取決于所使用的串行鏈路數(shù)。像素時鐘的副本在單獨的差分輸出上輸出。

FPC布線通常將SN65LVDS301與顯示器互連。與并行信號相比,LVDS301輸出可將互連的EMI顯著降低20 dB以上。該設(shè)備本身的電磁輻射非常低,符合SAE J1752 /3'M'規(guī)范。

SN65LVDS301支持三種功耗模式(關(guān)斷,待機和有源)以節(jié)省功耗。發(fā)送時,PLL鎖定到輸入像素時鐘PCLK,并以數(shù)據(jù)線的線速生成內(nèi)部高速時鐘。并行數(shù)據(jù)在PCLK的上升沿或下降沿被鎖存,由外部控制信號CPOL選擇。串行數(shù)據(jù)顯示在串行輸出D0,D1,D2上,帶有從內(nèi)部高速時鐘產(chǎn)生的重新創(chuàng)建的PCLK,輸出在CLK輸出上。如果PCLK停止,器件進(jìn)入待機模式以節(jié)省功耗

并行(CMOS)輸入總線提供總線交換功能。 SWAP引腳將像素數(shù)據(jù)的輸入順序配置為R [7:0]。 G [7:0],B [7:0],VS,HS,DE或B [0:7]。 G [0:7],R [0:7],VS,HS,DE。這使PCB設(shè)計人員能夠靈活地將總線與主機控制器引腳排列匹配,或?qū)l(fā)送器設(shè)備放置在PCB的頂側(cè)或底部。

兩條鏈路選擇線LS0和LS1控制是否使用1,2或3個串行鏈接。 TXEN輸入可用于將SN65LVDS301置于關(guān)斷模式。如果輸入時鐘PCLK停止,SN65LVDS301進(jìn)入有效待機模式。這樣可以最大限度地降低功耗,而無需控制外部引腳。 SN65LVDS301的特點是可在40°C至85°C的環(huán)境空氣溫度下工作。所有CMOS輸入均提供故障保護(hù)功能,以保護(hù)它們在上電期間免受損壞,并避免在上電期間電流流入器件輸入。輸入電壓最高可達(dá)2.165 V,可用于所有CMOS輸入,而V DD 介于0V和1.65V之間。

特性

  • FlatLink?3G串行接口技術(shù)
  • 與FlatLink3G接收器兼容,如SN65LVDS302
  • 輸入支持24位RGB視頻模式接口
  • 24位RGB數(shù)據(jù),3個控制位,1個奇偶校驗位和2個保留位
    通過1,2或3個差分線傳輸
  • SubLVDS差分電壓電平
  • 有效數(shù)據(jù)吞吐量高達(dá)1755 Mbps
  • 三種工作模式以節(jié)省功耗
    • 有源模式QVGA 17.4 mW(典型值)
    • 有源模式VGA 28.8 mW(典型值)
    • 關(guān)斷模式≠0.5μA(典型值)
    • 待機模式≠0.5μA(典型值)
  • 總線交換提高PCB布局靈活性
  • 1.8V電源電壓
  • ESD額定值> 2 kV(HBM)
  • 典型應(yīng)用:攝像機,嵌入式計算機
  • 像素時鐘范圍4 MHz ?? 65 MHz
  • 所有CMOS輸入均為故障保護(hù)
  • 包裝:80針5mm×5mmμBGA?
  • 極低EMI符合SAE J1752 /3'M'-spec

FlatLink is德州儀器的商標(biāo)。
μBGA是德州儀器公司的商標(biāo)。

參數(shù) 與其它產(chǎn)品相比?SerDes/信道鏈路

?
Protocols
Function
Parallel Bus Width (bits)
Compression Ratio
ESD (kV)
Input Compatibility
Output Compatibility
Supply Voltage(s) (V)
Data Throughput (Mbps)
Rating
Operating Temperature Range (C)
Package Group
Package Size: mm2:W x L (PKG)
Pin/Package
SN65LVDS301 SN65LVDS302 SN65LVDS305 SN65LVDS306 SN65LVDS311 SN65LVDS314
Channel-Link I ? ? Channel-Link I ? ? Channel-Link I ? ? Channel-Link I ? ? Channel-Link I ? ? Channel-Link I ? ?
Serializer ? ? Deserializer ? ? Serializer ? ? Deserializer ? ? Serializer ? ? Deserializer ? ?
27 ? ? 27 ? ? 27 ? ? 27 ? ? 27 ? ? 27 ? ?
27 to 3 ? ? 27 to 3 ? ? 27 to 1 ? ? 27 to 1 ? ? 27 to 3 ? ? 27 to 3 ? ?
2 ? ? 4 ? ? 2 ? ? 4 ? ? 3 ? ? 4 ? ?
CMOS ? ? LVDS ? ? CMOS ? ? LVDS ? ? CMOS ? ? LVDS ? ?
LVDS ? ? CMOS ? ? LVDS ? ? CMOS ? ? LVDS ? ? CMOS ? ?
1.8 ? ? 1.8 ? ? 1.8 ? ? 1.8 ? ? 1.8 ? ? 1.8 ? ?
1755 ? ? 1755 ? ? 405 ? ? 405 ? ? 1755 ? ? 1755 ? ?
Catalog ? ? Catalog ? ? Catalog ? ? Catalog ? ? Catalog ? ? Catalog ? ?
-40 to 85 ? ? -40 to 85 ? ? -40 to 85 ? ? -40 to 85 ? ? -40 to 85 ? ? -40 to 85 ? ?
BGA MICROSTAR JUNIOR ? ? BGA MICROSTAR JUNIOR ? ? BGA MICROSTAR JUNIOR ? ? BGA MICROSTAR JUNIOR ? ? DSBGA ? ? VQFN ? ?
80BGA MICROSTAR JUNIOR: 25 mm2: 5 x 5(BGA MICROSTAR JUNIOR) ? ? 80BGA MICROSTAR JUNIOR: 25 mm2: 5 x 5(BGA MICROSTAR JUNIOR) ? ? 80BGA MICROSTAR JUNIOR: 25 mm2: 5 x 5(BGA MICROSTAR JUNIOR) ? ? 80BGA MICROSTAR JUNIOR: 25 mm2: 5 x 5(BGA MICROSTAR JUNIOR) ? ? See datasheet (DSBGA) ? ? 64VQFN: 64 mm2: 8 x 8(VQFN) ? ?
80BGA MICROSTAR JUNIOR ? ? 80BGA MICROSTAR JUNIOR ? ? 80BGA MICROSTAR JUNIOR ? ? 80BGA MICROSTAR JUNIOR ? ? 49DSBGA ? ? 64VQFN ? ?

技術(shù)文檔

數(shù)據(jù)手冊(1)
元器件購買 SN65LVDS301 相關(guān)庫存