0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

DS90UR904Q-Q1 10 - 43MHz 18 Bit Color FPD-Link II Deserializer

數(shù)據(jù):

描述

DS90UR903Q /DS90UR904Q芯片組提供一個具有高速正向通道的FPD-Link II接口,用來實現(xiàn)單一差分對上的數(shù)據(jù)傳輸。對于18位色深(RGB666 + HS,VS和DE)的顯示屏。串化器轉(zhuǎn)換一個單個高速串行數(shù)據(jù)流上的21位數(shù)據(jù)。這個單個串行數(shù)據(jù)流通過消除并行數(shù)據(jù)與時鐘路徑間的偏差,簡化了印刷電路板(PCB)走線和電纜上的寬數(shù)據(jù)總線傳輸。這樣,通過限制數(shù)據(jù)路徑的寬度,大大節(jié)省了系統(tǒng)成本,相應(yīng)地減少了PCB層數(shù),電纜寬度以及連接器尺寸和引腳數(shù)量。

解串器輸入提供均衡內(nèi)部DC均衡編碼/解碼被用來支持AC耦合互連。

此串化器采用40引腳超薄型四方扁平無引線(WQFN) )封裝,而解串器采用48引腳WQFN封裝。

如需了解所有可用封裝,請見數(shù)據(jù)表末尾的可訂購產(chǎn)品附錄。

特性

  • 10MHz至43MHz輸入并行端口時鐘(PCLK)支持
  • 210Mbps至903Mbps數(shù)據(jù)吞吐量
  • < li>單個差分對互連
  • 具有DC平衡編碼的嵌入式時鐘以支持AC耦合互連
  • 能夠驅(qū)動長達(dá)10米的屏蔽雙絞線
  • 用于器件配置的I 2 C兼容串口
  • 單個硬件器件尋址引腳
  • LOCK(鎖定)輸出報告引腳以驗證鏈路完整性
  • 集成端接電阻器
  • 1.8V或3.3V兼容并行總線接口
  • 1.8V單電源
  • 符合ISO 10605靜電放電(ESD)以及IEC 61000-4-2 ESD標(biāo)準(zhǔn)
  • 汽車應(yīng)用級產(chǎn)品:符合AEC-Q100 2級要求
  • 溫度范圍:-40° C至+ 105°C
  • 解串器上無需基準(zhǔn)時鐘
  • 可編程接收均衡
  • 電磁干擾(EMI)/電磁兼容性(EMC)遷移
    • DES可編程展頻(SSCG)輸出
    • DES接收器交錯輸出

應(yīng)用范圍< /H2>
  • 汽車顯示系統(tǒng)
    • 中央信息顯示屏
    • 導(dǎo)航顯示屏
    • 后座娛樂系統(tǒng)

所有商標(biāo)均為其各自所有者的財產(chǎn)。

參數(shù) 與其它產(chǎn)品相比?顯示 SerDes

?
Function
Color Depth (bpp)
Pixel Clock Min (MHz)
Pixel Clock (Max) (MHz)
Input Compatibility
Output Compatibility
Features
Signal Conditioning
EMI Reduction
Rating
Operating Temperature Range (C)
Package Group
Package Size: mm2:W x L (PKG)
Pin/Package
DS90UR904Q-Q1
Deserializer ? ?
18 ? ?
10 ? ?
43 ? ?
FPD-Link II LVDS ? ?
LVCMOS ? ?
1.8V or 3.3V VDDIO
I2C Config ? ?
Equalizer ? ?
SSCG
Staggered Outputs ? ?
Automotive ? ?
-40 to 105 ? ?
WQFN ? ?
48WQFN: 49 mm2: 7 x 7(WQFN) ? ?
48WQFN ? ?

方框圖 (1)

技術(shù)文檔

數(shù)據(jù)手冊(1)
元器件購買 DS90UR904Q-Q1 相關(guān)庫存