完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
數(shù)據(jù): TLK10002 10-Gbps, Dual-Channel, Multi-Rate Transceiver 數(shù)據(jù)表
TLK10002器件是一款雙通道,多速率收發(fā)器,適用于高速雙向點(diǎn)對(duì)點(diǎn)數(shù)據(jù)傳輸系統(tǒng)。它特別支持無(wú)線基站遠(yuǎn)程無(wú)線電頭(RRH)應(yīng)用,但也可用于其他高速應(yīng)用。它支持從1.2288 Gbps到9.8304 Gbps的所有CPRI和OBSAI速率。
TLK10002在其低速(LS)側(cè)數(shù)據(jù)輸入上執(zhí)行8B /10B編碼數(shù)據(jù)流的1:1,2:1和4:1序列化。序列化的8B /10B編碼數(shù)據(jù)在高速(HS)側(cè)輸出上呈現(xiàn)。同樣,TLK10002對(duì)其高速側(cè)數(shù)據(jù)輸入上的8B /10B編碼數(shù)據(jù)流執(zhí)行1:1,1:2和1:4的串行化。經(jīng)過(guò)反序列化的8B /10B編碼數(shù)據(jù)顯示在低速側(cè)輸出上。根據(jù)序列化或反序列化比率,低速側(cè)數(shù)據(jù)速率的范圍可以從0.5 Gbps到5 Gbps,高速側(cè)數(shù)據(jù)速率可以在1 Gbps到10 Gbps的范圍內(nèi)。低速和高速側(cè)數(shù)據(jù)輸入和輸出均為差分電流模式邏輯(CML)類型的集成終端電阻。在1:1模式下,輸入可以是原始(非8B /10B編碼)數(shù)據(jù),允許通過(guò)設(shè)備傳輸PRBS數(shù)據(jù)。
TLK10002執(zhí)行數(shù)據(jù)序列化或反序列化和時(shí)鐘提取物理層接口設(shè)備。提供靈活的時(shí)鐘方案以支持各種操作。它們包括對(duì)從高速側(cè)恢復(fù)的外部抖動(dòng)清除時(shí)鐘的時(shí)鐘支持。
TLK10002提供兩種低速側(cè)和兩種高速側(cè)環(huán)回模式,用于自我測(cè)試和系統(tǒng)診斷目的。
TLK10002內(nèi)置模式生成和驗(yàn)證,有助于系統(tǒng)測(cè)試。低速端支持PRBS 2 7 -1,2 23的生成和驗(yàn)證 -1,和2 31 -1模式。除了PRBS模式之外,高速側(cè)還支持高,低,混合和CRPAT長(zhǎng)短模式生成和驗(yàn)證。
TLK10002具有集成的信號(hào)丟失(LOS)檢測(cè)功能高速和低速兩側(cè)。在輸入差分電壓擺幅小于LOS斷言閾值的條件下,LOS置位。輸入差分電壓擺幅必須超過(guò)要清除的LOS條件的失效閾值。
每個(gè)通道的通道對(duì)齊是通過(guò)低速側(cè)接口上實(shí)現(xiàn)的專有通道對(duì)齊方案實(shí)現(xiàn)的。接口上游鏈路伙伴設(shè)備需要實(shí)現(xiàn)通道對(duì)齊方案以進(jìn)行正確的鏈路操作。在實(shí)現(xiàn)通道對(duì)齊后,正常鏈接操作才會(huì)恢復(fù)。
兩個(gè)TLK10002通道完全獨(dú)立。它們可以使用不同的參考時(shí)鐘,不同的數(shù)據(jù)速率,以及不同的序列化或反序列化。
TLK10002的低速端是與位于同一本地物理系統(tǒng)的FPGA或ASIC接口的理想選擇。高速側(cè)是通過(guò)光纖,電纜或背板接口與遠(yuǎn)程系統(tǒng)連接的理想選擇。 TLK10002支持與SFP和SFP +光模塊配合使用。
全部商標(biāo)是其各自所有者的財(cái)產(chǎn)。
? |
---|
Operating Temperature Range (C) |
Package Group |
Package Size: mm2:W x L (PKG) |
Pin/Package |
? |
TLK10002 |
---|
-40 to 85 ? ? |
FCBGA ? ? |
See datasheet (FCBGA) ? ? |
144FCBGA ? ? |