電子發(fā)燒友網(wǎng)訊:越到年末,FPGA廠商越是奮勇直追,爭取在新年來到之際,給過去一個交代,也為未來制定發(fā)展策略。Altera最近動作頻頻,欲圖盡早為其來年搶占FPGA市場份額打下堅實的基礎。Xilinx也沒閑著,進而推出其備受關注的Vivado設計套件WebPACK版本,為廣大工程是朋友提供更優(yōu)服務。更有Lattice繼續(xù)搶占FPGA在安防市場的先機。電子發(fā)燒友網(wǎng)編輯為您對過去一周PLD行業(yè)焦點進 行梳理和整合,特此推出最新一期《PLD每周焦點聚焦 (12.17-12.23)——聚焦PLD第52周:FPGA巨頭三國鼎立,專注未來潛力市場》,以饗讀者。更多精彩內(nèi)容,請繼續(xù)瀏覽本文,精彩內(nèi)容不容錯過!
Altera致力于FPGA工業(yè)應用解決方案設計平臺
Altera 公司致力于FPGA解決方案,在工業(yè)垂直細分市場中的廣泛使用。提供硅片平臺,滿足關鍵應用需求;同時,提供真芯片系統(tǒng)器件解決方案,概念驗證;為系統(tǒng)和 軟件設計人員提供方法;利用更廣泛的合作伙伴輔助支撐系統(tǒng)。目前,制造商面臨著提高性能、降低成本、功能安全三大挑戰(zhàn)。最核心的部分體現(xiàn)在功能安全上,而 工業(yè)電機成為了需求的關鍵推動力量。
Altera或為其FPGA產(chǎn)品采用全耗盡型SOI技術?
倫敦消息,Altera 一位高級工程師對全耗盡型SOI(FDSOI)芯片制造過程進行評估,并得出以下結(jié)論:對FPGA而言,該技術(全耗盡型SOI技術)有著特殊的用處。這 無形中增加了未來Altera考慮換掉臺積電(TSMC)代工廠或采取增加代工廠策略的可能性。
Jeff Watt在演講中對 28nm Bulk平面CMOS工藝和14nm FDSOI平面CMOS進行了對比。這預示著Jeff Watt已經(jīng)接受了這個慣例:28nm之后的下一代FDSOI節(jié)點有可能是14nm FDSOI工藝。詳情請參考原文:【Altera或為其FPGA產(chǎn)品采用全耗盡型SOI技術? 】
Altera邁向28/20nm,定位FPGA未來潛力市場
28、20納米(nm)現(xiàn)場可編程門陣列(FPGA)壯大發(fā)展聲勢。繼賽靈思(Xilinx)先出手打造28納米FPGA大軍后,Altera 也將在今年第四季發(fā)布三款28納米系統(tǒng)單晶片(SoC)FPGA參考設計,并于明年推進至20納米及三維晶片(3D IC)制程,加強可編程邏輯元件(PLD)、特定應用芯片及處理器核心整合度,再度推升芯片效能并縮小芯片面積。Altera董事長暨執(zhí)行長John Daane認為,運算、儲存與網(wǎng)路處理應用領域?qū)⑹荈PGA未來的潛力市場,Altera正加速發(fā)展相關產(chǎn)品。
備受青睞 賽靈思推Vivado設計套件WebPACK版本
All Programmable技術和器件的全球領先企業(yè)賽靈思公司(Xilinx )近日宣布推出Vivado?設計套件的WebPACK版本,使設計人員能夠立即免費獲得業(yè)界首款SoC級的設計環(huán)境的器件專用版。WebPACK版本隨 Vivado設計套件2012.4版的發(fā)布而推出,可提供與Vivado設計套件設計版本相同的以IP和系統(tǒng)為中心的設計流程,集成和實現(xiàn)速度比其它可選 方案快4倍之多。
Lattice將在CES 2013上展示基于LatticeECP3的實時3D視頻轉(zhuǎn)換器
萊迪思半導體公司近日宣布將于消費電子展(CES)上召開一個“移動應用創(chuàng)新”見面會,屆時將展示3D Impact Media的基于低密度LatticeECP3 FPGA的實時3D 視頻轉(zhuǎn)換器RealityBox。使用RealityBox,任何2D以及3D立體視頻流可以被轉(zhuǎn)換和實時顯示在裸眼3D顯示器上,可用于新的應用,如在公共場所的現(xiàn)場活動的廣播或數(shù)字標牌,以往在此類場合,很少看到3D顯示并且實現(xiàn)費用很高。
萊迪思(Lattice)牽手ACAMAR,欲啟SDI新格局
萊迪思是聯(lián)合Acamar香港分公司展出基于LatticeECP3 FPGA的SDI(串行數(shù)字接口)攝像頭,Acamar的ACM701。據(jù)了解,ACM701支持720P,是Acamar第一款配備 BEYONDVISION?的攝像頭產(chǎn)品,實現(xiàn)了高清、光線條件差的情況下保持良好的圖像質(zhì)量、擴展的動態(tài)范圍,以及在所有光照條件下忠實的色彩還原能 力。同時,ACM701采用了低成本、低功耗的LatticeECP3 FPGA,該器件提供了所有高清攝像頭的特性和功能。
云端電子設計自動化(EDA)工具方案現(xiàn)身??春肊DA市場發(fā)展前景,Plunify整合云計算(Cloud Computing)資料中心、現(xiàn)場可編程閘陣列(FPGA)與EDA軟件,推出全球唯一的云端EDA平臺,并宣稱可降低50%的IC偵錯時間,期吸引 IC設計業(yè)者青睞。Plunify技術總監(jiān)暨創(chuàng)辦人黃瀚華表示,借力云端EDA平臺,IC設計業(yè)者可同時縮減偵錯時間與EDA采購費用。
功能整合度高 飛思卡爾車用儀表板SoC報捷
飛思卡爾(Freescale)耕耘車用儀表板市場有成。該公司功能強大的儀表板控制系統(tǒng)單晶片(SoC),挾高度整合優(yōu)勢,現(xiàn)已獲得中國大陸和歐洲一、二級儀表板系統(tǒng)整合廠商及車廠大量導入,可望進一步擴大全球市場占有率。飛思卡爾中國區(qū)汽車電子工程經(jīng)理康曉敦表示,該公司高度整合的車用儀表板SoC,在中國大陸、歐洲的出貨量最大。
電子發(fā)燒友網(wǎng)編輯精彩推薦
玩轉(zhuǎn)賽靈思Zedboard開發(fā)板(5):基于AXI Lite總線的從設備IP設計
本文通過使用XPS中的定制IP向?qū)?ipwiz),為已經(jīng)存在的ARM PS 系統(tǒng)添加用戶自定IP(Custom IP ),了解AXI Lite IP基本結(jié)構,并掌握AXI Lite IP的定制方法,為后續(xù)編寫復雜AXI IP打下基礎。同時本小節(jié)IP定制方法同樣適用于MicroBlaze處理系統(tǒng)。更多賽靈思(Xilinx)Zedboard基礎知識、相關手冊以及應用實例將陸續(xù)推出,以饗讀者,敬請期待。詳情參見原文:【玩轉(zhuǎn)賽靈思Zedboard開發(fā)板(5):基于AXI Lite總線的從設備IP設計 】
基于FPGA和Quartus II的多功能數(shù)字鐘設計與實現(xiàn)
本文以FPGA平臺為基礎,在QuartusⅡ開發(fā)環(huán)境下設計開發(fā)多功能數(shù)字鐘。數(shù)字鐘實現(xiàn)計時功能、校時功能、整點報時功能、世界時鐘功能。詳情參見原文:【基于FPGA和Quartus II的多功能數(shù)字鐘設計與實現(xiàn) 】
聚焦PLD第51周:謀求差異化發(fā)展,PLD廠商意欲何為?
精彩內(nèi)容提前看:Xilinx 在華為年度質(zhì)量評分表中獲得滿分。Lattice半導體慶祝其超低密度iCE40 FPGA系列出貨量達1500萬片。Altera一天之內(nèi)“軟硬兼施”,更是攜手ARM,意圖何在?國產(chǎn)FPGA京微雅格意圖搶占FPGA市場份額到底可信與否?EDA廠商集聚一堂,齊齊攻壘應用市場?更多精彩內(nèi)容,請繼續(xù)瀏覽本文,精彩內(nèi)容不容錯過!原文參見:【聚焦PLD第51 】
?
?
想了解以往每周PLD廠商之間的精彩PK、獲得更多PLD市場動態(tài),請點擊關鍵字【PLD每周焦點 】即可大飽眼福!敬請繼續(xù)關注電子發(fā)燒友網(wǎng)相關報道。
?
——電子發(fā)燒友網(wǎng)版權所有,轉(zhuǎn)載請注明出處!
?
評論