高速信號(hào)線的等長(zhǎng)控制:微帶線與帶狀線

6155

瀏覽

0

高速信號(hào)線的等長(zhǎng)控制:微帶線與帶狀線

4個(gè)回答

按票數(shù)排序 按時(shí)間排序

0

厲害?。?

0

對(duì)于高速并行接口信號(hào)走線,如DDR3,通常要要求同組線統(tǒng)一換層,換層前后的線盡量保持等長(zhǎng)。 對(duì)于普通的FR4,內(nèi)層傳輸速度約6000mil/ns,外層約6800mil/ns。詳細(xì)的時(shí)序差異可以根據(jù)此數(shù)據(jù)估算。但是總比不上同層走線精確,因此對(duì)于太高速的并行信號(hào),不建議同組內(nèi)的信號(hào)走在不同層。 1、至于過(guò)孔,如果板不厚,粗糙的就按孔長(zhǎng)換算,差不太多。比如L1換到L3,就算這一小段的長(zhǎng)度就可以了。 2、如前面說(shuō)的,僅針對(duì)傳輸速度,當(dāng)然微帶線要長(zhǎng)一些。
添加評(píng)論 · 舉報(bào)
小幽默

小幽默

2015-03-02 11:11 回答

0

微帶線比帶狀線的傳輸速度要快一些,一組總線比如DDR1600,PCB板層有限,必須一些數(shù)據(jù)線在微帶線一些數(shù)據(jù)線在帶狀線線。為了控制總線的時(shí)序一致性 必須要做等長(zhǎng)控制

1,帶狀線也要計(jì)算過(guò)孔的1.6mm的板厚的長(zhǎng)度嗎?但是按照1.6mm是否不太合適,因?yàn)閹罹€是在板層的中間的,不會(huì)占用整個(gè)板厚的長(zhǎng)度。

2,如果其他方面都考慮了,僅僅針對(duì)帶狀線和微帶線的傳輸速度,是否微帶線要比帶狀線要長(zhǎng)一些為好?

0

你想表達(dá)什么?
1條評(píng)論 · 舉報(bào)
悶~~

悶~~

2015-03-02 11:09 回答

撰寫答案

本帖來(lái)自

物聯(lián)網(wǎng)

物聯(lián)網(wǎng)

6468人已加入

問(wèn)題標(biāo)簽

分享到