本帖最后由 gk320830 于 2015-3-5 17:59 編輯
我用51單片機(jī)設(shè)計(jì)小項(xiàng)目,要共用IO口,如P0,有八位A-D輸入,也有八位數(shù)據(jù)輸出。接鎖存器1(74hc573)到P0口
2014-04-15 22:01:40
電路基于51單片機(jī),外部已接RAM,ROM和CAN控制器,采用P2部分地址線譯碼線選各器件,由于I\o口有限 ,設(shè)想外接一片鎖存器,模擬為單片機(jī)的外部RAM ,通過寫鎖存器產(chǎn)生8路控制信號(hào),鎖存器
2015-09-26 11:02:24
口,稱地址/數(shù)據(jù)總線口。P0口用輸出外部存儲(chǔ)器的低8位地址。(高8位用P2)由于數(shù)據(jù)和地址是分時(shí)輸出,故應(yīng)在外部加鎖存器將此地址數(shù)據(jù)鎖存,地址鎖存信號(hào)用ALE。P0用于讀/寫外部數(shù)據(jù)存儲(chǔ)器的數(shù)據(jù)當(dāng)不需要讀寫外部存儲(chǔ)器時(shí),P0口可用作普通的I/O輸出端口,此時(shí),需要上拉電阻P0口可驅(qū)動(dòng)8個(gè)LST
2022-01-05 06:33:32
我用8255擴(kuò)展51單片機(jī)的I/O口,A0、A1、CS分別接P2.0、P2.1、P2.7,雖然可以算出PA、PB、PC的地址,但需要對(duì)PA、PB、PC口中單獨(dú)的I/O控制。能定義單獨(dú)里面的I/O
2013-03-12 11:26:17
,可以把多個(gè)74HC164串聯(lián)起來用。串聯(lián)的方法如圖2所示。 在上圖的串聯(lián)電路中,左邊的鎖存器D7與右邊鎖存器的串行數(shù)據(jù)輸入端連接,當(dāng)左邊的鎖存器D0~D7數(shù)據(jù)全部輸出以后,再輸入一個(gè)串行信號(hào),左邊鎖
2018-07-19 04:24:53
實(shí)現(xiàn)過程74HC138譯碼器(38譯碼器)——>74HC02或非門——>74HC573鎖存器三八譯碼器三個(gè)輸入控制八路互斥的低有效輸出(三個(gè)P2口控制8個(gè)Y口,100控制Y4輸出低電平)74HC573鎖存器OE和LE分別是什么???如圖所示:J13跳線帽的不同的引腳接法?...
2021-12-07 06:42:47
74HC573鎖存器如何控制數(shù)碼管靜態(tài)顯示?
2021-09-29 08:30:54
,豐富你的文章UML 圖表FLowchart流程圖導(dǎo)出與導(dǎo)入導(dǎo)出導(dǎo)入74HC573是鎖存器,Y4C為高電平時(shí)鎖存器Q
2022-01-17 07:54:43
鎖存器作用:可以把數(shù)據(jù)輸入端與輸出端進(jìn)行隔離或連接。74HC573鎖存器原理圖見文末。圖中:鎖存器2-9腳為數(shù)據(jù)輸入端,連接單片機(jī)數(shù)據(jù)輸出引腳;12-19腳為數(shù)據(jù)輸出端。GND接地,Vcc接正極
2021-11-23 06:58:06
74HC573鎖存器:當(dāng)N_LE引腳為高電平時(shí),H_D0~H_D7的電平信號(hào)可以直接傳到右端給到LED;如果N_LE引腳為低電平的時(shí)候,無論H_D0~H_D7的電平信號(hào)如何改變,HC573鎖存器右端
2021-12-15 08:35:31
①簡(jiǎn)介74HC573是一種八進(jìn)制3態(tài)非反轉(zhuǎn)透明鎖存器。它是高性能硅門COMS器件。②管腳定義和說明OELEGNDVCC1D-8D1Q-8Q使能端鎖存控制端地電源數(shù)據(jù)輸入端數(shù)據(jù)輸出端③真值表(L表示
2021-11-22 06:58:35
74LS273 - 8-Bit Register with Clear - National Semiconductor
2022-11-04 17:22:44
74LS273 - OCTAL D FLIP-FLOP WITH CLEAR - Motorola, Inc
2022-11-04 17:22:44
74LS273 - Octal D-type Positive-edge-triggered Flip-Flops(with Clear) - Hitachi Semiconductor
2022-11-04 17:22:44
74LS273是8位數(shù)據(jù)/地址鎖存器,它是一種帶清除功能的8D觸發(fā)器 , D0~D7為數(shù)據(jù)輸入端,Q0~Q7為數(shù)據(jù)輸出端,正脈沖觸發(fā),低電平清除,常用作數(shù)據(jù)鎖存器,地址鎖存器。(1)1腳是復(fù)位
2021-07-29 06:19:56
74LS273是什么?74LS273觸發(fā)器是如何工作的?
2021-11-01 07:01:53
; 雙四位可尋址鎖存器 74ls257 四2選1數(shù)據(jù)選擇器(三態(tài)輸出
2009-08-18 17:26:31
74LS138譯碼器是什么?74LS138譯碼器的擴(kuò)展方法是什么?
2022-01-19 07:14:36
74LS373_鎖存器 英文資料,暫時(shí)還沒發(fā)現(xiàn)有中文資料,如果有會(huì)及時(shí)發(fā)給大家
2013-07-22 13:03:43
,小于10μAlI/O端口輸出帶鎖存功能,且具有較大的電流驅(qū)動(dòng)能力,可直接驅(qū)動(dòng)LEDl提供3個(gè)可編程地址引腳,在I2C總線上可掛接最多8個(gè)同類器件l與Philips公司的PCF8574/8574A完全
2014-05-12 13:40:47
74HC138譯碼器的一種應(yīng)用—擴(kuò)展MCU的控制I/O口 1、74HC138譯碼器的引腳功能說明 芯片實(shí)物圖 引腳功能說明 ?。?)地址線三根A0、A1和A2二進(jìn)制碼可以譯出8種
2020-12-25 14:55:25
數(shù)碼管的動(dòng)態(tài)顯示截取了部分程序,使用了74hc573鎖存器,但是我覺得去掉鎖存器程序照樣可以執(zhí)行,那么這里使用鎖存器的意義是什么呢?還是說只是用一下沒有什么特殊的含義? for( i=0; i
2013-03-11 16:59:52
; i<9; i++)
{
LE = 0;//輸出使能,鎖存器不輸出數(shù)據(jù)
P0 = LedOut;
LE = 1;//輸出使能,鎖存器將8位數(shù)據(jù)一口吐出
P2 = dispbit;//使用查表法進(jìn)行
2023-10-26 07:18:07
的處理時(shí)間,消耗了處理器的處理能力,還浪費(fèi)了處理器的功耗。 鎖存器的使用可以大大的緩解處理器在這方面的壓力。當(dāng)處理器把數(shù)據(jù)傳輸?shù)?b class="flag-6" style="color: red">鎖存器并將其鎖存后,鎖存器的輸出引腳便會(huì)一直保持數(shù)據(jù)狀態(tài)直到下一次鎖存
2011-03-26 20:41:22
P0口作為分時(shí)復(fù)用接口,既要作為數(shù)據(jù)總線口,又要作為地址總線口 輸出的低8位地址需要用8位鎖存器鎖存 ALE的下降沿將P0口輸出的低8位地址鎖存? 對(duì)于鎖存器:○ /OE為輸出使能端 § /OE有效
2021-12-13 08:23:27
鎖存器(latch)---對(duì)脈沖電平敏感,在時(shí)鐘脈沖的電平作用下改變狀態(tài)鎖存器是電平觸發(fā)的存儲(chǔ)單元,數(shù)據(jù)存儲(chǔ)的動(dòng)作取決于輸入時(shí)鐘(或者使能)信號(hào)的電平值,僅當(dāng)鎖存器處于使能狀態(tài)時(shí),輸出才會(huì)隨著數(shù)據(jù)
2019-04-23 03:35:28
對(duì)地址進(jìn)行鎖存,如果P1口僅用于顯示驅(qū)動(dòng),而沒有與其它外設(shè)進(jìn)行數(shù)據(jù)交換,可省略這個(gè)鎖存器,直接或通過其他驅(qū)動(dòng)電路驅(qū)動(dòng)連接LED。地址線通過一片74LS138三—八譯碼器對(duì)8位LED進(jìn)行分時(shí)選通,這樣在任
2009-03-14 13:41:20
MCS-51單片機(jī)I/O端口的存取 MCS-51單片機(jī)通常有4個(gè)8位I/O端口, 向各端口的寫數(shù)據(jù)均寫入到對(duì)應(yīng)端口的鎖存器中,但對(duì)各端口的讀操作卻有兩個(gè)方式:讀鎖存器和讀引腳 字串61.讀-修改-寫
2017-08-18 10:10:27
實(shí)現(xiàn),74LS273作為鎖存輸出接口,控制L8L1八個(gè)發(fā)光二極管的亮滅。(數(shù)據(jù)總線連接P0端口)二、仿真圖三、代碼C語言實(shí)現(xiàn):#include***it com=P3^0;***it wr=P3^6; //74ls273-CLK***it rd=P3^7; //74ls244
2021-11-17 06:05:36
(1)I/O 口基本特性51 系列單片機(jī)有 4 個(gè) 8 位并行 I/O 接口,并行就是所有各位數(shù)據(jù)同時(shí)并排傳輸?shù)姆绞?,每一個(gè)接口都有數(shù)據(jù)輸出鎖存器、輸入緩沖器和輸出驅(qū)動(dòng)器。鎖存器作為特殊的寄存器屬于
2021-07-21 07:14:01
未知未能而求知求能謂之學(xué);已知已能而行之不已謂之習(xí);溫故而知新;故寫而記之;鎖存器74HC373:在學(xué)習(xí)和使用過程中,一般將OC直接接地,當(dāng)LE為高時(shí),此時(shí)將鎖存器引腳打開;當(dāng)LE為低時(shí),此時(shí)將鎖存器引腳關(guān)閉;其他引腳正常連接;//寫該文章僅僅只為將學(xué)過的知識(shí)學(xué)之,習(xí)之。...
2021-12-06 07:24:22
用STM32F103RB的SPI做的擴(kuò)展I/O,74HC165和595,80個(gè)輸入點(diǎn),然后串口輸出給PC。請(qǐng)求幫助,QQ:292747058
2016-01-12 16:58:14
用STM32F427的FMC控制SRAM,由于端口不夠用,想用FMC的數(shù)據(jù)地址總線復(fù)用功能,請(qǐng)問,是不是要加鎖存器鎖存地址,求電路
2016-09-18 11:35:51
學(xué)渣小學(xué)妹一枚,大二下學(xué)期課程設(shè)計(jì)老師給了個(gè)題目74ls273輸出口控制8位led數(shù)碼管滾動(dòng)顯示單個(gè)數(shù)字,電腦里的proteus不知道為什么沒有MAKE,然后就總顯示
2013-06-06 10:43:55
這是最近在做的課程設(shè)計(jì),課題是電子密碼鎖,在密碼經(jīng)過驗(yàn)證后輸出數(shù)據(jù)到鎖存器中密碼正確的情況密碼錯(cuò)誤的情況兩種情況下都可以看到74ls175的D0口處于不同狀態(tài),但是輸出卻沒有改變,導(dǎo)致綠燈一直亮著
2018-10-09 16:53:55
protues仿真16x16點(diǎn)陣字型殘缺問題?用273鎖存了也不行?
2014-01-12 18:03:03
P0 口,在滿足總線地址讀操作中,可以把輸入InPORT的數(shù)據(jù)讀入單片機(jī)的累加器,地址為0F8FFH 或8000H。輸出口擴(kuò)展電路如圖11 所示。利用74LS273 數(shù)據(jù)鎖存功能,在滿足總線地址寫操作
2018-07-28 20:56:47
P0 口,在滿足總線地址讀操作中,可以把輸入InPORT的數(shù)據(jù)讀入單片機(jī)的累加器,地址為0F8FFH 或8000H。輸出口擴(kuò)展電路如圖11 所示。利用74LS273 數(shù)據(jù)鎖存功能,在滿足總線地址寫操作
2018-07-24 17:02:41
)叫做輸出接口(端口)。1)在輸入數(shù)據(jù)時(shí),由于外部設(shè)備處理的時(shí)間一般比 CPU 要長(zhǎng)的多,不可能讓 CPU 一直等外設(shè)傳完數(shù)據(jù)再工作吧。...
2021-12-07 07:35:37
為什么配置I/O口:I/O端口寄存器復(fù)位后默認(rèn)為輸入(輸出高阻態(tài));為實(shí)現(xiàn)I/O端口功能需要先對(duì)端口進(jìn)行I/O口初始化配置I/O口需要的幾種寄存器:ANSELx(模擬選擇寄存器):0 = 數(shù)字I/O
2021-11-24 06:19:54
光立方必須是74ALS573這種鎖存器嗎?我現(xiàn)在有這種74hc373d的鎖存器能用嗎?
2013-11-22 00:18:53
試用1片74LS244和1片74LS273為89S52擴(kuò)展8位輸入端口和8位輸出端口,8位輸入端口各接1個(gè)開關(guān),8位輸出端口各接1個(gè)發(fā)光二極管,要求按下1個(gè)開關(guān),相對(duì)應(yīng)的發(fā)光二極管發(fā)光。試畫出硬件
2014-08-09 11:22:34
74HC573工作原理74HC573的八個(gè)鎖存器都是透明的D型鎖存器,當(dāng)使能(G)為高時(shí),Q輸出將隨數(shù)據(jù)(D)輸入而變。當(dāng)使能為低時(shí),輸出將鎖存在已建立的數(shù)據(jù)電平上。輸出控制不影響鎖存器的內(nèi)部工作
2021-12-07 08:02:02
決這個(gè)問題,可將頁面地址提前從數(shù)據(jù)總線中輸出并存放在鎖存器中備用。將鎖存器直接掛在數(shù)據(jù)總線上,并為其安排一個(gè)I/O地址,構(gòu)成頁面寄存器。在訪問儲(chǔ)器時(shí),提前將頁面地址作為數(shù)據(jù)寫入頁面寄存器中
2018-07-26 13:01:24
單片機(jī)P0口與其它端口不同,它的輸出級(jí)無上拉電阻。當(dāng)把它用作通用I/O口時(shí),輸出級(jí)是開漏電路,故用其輸出去驅(qū)動(dòng)NMOS輸入時(shí)外接上拉電阻,這時(shí)每一位輸出可以驅(qū)動(dòng)4個(gè)LS型TTL負(fù)載。用作輸入時(shí),應(yīng)先向端口鎖存器寫1。
2013-04-01 16:38:27
的每一條端口線也可以單獨(dú)地用作位輸入/輸出線。各端口編址于特殊功能寄存器中,既有字節(jié)地址又有位地址。對(duì)端口鎖存器的讀/寫操作,就可以實(shí)現(xiàn)端口的輸入/輸出操作。當(dāng)不需要外部程序存儲(chǔ)器和數(shù)據(jù)存儲(chǔ)器擴(kuò)展時(shí),...
2021-07-30 06:53:09
地址讀操作中,可以把輸入InPORT的數(shù)據(jù)讀入單片機(jī)的累加器,地址為0F8FFH或8000H。輸出口擴(kuò)展電路如圖11所示。利用74LS273數(shù)據(jù)鎖存功能,在滿足總線地址寫操作中,可以把單片機(jī)累加器里
2021-12-05 07:00:00
【單片機(jī)】簡(jiǎn)單I/O口擴(kuò)展一、操作目的二、操作內(nèi)容三、程序框圖五、程序接線圖六、程序清單七、代碼詳解一、操作目的(1)學(xué)習(xí)單片機(jī)系統(tǒng)中擴(kuò)展簡(jiǎn)單I/O口的方法。(2)學(xué)習(xí)數(shù)據(jù)輸入輸出程序的編制方法。二
2022-01-17 06:46:45
一、設(shè)計(jì)目的 1.了解并行口輸入/輸出方式的工作原理及其使用方法。2.掌握80C51單片機(jī)擴(kuò)展74LS244輸入數(shù)據(jù)及擴(kuò)展74LS273輸出數(shù)據(jù)的方法二、設(shè)計(jì)要求1.利用單片機(jī)設(shè)計(jì)一個(gè)簡(jiǎn)單的以8
2013-12-10 17:33:57
,I / O端口,雙向總線驅(qū)動(dòng)器甚至是顯示器時(shí)對(duì)連接電路的阻抗影響。司機(jī)。但是,單獨(dú)使用一個(gè)“ 1位”數(shù)據(jù)鎖存器并不是很實(shí)用,而是將市售的IC將4、8、10、16甚至32個(gè)單獨(dú)的數(shù)據(jù)鎖存器集成到一個(gè)IC
2021-02-03 08:00:00
三個(gè)四位比較器74LS85擴(kuò)展成為8位的比較器,通過第三個(gè)74LS85與譯碼器74LS138相連,當(dāng)兩個(gè)DSWPK_8撥碼相同時(shí),74LS138的Y2輸出口輸出低電平通過反向器取反,使得綠光二極管
2020-12-12 15:34:11
一、設(shè)計(jì)目的1.了解并行口輸入/輸出方式的工作原理及其使用方法。2.掌握80C51單片機(jī)擴(kuò)展74LS244輸入數(shù)據(jù)及擴(kuò)展74LS273輸出數(shù)據(jù)的方法二、設(shè)計(jì)要求1.利用單片機(jī)設(shè)計(jì)一個(gè)簡(jiǎn)單的以8位
2019-05-31 19:11:01
基于TPIC6B273的LED驅(qū)動(dòng)控制設(shè)計(jì)TPIC6B23是美國(guó)TI公司生產(chǎn)的一種8通道D型觸發(fā)器鎖存、功率輸出新型器件,該器件集8位數(shù)據(jù)鎖存、驅(qū)動(dòng)輸出控制為一體. [/hide]
2009-12-01 10:15:12
本帖最后由 加油少年 于 2016-5-4 19:40 編輯
附件中有仿真圖和程序仿真結(jié)果,有點(diǎn)缺陷就是做實(shí)物上可能還需要加一些三極管去驅(qū)動(dòng)LED點(diǎn)陣,驅(qū)動(dòng)是用74ls273鎖存器,74hc138用于掃描。
2016-05-04 19:40:12
如何利用74LS373鎖存器對(duì)LED進(jìn)行控制呢?如何利用74LS373鎖存器對(duì)數(shù)碼管進(jìn)行控制呢?
2022-01-18 07:20:46
/O的輸出方向,x表示端口類別,比如TRISA就是操作A端口輸出方向的,TRISx = 0,表示輸出;TRISx = 1,表示輸入。2.PORTx,該寄存器用于讀I/O口的值,寫該寄存器會(huì)輸出相應(yīng)的電平信號(hào),具體是寫入到數(shù)據(jù)鎖存寄存器當(dāng)中。3.LATx,數(shù)據(jù)所存寄存器,當(dāng)TRISx為0時(shí),寫該寄存器可使相
2021-11-24 07:30:02
如果ic的io口不夠了是否可以通過編碼器譯碼器或者鎖存器擴(kuò)展呢,如果是輸出或輸入可以通過以上方法實(shí)現(xiàn)串行數(shù)據(jù)與并行相互轉(zhuǎn)化嗎?最好有具體案例列舉~
2023-11-10 08:02:15
)信號(hào)的電平值,僅當(dāng)鎖存器處于使能狀態(tài)時(shí),輸出才會(huì)隨著數(shù)據(jù)輸入發(fā)生變化。鎖存器不同于觸發(fā)器,它不在鎖存數(shù)據(jù)時(shí),輸出端的信號(hào)隨輸入信號(hào)變化,就像信號(hào)通過一個(gè)緩沖器一樣;一旦鎖存信號(hào)起鎖存作用,則數(shù)據(jù)被
2018-07-03 11:50:27
MCU通用I/O引腳擴(kuò)展 低端MCU由于I/O口數(shù)量不足導(dǎo)致部分功能無法實(shí)現(xiàn),用戶需要使用數(shù)字集成芯片進(jìn)行擴(kuò)展,如74LS系列移位寄存器,但是這種集成芯片也會(huì)由于引腳數(shù)量限制而無法確保單片機(jī)端口
2024-01-08 09:35:10
對(duì)于74ls373當(dāng)輸入端沒有接收到數(shù)據(jù)時(shí),輸出端都是輸出高電平,有沒有誰知道有哪種鎖存器當(dāng)輸入端沒有收到數(shù)據(jù)時(shí),輸出端是低電平的嗎?急急急,求解答?。?!
2013-05-03 17:13:32
LED燈,主要是想試下這個(gè)功能,我有好多I/O口要擴(kuò)展,但上面電路的問題是,循環(huán)執(zhí)行*(int *)0xc0002 = 0x000f;這個(gè)語句時(shí)可以正常點(diǎn)亮指示燈,但就是不能把狀態(tài)在74CHT373中鎖存
2011-03-23 14:11:14
用2片74LS273控制一個(gè)16*16點(diǎn)陣的列,每次把所顯示的列數(shù)據(jù)發(fā)送到點(diǎn)陣上,用74hc154,4-16譯碼器選擇選通的列顯示?,F(xiàn)在我想一次顯示8個(gè)漢字,但是軟件上有點(diǎn)問題想不通,希望有人給我說說思路。
2016-05-02 13:49:28
程序思路:通過74LS273驅(qū)動(dòng)點(diǎn)陣的行,通過循環(huán)掃描不同的列來時(shí)顯示漢字,顯示結(jié)果如圖所示,不知道出了什么問題。LZ試過把程序中顯示延時(shí)改大,每列每列的顯示,結(jié)果卻能把圖片中空缺的部分顯示出來。不知道LZ出現(xiàn)了什么錯(cuò)誤,就各位解答,謝謝!!!!!!!!!!!!!!
2016-04-11 15:58:13
,Y7C可以控制數(shù)碼管的段選。74HC573鎖存器可以通過74HC138譯碼器來控制;138譯碼器其高三位即P25,P26,P27決定八位輸出。上圖的元器件是邏輯或的運(yùn)算,即0|1=1;因此當(dāng)...
2022-01-12 06:28:34
怎樣處理單片機(jī)與鎖存器的關(guān)系? 為何要用串行口擴(kuò)展 I/O?
2017-03-13 23:43:07
鎖存器就是把當(dāng)前的狀態(tài)鎖存起來,使CPU送出的數(shù)據(jù)在接口電路的輸出端保持一段時(shí)間鎖存后狀態(tài)不再發(fā)生變化,直到解除鎖定。還有些芯片具有鎖存器,比如芯片74LS244就具有鎖存的功能,它可以通過把一個(gè)
2022-03-01 07:00:42
The SN74LS273 is a high-speed 8-Bit Register. The registerconsists of eight D-Type Flip-Flops
2008-07-11 10:40:11119 /O 擴(kuò)展器 1 特性 ? 1μA 低待機(jī)電流消耗(大值) ? I 2C 至并行端口擴(kuò)展器 ? 開漏電路低電平有效中斷輸出&
2022-02-09 22:25:43
74ls273 proteus仿真(含dsn仿真文件)
2008-10-06 09:40:310 74ls273引腳圖
引腳功能:
74LS273是8位數(shù)據(jù)/地址鎖存器 74LS273是
2007-11-29 22:51:3939431 74ls273是什么及作用
74LS273是一種帶清除功能的8D觸發(fā)器, 1D~8D為數(shù)據(jù)輸入端,1Q~8Q為數(shù)據(jù)輸出端,正脈
2007-11-29 22:55:2112818 74ls273中文資料:是帶有清除端的8D觸發(fā)器,只有在清除端保持高電平時(shí),才具有鎖存功能,鎖存控制端為11腳CLK,采用上升沿鎖存。 CPU 的ALE信號(hào)必須經(jīng)過反相器反相之后才能
2007-11-29 22:56:368602 地址鎖存器--74LS373
74LS373是帶有三態(tài)門的八D鎖存器,當(dāng)使能信號(hào)線OE為低電平時(shí),三態(tài)門處于導(dǎo)通狀態(tài),允許1Q-8Q輸出到OUT1-OUT8,當(dāng)OE端為高電平時(shí),輸出三態(tài)門斷開,輸出線
2009-03-14 15:36:4813752 地址鎖存器--74LS273
74LS273是帶清除端的八D觸發(fā)器,只有清除端為高電平時(shí)才具有鎖存功能,鎖存控制端為11腳CLK,在上升沿鎖存。單片機(jī)的ALE端輸出的鎖存控制信號(hào)必須經(jīng)反
2009-03-14 15:37:574667 在簡(jiǎn)單接口中一般使用鎖存器構(gòu)成輸出接口。常用的有8D鎖存器74HC273、74HC373、74HC377等。74HC273 是帶清零端的8D鎖存器。
2017-11-04 09:51:129210 74LS273是8位數(shù)據(jù)/地址鎖存器,他是一種帶清除功能的8D觸發(fā)器74LS273管腳圖功能表等資料。1D~8D為數(shù)據(jù)輸入端,74ls2731Q~8Q為數(shù)據(jù)輸出端,正脈沖觸發(fā),低電平清除,常用作8位地址鎖存器。
2017-11-07 17:03:0417280 74LS138 為3 線-8線譯碼器,其引腳圖如下。 74LS138引腳功能 A0~A2:地址輸入端 STA(E1):選通端 /STB(/E2)、/STC(/E3):選通端(低電平有效) /Y0
2017-11-29 19:21:486276 74LS373是一款常用的地址鎖存器芯片,由八個(gè)并行的、帶三態(tài)緩沖輸出的D觸發(fā)器構(gòu)成。在單片機(jī)系統(tǒng)中為了擴(kuò)展外部存儲(chǔ)器,通常需要一塊74LS373芯片。
2017-12-05 17:07:4416012 本文開始介紹了74LS273引腳圖及功能和工作原理,其次介紹了74ls273功能表和真值表,最后介紹了74ls273五款應(yīng)用電路。
2018-04-26 16:56:25168363 本文主要介紹了七款74ls273串行顯示電路、共陽LED數(shù)碼顯示電路和端口擴(kuò)展電路等。74LS273是八D觸發(fā)器。8個(gè)單邊輸出的觸發(fā)器,緩沖時(shí)鐘和直接清除輸入,數(shù)據(jù)獨(dú)立輸入到各觸發(fā)器。
2018-04-28 08:35:0120354 CPU只需執(zhí)行一條輸出指令,即可把邏輯數(shù)字信號(hào)寫入到輸出鎖存器ICZ(74LS273)中,其鎖存器的鎖存控制信號(hào)由地址線通過IC1譯碼器輸出與WR信號(hào)相或后得到。
2020-01-14 11:31:274763 74LS273是8位數(shù)據(jù)/地址鎖存器,它是一種帶清除功能的8D觸發(fā)器,D0~D7為數(shù)據(jù)輸入端,Q0~Q7為數(shù)據(jù)輸出端,正脈沖觸發(fā),低電平清除,常用作數(shù)據(jù)鎖存器,地址鎖存器。
2020-08-10 17:39:2626142 實(shí)現(xiàn),74LS273作為鎖存輸出接口,控制L8L1八個(gè)發(fā)光二極管的亮滅。(數(shù)據(jù)總線連接P0端口)二、仿真圖三、代碼C語言實(shí)現(xiàn):#include<reg52.h>sbit com=P3^0;sbit wr=P3^6; //74ls273-CLKsbit rd=P3^7; //74ls244
2021-11-10 19:05:5910
評(píng)論
查看更多