A8: 在序列總線架構(gòu)下,每個(gè)pin腳可以傳遞較多的頻寬且能夠擴(kuò)充到較高的頻寬。相對(duì)于并行總線架構(gòu)的分享式的多點(diǎn)拓墣型態(tài),序列總線架構(gòu)能夠使不同裝置間特定的點(diǎn)對(duì)點(diǎn)連結(jié)成一個(gè)網(wǎng)絡(luò)。 這消除了總線仲裁,提供具決定性的低延遲且大量簡化熱插拔/熱交換系統(tǒng)的執(zhí)行。
Q9: PCI Express 架構(gòu)基礎(chǔ)規(guī)格( PCI Express Architecture Base Specification)的關(guān)鍵特色為何?
Q9: PCI Express 架構(gòu)基礎(chǔ)規(guī)格的關(guān)鍵特色如下:
? 能夠與現(xiàn)有PCI列舉的和軟件的裝置驅(qū)動(dòng)模塊兼容,當(dāng)允許軟件隨著新版與已擴(kuò)充的PCI架構(gòu)的特性所具備的優(yōu)點(diǎn)而演變時(shí),提供一個(gè)平順的移轉(zhuǎn)到新的硬件上。.
? 每個(gè)點(diǎn)對(duì)點(diǎn)的相互連結(jié)可能有1, 2, 4, 8, 12, 16或 32的雙單工 2.5 Gbps線路 (2.0 Gbps 的有效速率),在節(jié)點(diǎn)間提供可達(dá)到128Gbps(16 gigabytes/秒)的可擴(kuò)充的頻寬。
? 可預(yù)測(cè)的低延遲 能夠促成應(yīng)用裝置所需的實(shí)時(shí)數(shù)據(jù)傳遞
? 將每個(gè)pin腳的頻寬最佳化,以促成獨(dú)特且小型的格式因素,簡化電路板的設(shè)計(jì)和信號(hào)路徑,并減少信號(hào)整合的問題。
? 一個(gè)階層化的架構(gòu),使得實(shí)體層可以附加在銅質(zhì)、光學(xué)的和新興實(shí)體的信號(hào)媒體,以允許它能夠移轉(zhuǎn)到未來的傳輸作業(yè)上,并且在不影響數(shù)據(jù)鏈路層或傳輸層的情況下,對(duì)其架構(gòu)(scheme)進(jìn)行編碼。
? 服務(wù)品質(zhì)(Quality of Service;QoS) 屬性。.
? 原生的熱插拔/熱交換能力。
? 原生的電源管理能力能力。
? 已延伸的配置屬性
Q10: PCI Express 架構(gòu) 如何傳遞每個(gè)pin的最佳頻寬,而這么做為什么是很重要的呢?
A10: PCI Express 架構(gòu)利用今日通用的SERDES技術(shù)和 8B/10B 數(shù)據(jù)編碼作業(yè),以創(chuàng)造2個(gè)不同的、4個(gè)pin腳、2.5Gbps、具備一個(gè)嵌入式時(shí)脈的雙單工序列數(shù)據(jù)流的組合。PCI Express 架構(gòu)也刪除了 PCI/PCI-X當(dāng)中所有用來對(duì)應(yīng)到數(shù)據(jù)封包當(dāng)中具相同功能性的sideband 信號(hào)pin腳。PCI Express 架構(gòu) 提供每個(gè)單一pin腳125 MBs的頻寬[(2 directions * 2 Gbps/direction * 1000 Mbs/Gbs) / (8 bits/byte * 4 signal pins)].
除了有來自減少pin腳數(shù)目的成本節(jié)省之外,PCI Express 架構(gòu)的每個(gè)單一pin腳的最佳頻寬允許彈性的輸入/輸出分割,能夠區(qū)分系統(tǒng)和終端使用者對(duì)于熱轉(zhuǎn)換PCI Express擴(kuò)充模塊的存取。
Q11: 在通訊系統(tǒng)當(dāng)中, PCI Express 架構(gòu)是否打算用在控制面、數(shù)據(jù)面或者兩者都有?
A11: 兩者都有。一個(gè)與32個(gè)數(shù)據(jù)線路點(diǎn)對(duì)點(diǎn)連結(jié)的PCI Express 架構(gòu),提供總共128 Gbps (16 gigabytes/second)的頻寬,是支持足以通訊系統(tǒng)在可預(yù)見的未來,在控制與數(shù)據(jù)面上的需求。
Q12: PCI Express 架構(gòu)會(huì)用在裝置外或內(nèi)建于裝置中呢?
A12: PCI Express 架構(gòu)會(huì)用在于應(yīng)用裝置外或內(nèi)建于其中是一個(gè)視應(yīng)用裝置需求而決定的。當(dāng)PCI Express 架構(gòu)應(yīng)用的最初焦點(diǎn)是放在內(nèi)建于應(yīng)用裝置當(dāng)中,它也被期望能夠隨著時(shí)間的演進(jìn),PCI Express 架構(gòu)將會(huì)被用在應(yīng)用裝置內(nèi),以供輸入/輸出的擴(kuò)充之用。
Q13: 第一個(gè)采用PCI Express架構(gòu)的產(chǎn)品預(yù)定何時(shí)推出?
A13: PCI-SIG 不能預(yù)測(cè)供貨商在產(chǎn)品供應(yīng)上的有效性或著對(duì)他的會(huì)員公司尚未公開的產(chǎn)品計(jì)劃加以評(píng)論;然而,有些會(huì)員廠商已經(jīng)宣布他們期望在2003年下半年初期將以PCI Express 基礎(chǔ)規(guī)格為基礎(chǔ)的產(chǎn)品進(jìn)行投產(chǎn)。
Q14: 與PCI/PCI-X?相較, PCI Express 架構(gòu)的系統(tǒng)成本是多少?
A14: 負(fù)責(zé)建立PCI Express 架構(gòu)規(guī)格工作小組的關(guān)鍵原則是要做到讓第一代的PCI Express 架構(gòu)系統(tǒng)的成本不能比傳統(tǒng)的32位 33MHz PCI系統(tǒng)來得貴。然而,市場的力量最終將會(huì)決定PCI Express 架構(gòu)系統(tǒng)的成本。可以預(yù)期的是,當(dāng)技術(shù)本身隨著時(shí)間進(jìn)步而獲得改善,實(shí)現(xiàn)PCI Express應(yīng)用的成本將會(huì)比相同的PCI設(shè)計(jì)來得低。
Q15: PCI Express 架構(gòu) 打算取代PCI/PCI-X?嗎?
A15: 不。PCI-SIG 未來將同時(shí)支持PCI/PCI-X 和PCI Express 架構(gòu)。兩個(gè)架構(gòu)皆擁有有利于PCI-SIG會(huì)員的關(guān)鍵屬性。 PCI-SIG 將會(huì)持續(xù)、主動(dòng)地推廣這兩技術(shù),以做為系統(tǒng)擴(kuò)充槽、轉(zhuǎn)接卡、嵌入式系統(tǒng)的host和其它各種應(yīng)用的連結(jié)接口之用。 OEMs 和IHVs業(yè)者 將決定哪一種技術(shù)用在哪一種特定的應(yīng)用上。
Q16: PCI Express 架構(gòu)的插槽打算與應(yīng)用系統(tǒng)中的PCI/PCI-X slots插槽同時(shí)存在嗎?
A16: 是的。PCI Express 架構(gòu)插槽能夠與PCI/PCI-X 插槽同時(shí)存在。PCI-SIG正在開發(fā)一個(gè) PCI Express 橋接規(guī)格 ,以定義出足以連結(jié)一個(gè)服從 PCI Express 基礎(chǔ)的接口和一個(gè)服從 PCI 2.3/3.0或 PCI-X 1.0/2.0的接口間的一個(gè)產(chǎn)業(yè)標(biāo)準(zhǔn)。實(shí)際的系統(tǒng)執(zhí)行將由OEMs和IHVs業(yè)者決定。
Q17: PCI Express 架構(gòu) 打算取代AGP嗎?
A17: 是的。PCI Express 架構(gòu)最初所鎖定的應(yīng)用目標(biāo)之一就是用來做為一個(gè)圖形處理用的輸入/輸出附加節(jié)點(diǎn)。第一代的PCI Express 架構(gòu)提供比AGP8X多兩倍的頻寬。此外, PCI Express 架構(gòu)支持在單一系統(tǒng)上的多個(gè)圖形處理用的輸入/輸出裝置。PCI-SIG 主動(dòng)地推廣PCI Express 架構(gòu)以做為取代AGP之用。.
Q18: PCI Express 架構(gòu) 打算取代Serial ATA嗎?
A18: 不。PCI Express 架構(gòu)不打算取代Serial ATA。PCI Express 和 Serial ATA是互補(bǔ)的技術(shù)。 Serial ATA 是專門用在內(nèi)部的儲(chǔ)存裝置且軟件是百分之百地與當(dāng)前的平行ATAi相容。。PCI Express 架構(gòu) 和Serial ATA之間的關(guān)系將會(huì)與當(dāng)前的 PCI 與Serial ATA.的關(guān)系相似。
Q19: PCI Express 架構(gòu)將會(huì)對(duì) 1394b, USB 2.0, InfiniBand* 架構(gòu), Fibre Channel, SCSI, Etherne和其它受歡迎的輸入/輸出技術(shù)產(chǎn)生怎樣的影響?
A19: PCI Express 架構(gòu), 透過它現(xiàn)存的目前對(duì)于許多諸如熱插拔/熱交換與實(shí)時(shí)裝置等尖端的連結(jié)特性的支持,被預(yù)期作為連結(jié)這些和其它輸出/輸入技術(shù)的系統(tǒng)連結(jié)橋接標(biāo)準(zhǔn)。OEMs 和 IHVs業(yè)者將會(huì)決定這些技術(shù)當(dāng)中有哪一種技術(shù)是用來連結(jié)到PCI Express 架構(gòu)上.。
Q20: PCI Express 架構(gòu)會(huì)與HyperTransport競爭嗎?
A20: 不會(huì)。PCI-SIG 將HyperTransport和PCI Express 架構(gòu) 視為互補(bǔ)而不是競爭的技術(shù)。 HyperTransport 是一個(gè)在一塊板子上芯片對(duì)芯片的相互連結(jié),它能夠與一個(gè)擁有PCI Express 架構(gòu)系統(tǒng)連結(jié)的應(yīng)用裝置同時(shí)存在的。
Q21: PCI Express 架構(gòu)是與RapidIO相競爭的嗎?
A21: 可以說 是也可以說不是。RapidIO實(shí)際上有兩種不同的實(shí)體規(guī)格,一個(gè)是在板子上芯片對(duì)芯片的相互連結(jié),另外一個(gè)是序列式的系統(tǒng)相互連結(jié),它們共享一個(gè)相同的標(biāo)準(zhǔn)。 PCI-SIG視RapidIO在板子上芯片對(duì)芯片 相互連結(jié)的作法是與PCI Express架構(gòu)互補(bǔ)而非競爭。.
序列RapidIO 本身的定義是指一個(gè)專供通訊系統(tǒng)所用的系統(tǒng)相互連結(jié)的接口,且在這些應(yīng)用系統(tǒng)上是與PCI Express 架構(gòu) 相競爭的。PCI-SIG相信PCI Express 架構(gòu) 會(huì)是更好的選擇,因?yàn)樗赏瑫r(shí)應(yīng)用于運(yùn)算與通訊的市場,且能在所有的目標(biāo)市場上提供更快、更廣但更便宜的采用成本等優(yōu)勢(shì)。PCI-SIG 主動(dòng)地推廣PCI Express 架構(gòu) ,使其做為通訊系統(tǒng)所用的一種更好的系統(tǒng)相互連結(jié)的替代方案。PCI-SIG在全球市場的推廣以及得益自大量生產(chǎn)的經(jīng)濟(jì)利益,將使得PCI Express 架構(gòu)的采用對(duì)通訊系統(tǒng)的市場而言是相當(dāng)有值得的。
Q22: 相對(duì)于其它的PCI-SIG技術(shù),PCI-Express架構(gòu)的專利授權(quán)模式有所改變嗎?
A22: 沒有。所有的PCI-SIG 技術(shù)是根據(jù)PCI-SIG By-Laws的規(guī)范,統(tǒng)一地來管理。
評(píng)論
查看更多