電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>可編程邏輯>FPGA/ASIC技術(shù)>FPGA通用接口JESD204轉(zhuǎn)換器接口標(biāo)準(zhǔn)詳解

FPGA通用接口JESD204轉(zhuǎn)換器接口標(biāo)準(zhǔn)詳解

12下一頁全文

本文導(dǎo)航

收藏0

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴

評論

请按住滑块,拖动到最右边
了解新功能

查看更多

相關(guān)推薦

詳解JESD204B串行接口時(shí)鐘需求及其實(shí)現(xiàn)方法

隨著數(shù)模轉(zhuǎn)換器轉(zhuǎn)換速率越來越高,JESD204B 串行接口已經(jīng)越來越多地廣泛用在數(shù)模轉(zhuǎn)換器上,其對器件時(shí)鐘和同步時(shí)鐘之間的時(shí)序關(guān)系有著嚴(yán)格需求。本文就重點(diǎn)講解了JESD204B 數(shù)模轉(zhuǎn)換器的時(shí)鐘
2015-01-23 10:42:1821149

數(shù)字接口轉(zhuǎn)換器的業(yè)界標(biāo)準(zhǔn)——JESD204

更有優(yōu)勢。采用JESD204的設(shè)計(jì)擁有更快的接口帶來的好處,能與轉(zhuǎn)換器更快的采樣速率同步。此外,引腳數(shù)的減少導(dǎo)致封裝尺寸更小,走線布線數(shù)更少,從而極大地簡化了電路板設(shè)計(jì),降低了整體系統(tǒng)成本。該標(biāo)準(zhǔn)可以方便地調(diào)整,從而滿足未來需求,這從它已經(jīng)
2020-11-24 14:41:402042

關(guān)于航天工業(yè)組件的JESD204B標(biāo)準(zhǔn)快速數(shù)據(jù)接口

跟上不斷擴(kuò)展的采樣率和相應(yīng)的采樣帶寬,但是當(dāng)數(shù)據(jù)轉(zhuǎn)換器的采樣率達(dá)到每個(gè)轉(zhuǎn)換器每秒約1.6 G采樣(SPS)時(shí),達(dá)到了上限。新的JESD204B芯片間數(shù)據(jù)接口標(biāo)準(zhǔn)現(xiàn)在正在獲得芯片支持,以實(shí)現(xiàn)更高的突破。 設(shè)計(jì)人員面臨的問題是,使用LVDS連接1.6 GSPS的
2021-04-09 15:22:573968

寬帶數(shù)據(jù)轉(zhuǎn)換器應(yīng)用的JESD204B與串行LVDS接口考量

開發(fā)串行接口業(yè)界標(biāo)準(zhǔn)JESD204A/JESD204B的目的在于解決以高效省錢的方式互連最新寬帶數(shù)據(jù)轉(zhuǎn)換器與其他系統(tǒng)IC的問題。
2021-11-01 11:24:165783

FPGA高速數(shù)據(jù)采集設(shè)計(jì)之JESD204B接口應(yīng)用場景

。與LVDS及CMOS接口相比,JESD204B數(shù)據(jù)轉(zhuǎn)換器串行接口標(biāo)準(zhǔn)可提供一些顯著的優(yōu)勢,比如更簡單的布局以及更少的引腳數(shù)。也因此它獲得了更多工程師的青睞和關(guān)注,它具備如下系統(tǒng)級優(yōu)勢:1、更小的封裝尺寸
2019-12-03 17:32:13

FPGA高速數(shù)據(jù)采集設(shè)計(jì)之JESD204B接口應(yīng)用場景

?,F(xiàn)在各大廠商的高速ADC/DAC上基本都采用了這種接口,明德?lián)P的大數(shù)據(jù)采集項(xiàng)目也是采用JESD204B接口。與LVDS及CMOS接口相比,JESD204B數(shù)據(jù)轉(zhuǎn)換器串行接口標(biāo)準(zhǔn)可提供一些顯著的優(yōu)勢
2019-12-04 10:11:26

JESD204 v5.2約束使用生成的dcp構(gòu)建邏輯計(jì)時(shí)失敗

大家好,我正在嘗試在kintex-7 FPGA中構(gòu)建一個(gè)運(yùn)行速度為5Gbps的JESD204B ADC和DAC接口。根據(jù)產(chǎn)品指南文檔,我在vivado 2014.1中生成了發(fā)送和接收內(nèi)核,更新了
2018-10-19 14:37:42

JESD204接口簡介

。雖然最初的JESD204標(biāo)準(zhǔn)和修訂后的JESD204A標(biāo)準(zhǔn)在性能上都比老的接口標(biāo)準(zhǔn)要高,它們依然缺少一個(gè)關(guān)鍵因素:鏈路上串行數(shù)據(jù)的確定延遲。 該時(shí)序關(guān)系受模數(shù)轉(zhuǎn)換器的延遲影響,定義為輸入信號采樣邊沿
2019-05-29 05:00:03

JESD204標(biāo)準(zhǔn)解析

模數(shù)轉(zhuǎn)換器(ADC)也適用于數(shù)模轉(zhuǎn)換器(DAC),更重要的是作為FPGA通用接口(也可能用于ASIC)。JESD204 – 它是什么?2006年4月,JESD204最初版本發(fā)布。該版本描述了轉(zhuǎn)換器和接收
2019-06-17 05:00:08

JESD204B接口標(biāo)準(zhǔn)信息理解

作者:Ken C在使用我們的最新模數(shù)轉(zhuǎn)換器 (ADC) 和數(shù)模轉(zhuǎn)換器 (DAC) 設(shè)計(jì)系統(tǒng)時(shí),我已知道了很多有關(guān) JESD204B 接口標(biāo)準(zhǔn)的信息,這些器件使用該協(xié)議與 FPGA 通信。此外,我還在
2018-09-13 14:21:49

JESD204B轉(zhuǎn)換器的確定性延遲解密

設(shè)計(jì) 人員經(jīng)常就如何建立、目標(biāo)信號以及如何部署為同步或交 錯(cuò)式處理等方面存有諸多疑問。下文的部分常見問題與解 答針對多個(gè)與FPGA一同采樣的JESD204B轉(zhuǎn)換器并使用確 定性延遲進(jìn)行系統(tǒng)設(shè)計(jì)而言
2018-10-15 10:40:45

JESD204B中的確定延遲到底是什么? 它是否就是轉(zhuǎn)換器的總延遲?

什么是8b/10b編碼,為什么JESD204B接口需使用這種編碼?怎么消除影響JESD204B鏈路傳輸?shù)囊蛩兀?b class="flag-6" style="color: red">JESD204B中的確定延遲到底是什么? 它是否就是轉(zhuǎn)換器的總延遲?JESD204B如何使用結(jié)束位?結(jié)束位存在的意義是什么?如何計(jì)算轉(zhuǎn)換器的通道速率?什么是應(yīng)用層,它能做什么?
2021-04-13 06:39:06

正在加载...