電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>可編程邏輯>FPGA/ASIC技術(shù)>基于FPGA嵌入式系統(tǒng)的雷達(dá)目標(biāo)模擬器的設(shè)計(jì)

基于FPGA嵌入式系統(tǒng)的雷達(dá)目標(biāo)模擬器的設(shè)計(jì)

12下一頁(yè)全文

本文導(dǎo)航

收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴

評(píng)論

查看更多

相關(guān)推薦

雷達(dá)目標(biāo)模擬器的DSP軟件設(shè)計(jì)

提出一種基于CPCI接口DSP板的C波段雷達(dá)目標(biāo)模擬器。探測(cè)回波模擬,采用軟硬件相結(jié)合的方法。由主控計(jì)算機(jī)根據(jù)雷達(dá)工作參數(shù)預(yù)先設(shè)定并計(jì)算目標(biāo)數(shù)據(jù),然后將數(shù)據(jù)加載到硬件電路中。
2011-10-10 18:04:512164

FPGA嵌入式系統(tǒng)的區(qū)別

本人剛學(xué)習(xí)FPGA不久,沒(méi)事寫(xiě)篇文章如有錯(cuò)誤,還望大神海涵。大家可以一起討論。順便給自己縷一縷。由于先前接觸了一點(diǎn)嵌入式的東西,發(fā)現(xiàn)FPGA嵌入式系統(tǒng)有點(diǎn)相似,都是要敲代碼,都要設(shè)計(jì),都要算法
2013-10-12 20:18:08

FPGA嵌入式系統(tǒng)設(shè)計(jì)的應(yīng)用

消費(fèi)電子、物聯(lián)網(wǎng)等領(lǐng)域的不斷發(fā)展,用戶需求也越來(lái)越復(fù)雜和多樣,因此我們?cè)?b class="flag-6" style="color: red">嵌入式系統(tǒng)設(shè)計(jì)中必須選擇合適的處理(SoC)系統(tǒng),當(dāng)然我們也需要考慮成本、功耗、性能、I/O資源等方面,但是隨著實(shí)踐案例的增多FPGA越來(lái)越成為嵌入式系統(tǒng)設(shè)計(jì)的主流選擇。
2019-08-05 06:24:13

FPGA嵌入式測(cè)試系統(tǒng)中的利與弊

FPGA嵌入式測(cè)試系統(tǒng)中的優(yōu)勢(shì)是什么?FPGA嵌入式測(cè)試系統(tǒng)中的不足是什么?
2021-05-06 07:19:22

FPGA嵌入式系統(tǒng)設(shè)計(jì)的理想選擇

FPGA越來(lái)越成為嵌入式系統(tǒng)設(shè)計(jì)的主流選擇。FPGA/SoC:最早我們都采用的是純FPGA設(shè)計(jì),利用FPGA的資源實(shí)現(xiàn)軟核處理比如Microblaze、Picoblaze等,現(xiàn)在Xilinx推出
2018-07-30 18:38:01

FPGA進(jìn)行開(kāi)發(fā)嵌入式系統(tǒng)主要朝哪幾個(gè)方向發(fā)展?

什么是嵌入式系統(tǒng)?顧名思義,嵌入式系統(tǒng)指的是嵌入系統(tǒng)內(nèi)部的計(jì)算機(jī)系統(tǒng),是面向特定應(yīng)用設(shè)計(jì)的專(zhuān)用計(jì)算機(jī)系統(tǒng)。早期的嵌入式系統(tǒng)一般是以通用處理或單片機(jī)為核心,在外圍電路中加入存儲(chǔ)、功率驅(qū)動(dòng)、通信
2019-08-07 07:19:48

嵌入式FPGA的相關(guān)資料下載

不需要的部分裁去(可裁剪)。所以嵌入式系統(tǒng)一般都具有便攜、低功耗、性能單一等特性。嵌入式FPGA(eFPGA)是指將一個(gè)或多個(gè)FPGA以IP的形式嵌入ASIC,ASSP或SoC等芯片中。換句話說(shuō),eF...
2021-10-28 07:32:48

嵌入式系統(tǒng)ARM仿真有什么信息?

典型的嵌入式微控制器開(kāi)發(fā)項(xiàng)目的第一個(gè)階段是用C編譯從源程序生成目標(biāo)代碼,生成的目標(biāo)代碼將包括物理地址和一些調(diào)試信息。目前代碼可以用軟件模擬器、目標(biāo)Monitor或在線仿真來(lái)執(zhí)行和調(diào)試。軟件模擬器
2020-04-10 07:27:31

嵌入式系統(tǒng)中的目標(biāo)識(shí)別技術(shù)有哪些?

嵌入式系統(tǒng)中的目標(biāo)識(shí)別技術(shù)
2021-03-09 08:33:26

嵌入式系統(tǒng)使用的存儲(chǔ)是如何進(jìn)行劃分的

嵌入式最小硬件系統(tǒng)是由哪些部分組成的?嵌入式系統(tǒng)使用的存儲(chǔ)是如何進(jìn)行劃分的?可分為哪幾類(lèi)?
2021-10-22 07:18:56

嵌入式系統(tǒng)是什么?嵌入式計(jì)算機(jī)系統(tǒng)有哪些特點(diǎn)?

什么是嵌入式系統(tǒng)嵌入式微處理器有哪些特點(diǎn)?與通用型計(jì)算機(jī)系統(tǒng)相比,嵌入式計(jì)算機(jī)系統(tǒng)具有哪些特點(diǎn)?
2021-04-26 07:21:48

嵌入式系統(tǒng)架構(gòu)的發(fā)展趨勢(shì)特點(diǎn)

FPGA、ARM、DSP、MIPS等其他嵌入式系統(tǒng)應(yīng)用越來(lái)越廣泛。嵌入式系統(tǒng)模擬電路或其他功能電路組成的SoC(System on Chip,片上系統(tǒng))或SiP(System in Package,系統(tǒng)級(jí)封裝)在手機(jī)、機(jī)頂盒等功能復(fù)雜的產(chǎn)品上的應(yīng)用也越來(lái)越多。
2019-07-17 07:17:54

嵌入式系統(tǒng)的發(fā)展歷史

摘要:嵌入式系統(tǒng)誕生于微型機(jī)時(shí)代,經(jīng)歷了漫長(zhǎng)的獨(dú)立發(fā)展的單片機(jī)道路。給嵌入式系統(tǒng)尋求科學(xué)的定義,必須了解嵌入式系統(tǒng)的發(fā)展歷史,按照歷史性、本質(zhì)性、普遍通用性來(lái)定義嵌入式系統(tǒng),并把定義與特點(diǎn)相區(qū)分
2019-06-18 06:53:07

嵌入式系統(tǒng)的發(fā)展特點(diǎn)是什么?

隨著電子產(chǎn)品的發(fā)展,嵌入式系統(tǒng)已經(jīng)廣泛地應(yīng)用我們的生活的各個(gè)領(lǐng)域,例如:計(jì)算機(jī)、汽車(chē)、航天飛機(jī)等等。提到嵌入式系統(tǒng)首先聯(lián)想到單片機(jī),是的,MCU是最基礎(chǔ)和常用的嵌入式系統(tǒng)。嵌入式系統(tǒng)模擬電路或其他
2020-03-18 08:17:50

嵌入式系統(tǒng)的應(yīng)用與設(shè)計(jì)

嵌入式微處理器、微控制及其嵌入式DSP、嵌入式存儲(chǔ)等,通過(guò)印制板將多個(gè)器件組裝成的電子系統(tǒng),向更小的嵌入式系統(tǒng)芯片發(fā)展。相應(yīng)的,嵌入式系統(tǒng)的關(guān)鍵器件則成了SOC系統(tǒng)芯片及其設(shè)計(jì)SOC所需的各種
2008-10-15 16:25:21

嵌入式系統(tǒng)的知識(shí)體系

嵌入式系統(tǒng)的知識(shí)體系嵌入式系統(tǒng)的學(xué)習(xí)誤區(qū)嵌入式系統(tǒng)基礎(chǔ)階段的學(xué)習(xí)建議
2021-02-19 07:06:43

嵌入式系統(tǒng)組件的設(shè)計(jì)原則是什么

嵌入式系統(tǒng)和組件技術(shù)嵌入式系統(tǒng)組件的設(shè)計(jì)原則面向嵌入式組件的系統(tǒng)開(kāi)發(fā)過(guò)程
2021-04-23 06:08:06

嵌入式系統(tǒng)設(shè)計(jì)的主要目標(biāo)是什么?

嵌入式系統(tǒng)設(shè)計(jì)的主要目標(biāo):低功耗、實(shí)時(shí)要求高、低成本嵌入式系統(tǒng)的準(zhǔn)確定義:嵌入式系統(tǒng)是以應(yīng)用為中心。以計(jì)算機(jī)技術(shù)為基礎(chǔ),并且軟硬件可裁剪,適用于應(yīng)用系統(tǒng)對(duì)功能、可靠性、成本、體積、功耗有嚴(yán)格要求
2021-10-27 09:05:38

嵌入式Linux操作系統(tǒng)及其上應(yīng)用軟件開(kāi)發(fā)目標(biāo)是什么?

ARM+LINUX路線,主攻嵌入式Linux操作系統(tǒng)及其上應(yīng)用軟件開(kāi)發(fā)目標(biāo): (1)掌握主流嵌入式微處理器的結(jié)構(gòu)與原理(初步定為arm9) (2)必須掌握一個(gè)嵌入式操作系統(tǒng) (初步定為uclinux
2021-10-27 06:14:24

嵌入式Linux操作系統(tǒng)學(xué)習(xí)內(nèi)容及目標(biāo)

嵌入式Linux操作系統(tǒng)學(xué)習(xí)內(nèi)容及目標(biāo):Linux介紹、使用Linux操作(命令)、Linux開(kāi)發(fā)工具(會(huì)用??!夠用!?。?b class="flag-6" style="color: red">嵌入式系統(tǒng)課程學(xué)習(xí)儲(chǔ)備知識(shí):C語(yǔ)言(累計(jì)代碼量3w)+單片機(jī)(硬件工作原理
2021-11-05 08:35:19

嵌入式產(chǎn)品的開(kāi)發(fā)周期

嵌入式產(chǎn)品的開(kāi)發(fā)周期:典型的嵌入式微控制器開(kāi)發(fā)項(xiàng)目的第一個(gè)階段是用C編譯從源程序生成目標(biāo)代碼,生成的目標(biāo)代碼將包括物理地址和一些調(diào)試信息。目前代碼可以用軟件模擬器、目標(biāo)Monitor或在線仿真來(lái)
2011-08-11 14:18:12

嵌入式操作系統(tǒng)怎么選擇?

嵌入式操作系統(tǒng)是ARM CPU的軟件基礎(chǔ),從8位/16位單片機(jī)發(fā)展到以arm CPU核為代表的32位嵌入式處理,嵌入式操作系統(tǒng)將替代傳統(tǒng)的由手工編制的監(jiān)控程序或調(diào)度程序,成為重要的基礎(chǔ)組件。更重
2020-04-07 07:13:19

K波段多普勒模擬器K-DT1/開(kāi)發(fā)雷達(dá)系統(tǒng)有用

`K波段多普勒模擬器K-DT1相關(guān)介紹多普勒模擬器K-DT1,是一款便攜多普勒目標(biāo)模擬器,常用于開(kāi)發(fā)測(cè)試、生產(chǎn)檢測(cè)等說(shuō)明:◆ 電池供電,方便攜帶◆ 可編程速度范圍1~200km/h◆ 可編程運(yùn)動(dòng)
2014-01-03 14:54:21

K波段的多普勒模擬器/便攜

`K波段的多普勒模擬器/便攜相關(guān)介紹多普勒模擬器K-DT1,是一款便攜多普勒目標(biāo)模擬器,常用于開(kāi)發(fā)測(cè)試、生產(chǎn)檢測(cè)等說(shuō)明:◆ 電池供電,方便攜帶◆ 可編程速度范圍1~200km/h◆ 可編程運(yùn)動(dòng)
2014-01-03 14:56:47

SPB嵌入式音頻處理系統(tǒng)該怎么設(shè)計(jì)?

FPGA嵌入式設(shè)計(jì)中,常通過(guò)軟件編程的方式來(lái)訪問(wèn)或者控制某些外圍設(shè)備.電路設(shè)計(jì)軟件Altium Designer的軟件平臺(tái)構(gòu)建(SPB)是一個(gè)包含了用于創(chuàng)建復(fù)雜軟件系統(tǒng)所需的所有驅(qū)動(dòng)和服務(wù)程序
2019-09-18 06:09:18

SkyEye模擬器的音頻輸出模擬模塊設(shè)計(jì)與實(shí)現(xiàn)

【作者】:李恒庭;洪永強(qiáng);【來(lái)源】:《廈門(mén)大學(xué)學(xué)報(bào)(自然科學(xué)版)》2010年02期【摘要】:SkyEye是一個(gè)指令級(jí)模擬器,用它能模擬多種嵌入式開(kāi)發(fā)板,目前模擬的硬件包括CPU、內(nèi)存、I/O寄存
2010-04-24 09:14:58

一種基于FPGA嵌入式系統(tǒng)雷達(dá)信號(hào)模擬器系統(tǒng)設(shè)計(jì)

在實(shí)際的外場(chǎng)試飛過(guò)程中是不可能實(shí)現(xiàn)的,這也是雷達(dá)信號(hào)模擬器對(duì)場(chǎng)外試飛的一大優(yōu)勢(shì)。FPGA作為高性能數(shù)字信號(hào)處理系統(tǒng)中的關(guān)鍵部件,在雷達(dá)信號(hào)模擬雷達(dá)信號(hào)采集等方面有著巨大的開(kāi)發(fā)潛能,采用這些技術(shù)對(duì)雷達(dá)
2019-07-10 07:30:35

一種基于TS101的SAR回波信號(hào)模擬器設(shè)計(jì)

與發(fā)展,與之相應(yīng)的模擬器研制也取得了豐碩成果。其中,在硬件上實(shí)現(xiàn)高速數(shù)據(jù)處理是其關(guān)鍵技術(shù)之一。對(duì)于高分辨率、大測(cè)繪帶合成孔徑雷達(dá)模擬器來(lái)說(shuō),數(shù)據(jù)存儲(chǔ)容量也是要面臨的另一個(gè)問(wèn)題。針對(duì)合成孔徑雷達(dá)實(shí)時(shí)信號(hào)
2019-07-22 06:29:35

一種自主產(chǎn)生雷達(dá)回波模擬器中頻部分的設(shè)計(jì)實(shí)現(xiàn)方法論述

,靈活性有所欠缺。本文論述一種自主產(chǎn)生雷達(dá)回波模擬器中頻部分的設(shè)計(jì)實(shí)現(xiàn)方法,該模擬器可產(chǎn)生脈沖單頻、脈沖線性調(diào)頻、步進(jìn)頻、步進(jìn)頻+線性調(diào)頻等多種波形的雷達(dá)回波信號(hào),并可產(chǎn)生雙目標(biāo)和參數(shù)可控的帶限高
2019-07-16 07:40:26

一種自主產(chǎn)生雷達(dá)回波模擬器中頻部分的設(shè)計(jì)論述

本文論述一種自主產(chǎn)生雷達(dá)回波模擬器中頻部分的設(shè)計(jì)實(shí)現(xiàn)方法,該模擬器可產(chǎn)生脈沖單頻、脈沖線性調(diào)頻、步進(jìn)頻、步進(jìn)頻+線性調(diào)頻等多種波形的雷達(dá)回波信號(hào),并可產(chǎn)生雙目標(biāo)和參數(shù)可控的帶限高斯白噪聲,可模擬
2019-07-19 07:26:14

為什么在嵌入式系統(tǒng)設(shè)計(jì)時(shí)采用FPGA最合適?

隨著消費(fèi)電子、物聯(lián)網(wǎng)等領(lǐng)域的不斷發(fā)展,用戶需求也越來(lái)越復(fù)雜和多樣,因此我們?cè)?b class="flag-6" style="color: red">嵌入式系統(tǒng)設(shè)計(jì)中必須選擇合適的處理(SoC)系統(tǒng),當(dāng)然我們也需要考慮成本、功耗、性能、I/O資源等方面,但是隨著實(shí)踐案例的增多FPGA越來(lái)越成為嵌入式系統(tǒng)設(shè)計(jì)的主流選擇。
2019-10-22 07:08:43

為什么說(shuō)在嵌入式系統(tǒng)設(shè)計(jì)采用FPGA是理想的選擇?

作者:Steve Leibson ,編譯:stark隨著消費(fèi)電子、物聯(lián)網(wǎng)等領(lǐng)域的不斷發(fā)展,用戶需求也越來(lái)越復(fù)雜和多樣,因此我們?cè)?b class="flag-6" style="color: red">嵌入式系統(tǒng)設(shè)計(jì)中必須選擇合適的處理(SoC)系統(tǒng),當(dāng)然我們也需要考慮
2018-07-31 09:59:45

什么是嵌入式系統(tǒng)?嵌入式操作系統(tǒng)有哪幾類(lèi)?

什么是嵌入式系統(tǒng)?嵌入式處理可分為哪幾類(lèi)?嵌入式操作系統(tǒng)有哪幾類(lèi)?
2021-04-25 06:35:32

什么是嵌入式操作系統(tǒng)?嵌入式操作系統(tǒng)有何功能

什么是嵌入式操作系統(tǒng)?常見(jiàn)的嵌入式操作系統(tǒng)有哪幾種?嵌入式操作系統(tǒng)有何功能?
2021-12-24 07:07:38

關(guān)于FPGA嵌入式系統(tǒng)的設(shè)計(jì)問(wèn)題

關(guān)于FPGA嵌入式系統(tǒng)的設(shè)計(jì)問(wèn)題
2021-05-08 08:44:03

典型雷達(dá)航跡的仿真與實(shí)現(xiàn)

O 引言在各種雷達(dá)訓(xùn)練和信號(hào)模擬器中,都需要進(jìn)行航跡模擬及航跡顯示,以便于為仿真平臺(tái)提供信號(hào)源。對(duì)于便攜雷達(dá)模擬器來(lái)說(shuō),無(wú)法使用PC,需用嵌入式系統(tǒng)來(lái)實(shí)現(xiàn)人機(jī)交互及信號(hào)處理。但當(dāng)前絕大部分的航跡
2019-07-10 08:11:02

單片機(jī)/ARM/FPGA/嵌入式系統(tǒng)的特點(diǎn)

單片機(jī)的特點(diǎn)ARM的特點(diǎn)FPGA的特點(diǎn)嵌入式系統(tǒng)的特點(diǎn)
2021-01-25 07:52:25

單片機(jī)/ARM/FPGA/嵌入式系統(tǒng)的特點(diǎn)

單片機(jī)的特點(diǎn)ARM的特點(diǎn)FPGA的特點(diǎn)嵌入式系統(tǒng)的特點(diǎn)
2021-02-01 06:22:05

四種嵌入式arm調(diào)試方法介紹

用戶選用 嵌入式arm 處理開(kāi)發(fā)嵌入式系統(tǒng)時(shí),選擇合適的開(kāi)發(fā)工具可以加快開(kāi)發(fā)進(jìn)度,節(jié)省開(kāi)發(fā)成本。因此一套含有編輯軟件、編譯軟件、匯編軟件、鏈接軟件、調(diào)試軟件、工程管理及函數(shù)庫(kù)的集成開(kāi)發(fā)環(huán)境
2016-05-11 16:53:40

基于FPGA嵌入式系統(tǒng)應(yīng)用

顧名思義,嵌入式系統(tǒng)指的是嵌入系統(tǒng)內(nèi)部的計(jì)算機(jī)系統(tǒng),是面向特定應(yīng)用設(shè)計(jì)的專(zhuān)用計(jì)算機(jī)系統(tǒng)。早期的嵌入式系統(tǒng)一般是以通用處理或單片機(jī)為核心,在外圍電路中加入存儲(chǔ)、功率驅(qū)動(dòng)、通信接口、顯示接口
2019-06-28 06:18:21

基于FPGA嵌入式系統(tǒng)設(shè)計(jì)

基于FPGA嵌入式系統(tǒng)設(shè)計(jì)
2012-08-20 15:54:39

基于嵌入式模擬器的插樁構(gòu)架怎么實(shí)現(xiàn)?

由于目標(biāo)機(jī)與宿主機(jī)處理體系結(jié)構(gòu)不同,嵌入式軟件無(wú)法在宿主機(jī)上直接運(yùn)行與測(cè)試,因此嵌入式軟件的開(kāi)發(fā)過(guò)程常常比硬件開(kāi)發(fā)過(guò)程還要漫長(zhǎng),導(dǎo)致整個(gè)系統(tǒng)開(kāi)發(fā)周期長(zhǎng),軟件功能調(diào)試和性能測(cè)試不能及時(shí)完成,軟件質(zhì)量無(wú)法保證。嵌入式模擬器能良好地解決這一問(wèn)題。
2019-08-13 07:19:54

基于嵌入式技術(shù)的目標(biāo)跟蹤系統(tǒng)設(shè)計(jì)

基于嵌入式技術(shù)的目標(biāo)跟蹤系統(tǒng)設(shè)計(jì)
2022-04-08 10:17:06

基于嵌入式操作系統(tǒng)的開(kāi)發(fā)方法有哪些?

能夠在目標(biāo)平臺(tái)上運(yùn)行的二進(jìn)制代碼格式映像。最后將映像下裁到目標(biāo)平臺(tái)上的特定位置,由目標(biāo)板上啟動(dòng)代碼(Bootloader)執(zhí)行這段二行制代碼,從而運(yùn)行起嵌入式系統(tǒng)。
2019-09-16 07:09:20

基于CPCI接口DSP板的雷達(dá)目標(biāo)模擬器

精度、角精度等指標(biāo)。  1 功能及系統(tǒng)組成  所設(shè)計(jì)的多目標(biāo)雷達(dá)模擬器為配合某型寬帶雷達(dá)系統(tǒng)進(jìn)行設(shè)備調(diào)試和功能檢查。模擬器雷達(dá)發(fā)射波形經(jīng)延遲、幅度相位調(diào)制和多普勒頻移等形成模擬目標(biāo)回波,通過(guò)天線發(fā)送
2019-06-03 05:00:08

基于DAC5687的高速多通道信號(hào)模擬器系統(tǒng)設(shè)計(jì)

、高可靠性等特點(diǎn),因此FPGA 應(yīng)用于高速多通道雷達(dá)信號(hào)模擬器可大大提高系統(tǒng)設(shè)計(jì)的靈活性和系統(tǒng)的擴(kuò)展性。本文設(shè)計(jì)的高速多通道信號(hào)模擬器系統(tǒng)可廣泛應(yīng)用于通信、雷達(dá)信號(hào)的模擬產(chǎn)生, 為雷達(dá)設(shè)備, 特別是接收機(jī)
2019-07-10 08:16:48

基于DSP+FPGA雷達(dá)信號(hào)模擬器系統(tǒng)設(shè)計(jì)

在實(shí)際的外場(chǎng)試飛過(guò)程中是不可能實(shí)現(xiàn)的,這也是雷達(dá)信號(hào)模擬器對(duì)場(chǎng)外試飛的一大優(yōu)勢(shì)。FPGA作為高性能數(shù)字信號(hào)處理系統(tǒng)中的關(guān)鍵部件,在雷達(dá)信號(hào)模擬雷達(dá)信號(hào)采集等方面有著巨大的開(kāi)發(fā)潛能,采用這些技術(shù)對(duì)雷達(dá)
2019-07-15 06:48:33

基于DSP和FPGA嵌入式控制該如何去設(shè)計(jì)?

請(qǐng)教一下,基于DSP和FPGA嵌入式控制該如何去設(shè)計(jì)?
2021-05-06 09:16:19

基于DSP的雷達(dá)目標(biāo)模擬器的設(shè)計(jì)和實(shí)

本帖最后由 mr.pengyongche 于 2013-4-30 02:54 編輯 基于DSP的雷達(dá)目標(biāo)模擬器的設(shè)計(jì)和實(shí)
2012-08-17 13:59:49

基于DSP的彈載嵌入式系統(tǒng)該怎么設(shè)計(jì)?

彈載信息處理系統(tǒng)是一種實(shí)時(shí)嵌入式數(shù)字處理系統(tǒng),用于對(duì)彈載導(dǎo)引系統(tǒng)接收信號(hào)進(jìn)行分析處理,實(shí)現(xiàn)對(duì)目標(biāo)信號(hào)的檢測(cè)、截獲和跟蹤以及目標(biāo)信息的提取,是彈載雷達(dá)導(dǎo)引系統(tǒng)的關(guān)鍵組成部分。
2019-09-19 07:07:17

基于SPB怎么實(shí)現(xiàn)嵌入式音頻處理系統(tǒng)設(shè)計(jì)?

FPGA嵌入式設(shè)計(jì)中,常通過(guò)軟件編程的方式來(lái)訪問(wèn)或者控制某些外圍設(shè)備。電路設(shè)計(jì)軟件Altium Designer的軟件平臺(tái)構(gòu)建(SPB)是一個(gè)包含了用于創(chuàng)建復(fù)雜軟件系統(tǒng)所需的所有驅(qū)動(dòng)和服務(wù)程序
2020-03-11 07:12:23

基于Xilinx FPGA嵌入式系統(tǒng)該怎樣去設(shè)計(jì)?

FPGA的特點(diǎn)及其發(fā)展趨勢(shì)IP資源復(fù)用理念與IP Core設(shè)計(jì)基于Xilinx FPGA嵌入式系統(tǒng)設(shè)計(jì)
2021-04-30 07:21:50

基于多核處理的彈載嵌入式系統(tǒng)該怎么設(shè)計(jì)?

彈載信息處理系統(tǒng)是一種實(shí)時(shí)嵌入式數(shù)字處理系統(tǒng),用于對(duì)彈載導(dǎo)引系統(tǒng)接收信號(hào)進(jìn)行分析處理,實(shí)現(xiàn)對(duì)目標(biāo)信號(hào)的檢測(cè)、截獲和跟蹤以及目標(biāo)信息的提取,是彈載雷達(dá)導(dǎo)引系統(tǒng)的關(guān)鍵組成部分。隨著軍事技術(shù)的發(fā)展,未來(lái)
2019-08-29 06:07:24

基于深度神經(jīng)網(wǎng)絡(luò)的激光雷達(dá)物體識(shí)別系統(tǒng)及其嵌入式平臺(tái)部署

基于深度神經(jīng)網(wǎng)絡(luò)的激光雷達(dá)物體識(shí)別系統(tǒng)及其嵌入式平臺(tái)部署
2021-01-04 06:26:23

如何利用FPGA嵌入式系統(tǒng)設(shè)計(jì)遠(yuǎn)程監(jiān)控系統(tǒng)

系統(tǒng)立足于利用Intemet實(shí)現(xiàn)核環(huán)境信息的遠(yuǎn)程采集。告訴大家,如何利用FPGA嵌入式系統(tǒng)設(shè)計(jì)遠(yuǎn)程監(jiān)控系統(tǒng)?實(shí)現(xiàn)利用互聯(lián)網(wǎng)進(jìn)行信息的傳輸。
2019-08-02 08:07:36

如何利用DDS實(shí)現(xiàn)信號(hào)模擬器設(shè)計(jì)?

的人力和物力而且使研制周期變長(zhǎng)。因此,目標(biāo)模擬器一數(shù)字模擬技術(shù)與雷達(dá)技術(shù)相結(jié)合發(fā)展起來(lái)的專(zhuān)門(mén)的系統(tǒng),它為雷達(dá)的信號(hào)處理系統(tǒng)和顯示終端技術(shù)指標(biāo)的測(cè)試以及性能驗(yàn)證提供必要條件。
2019-08-01 06:12:32

如何利用DDWS實(shí)現(xiàn)面目標(biāo)模擬器的設(shè)計(jì)?

本文設(shè)計(jì)的面目標(biāo)模擬器基于波形存儲(chǔ)直讀的DDWS(直接數(shù)字波形合成)法實(shí)現(xiàn),模擬成像雷達(dá)接收其自身發(fā)射的單個(gè)射頻線性調(diào)頻脈沖,經(jīng)復(fù)雜的地面目標(biāo)反射后,形成的射頻回波信號(hào)經(jīng)下變頻后輸出。
2021-04-21 06:50:42

如何構(gòu)建嵌入式系統(tǒng)平臺(tái)

我對(duì)嵌入式系統(tǒng)平臺(tái)的定義很簡(jiǎn)單:能讓電子產(chǎn)品的原因程序得以順利開(kāi)發(fā)的環(huán)境,主要包括;系統(tǒng)軟件與驅(qū)動(dòng)程序硬件平臺(tái)開(kāi)發(fā)環(huán)境(compiler、調(diào)試與下載工具)模擬器程序編寫(xiě)規(guī)范所以,在嵌入式軟件開(kāi)發(fā)團(tuán)隊(duì)
2021-12-17 06:07:50

如何通過(guò)LabVIEW FPGA加速嵌入式系統(tǒng)原型化?

FPGA嵌入式系統(tǒng)中的優(yōu)勢(shì)有哪些?如何通過(guò)LabVIEW FPGA加速嵌入式系統(tǒng)原型化?
2021-05-06 07:42:56

常見(jiàn)的ARM嵌入式系統(tǒng)開(kāi)發(fā)環(huán)境配置

一、常見(jiàn)的ARM嵌入式系統(tǒng)開(kāi)發(fā)環(huán)境配置:1、編譯/匯編2、指令系統(tǒng)模擬器3、在線仿真或調(diào)試探測(cè)4、目標(biāo)開(kāi)發(fā)板5、跟蹤捕捉儀6、嵌入式操作系統(tǒng)ARM嵌入式系統(tǒng)C編譯:ARM公司,keil公司
2021-10-27 08:06:17

怎么實(shí)現(xiàn)嵌入式系統(tǒng)從串配置FPGA

基于ARM的嵌入式系統(tǒng)從串配置FPGA的實(shí)現(xiàn)
2021-03-03 06:16:30

怎樣運(yùn)用Altium Designer平臺(tái)實(shí)現(xiàn)FPGA嵌入式系統(tǒng)設(shè)計(jì)?

Altium designer在FPGA嵌入式智能方面有哪些優(yōu)勢(shì)?怎樣運(yùn)用Altium Designer平臺(tái)實(shí)現(xiàn)FPGA嵌入式系統(tǒng)設(shè)計(jì)?
2021-04-28 07:05:33

有誰(shuí)知道怎樣去設(shè)計(jì)嵌入式VGA顯示系統(tǒng)嗎?

怎樣去設(shè)計(jì)基于FPGA/CPLD的嵌入式VGA顯示系統(tǒng)?VGA顯示雷達(dá)圖像顯示中的應(yīng)用是什么?VGA顯示雷達(dá)應(yīng)用中的優(yōu)點(diǎn)是什么?
2021-05-31 06:05:12

請(qǐng)問(wèn)如何使用UML來(lái)設(shè)計(jì)嵌入式系統(tǒng)?

UML引入到嵌入式系統(tǒng)中的可行性一種改進(jìn)的通用嵌入式系統(tǒng)UML方案如何使用UML來(lái)設(shè)計(jì)嵌入式系統(tǒng)?
2021-04-23 06:12:34

一種雷達(dá)回波信號(hào)模擬器的設(shè)計(jì)與實(shí)現(xiàn)

本文提出了一種基于CPCI母板和PMC背板的通用雷達(dá)回波模擬器的設(shè)計(jì)與實(shí)現(xiàn),重點(diǎn)介紹了基于單片FPGA設(shè)計(jì)PMC背板,實(shí)現(xiàn)雷達(dá)回波信號(hào)模擬器數(shù)據(jù)合成(噪聲/雜澎目標(biāo)回波)的設(shè)計(jì)方
2009-05-08 17:17:4536

雷達(dá)模擬器目標(biāo)建模與航跡編輯的軟件實(shí)現(xiàn)Software I

介紹了在Windows9x/NT 環(huán)境下,通過(guò)Delphi 調(diào)用OpenGL 圖形庫(kù)中的函數(shù),實(shí)現(xiàn)雷達(dá)模擬器軟件設(shè)計(jì)中兩個(gè)關(guān)鍵技術(shù)目標(biāo)建模和航跡編輯的方法。關(guān)鍵詞:OpenGL 目標(biāo)航跡 三維模型
2009-06-04 09:40:1031

基于模擬器遠(yuǎn)程調(diào)試系統(tǒng)的研究與實(shí)現(xiàn)

遠(yuǎn)程調(diào)試是進(jìn)行嵌入式系統(tǒng)開(kāi)發(fā)的基本調(diào)試方式。本文在全系統(tǒng)模擬器ArmSim 的基礎(chǔ)上,設(shè)計(jì)并實(shí)現(xiàn)了基于嵌入式系統(tǒng)模擬器的遠(yuǎn)程調(diào)試系統(tǒng)。該系統(tǒng)以Eclipse 為調(diào)試前端,實(shí)現(xiàn)
2009-08-05 15:24:3421

ArmSim全系統(tǒng)模擬器的設(shè)計(jì)與實(shí)現(xiàn)

模擬器作為嵌入式系統(tǒng)研究的基礎(chǔ)研發(fā)工具,可輔助系統(tǒng)體系結(jié)構(gòu)調(diào)優(yōu)、軟硬件協(xié)同設(shè)計(jì)。本文實(shí)現(xiàn)了具有良好配置性及可擴(kuò)展性的ArmSim 模擬器,該模擬器是針對(duì)ARM 處理器的全
2009-08-10 10:12:2234

雷達(dá)回波模擬器設(shè)計(jì)與應(yīng)用

雷達(dá)回波模擬器雷達(dá)系統(tǒng)的性能測(cè)試中有著廣泛的應(yīng)用。以軍用工控機(jī)為平臺(tái),配以自行研制的PC虛擬儀器卡,構(gòu)成的雷達(dá)回波模擬器’能夠完成對(duì)多種雷達(dá)主要性能指標(biāo)的測(cè)試
2011-01-01 11:21:2948

雷達(dá)目標(biāo)加速模擬器電路圖

雷達(dá)目標(biāo)加速模擬器電路圖
2009-07-01 13:16:46792

基于FPGA嵌入式系統(tǒng)雷達(dá)信號(hào)模擬器

基于FPGA嵌入式系統(tǒng)雷達(dá)信號(hào)模擬器 在現(xiàn)代雷達(dá)系統(tǒng)的研制和調(diào)試過(guò)程中,對(duì)雷達(dá)性能和指標(biāo)的測(cè)試是一個(gè)重要環(huán)節(jié),在這個(gè)環(huán)節(jié)中,利用模擬目標(biāo)信號(hào)的方式與外場(chǎng)
2010-02-06 09:25:45772

基于CPCI接口DSP板的雷達(dá)目標(biāo)模擬器

提出一種基于CPCI接口DSP板的C波段雷達(dá)目標(biāo)模擬器。利用DSP/FPGA的高速計(jì)算性能、直接數(shù)字合成(DDS)技術(shù)和數(shù)字射頻存儲(chǔ)(DRFM)技術(shù),可以實(shí)現(xiàn)相位編碼、線性調(diào)頻、非線性調(diào)頻等多種復(fù)雜
2011-08-04 11:22:381648

基于DSP和FPGA的多波形雷達(dá)回波中頻模擬器實(shí)現(xiàn)

系統(tǒng)基于自主產(chǎn)生的原理,選用DSP和FPGA為核心處理器,通過(guò)合理的算法設(shè)計(jì),實(shí)現(xiàn)了可兼容多種雷達(dá)波形的中頻雷達(dá)回波模擬器的設(shè)計(jì),采用改進(jìn)的基于存儲(chǔ)轉(zhuǎn)發(fā)的數(shù)字脈沖延時(shí)方法
2011-08-28 17:24:10930

雷達(dá)目標(biāo)信號(hào)模擬器的設(shè)計(jì)與實(shí)現(xiàn)

為滿足雷達(dá)數(shù)據(jù)處理系統(tǒng)目標(biāo)跟蹤算法的測(cè)試需求,介紹了一種基于USB和FPGA技術(shù)的雷達(dá)目標(biāo)信號(hào)模擬器設(shè)計(jì)方案。文中重點(diǎn)討論了模擬器的結(jié)構(gòu)和目標(biāo)數(shù)據(jù)形成、傳輸、存儲(chǔ)、信號(hào)波形
2013-09-02 14:41:0076

基于FPGA+PC104的雷達(dá)目標(biāo)模擬器設(shè)計(jì)

介紹了一種基于PC104與FPGA構(gòu)成的嵌入式系統(tǒng)來(lái)模擬雷達(dá)回波信號(hào)的方法。給出了以FPGA為核心采集雷達(dá)參數(shù)以及產(chǎn)生雷達(dá)目標(biāo)和干擾信號(hào)的硬件實(shí)現(xiàn)方法,分析了通過(guò)PC104產(chǎn)生理論航跡和
2013-09-25 17:32:3463

彈載脈沖多普勒雷達(dá)目標(biāo)模擬器寬帶頻率跟蹤方法設(shè)計(jì)

彈載脈沖多普勒雷達(dá)目標(biāo)模擬器寬帶頻率跟蹤方法設(shè)計(jì)
2016-12-26 17:19:2127

一種基于FPGA嵌入式系統(tǒng)雷達(dá)信號(hào)模擬器的實(shí)現(xiàn)

提出了一種基于FPGA雷達(dá)回波實(shí)時(shí)模擬器的實(shí)現(xiàn)方法。該模擬器采用cPCI 標(biāo)準(zhǔn)總線,以FPGA 為核心計(jì)算單元,配有高速數(shù)模、模數(shù)轉(zhuǎn)換模塊,可實(shí)現(xiàn)雷達(dá)回波信號(hào)實(shí)時(shí)在線注入模擬。該模擬器可實(shí)現(xiàn)多種
2017-11-18 13:00:012444

嵌入式系統(tǒng)運(yùn)用于典型雷達(dá)航跡模型及實(shí)現(xiàn)仿真模擬

在各種雷達(dá)訓(xùn)練和信號(hào)模擬器中,都需要進(jìn)行航跡模擬及航跡顯示,以便于為仿真平臺(tái)提供信號(hào)源。對(duì)于便攜式雷達(dá)模擬器來(lái)說(shuō),無(wú)法使用PC,需用嵌入式系統(tǒng)來(lái)實(shí)現(xiàn)人機(jī)交互及信號(hào)處理。但當(dāng)前絕大部分的航跡模擬
2017-12-10 11:31:02856

E8707A 76GHz至77GHz雷達(dá)目標(biāo)模擬器

E8707A雷達(dá)目標(biāo)模擬器用于仿真76 GHz至77 GHz范圍內(nèi)的雷達(dá)探測(cè)目標(biāo)。這款儀器是一種可擴(kuò)展、可配置的目標(biāo)模擬器,具有10米至450米的完整仿真距離或2個(gè)固定距離。模擬器可配備單喇叭天線及內(nèi)置收發(fā)信機(jī),或雙喇叭發(fā)射和接收配置。
2018-03-02 14:02:372

X波段機(jī)載相控陣雷達(dá)目標(biāo)模擬器射頻前端研究

系統(tǒng)設(shè)計(jì)和維護(hù)過(guò)程中所需的費(fèi)用降到最低?,F(xiàn)在,雷達(dá)信號(hào)模擬技術(shù)逐步取得發(fā)展,成為雷達(dá)技術(shù)的一個(gè)重要分支,而雷達(dá)信號(hào)模擬器的研制成為國(guó)內(nèi)外軍事研究領(lǐng)域的熱門(mén)方向。
2020-05-14 17:52:2423

如何實(shí)現(xiàn)雷達(dá)回波模擬電路的設(shè)計(jì)

雷達(dá)是無(wú)線電測(cè)向和測(cè)距,測(cè)距是其主要的功能之一,雷達(dá)是通過(guò)測(cè)試發(fā)射脈沖和目標(biāo)回波之間的時(shí)間差來(lái)測(cè)量目標(biāo)距離的。雷達(dá)模擬器的主要功能是逼真地模擬雷達(dá)接收到的目標(biāo)回波。根據(jù)雷達(dá)模擬器的輸出頻率可以將雷達(dá)模擬器分為射頻雷達(dá)模擬器、中頻雷達(dá)模擬器及視頻雷達(dá)模擬器。
2020-07-24 09:32:022168

基于ZYNQ FPGA構(gòu)建嵌入式模擬計(jì)算板卡

板卡基于高速400M 采樣AD 和ZYNQ FPGA構(gòu)建嵌入式模擬計(jì)算板卡, 可用于工業(yè)雷達(dá),行業(yè)雷達(dá)的場(chǎng)合。板卡使用工業(yè)級(jí)芯片。
2024-01-09 11:30:56791

已全部加載完成