FPGA CPLFPGA CPLD 數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn)分享FPGA/CPLD數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn)分享摘要:在數(shù)字電路的設(shè)計(jì)中,時序設(shè)計(jì)是一個系統(tǒng)性能的主要標(biāo)志,在高層次設(shè)計(jì)方法中,對時序控制的抽象度也相應(yīng)
2012-08-11 10:17:18
本帖最后由 xianer317 于 2014-6-21 19:34 編輯
FPGA/CPLD數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn)分享
2014-06-21 19:33:20
FPGACPLD數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn)分享
2012-08-07 21:46:49
FPGA電源電路設(shè)計(jì)本文節(jié)選自特權(quán)同學(xué)的圖書《FPGA設(shè)計(jì)實(shí)戰(zhàn)演練(邏輯篇)》配套例程下載鏈接:http://pan.baidu.com/s/1pJ5bCtt 整個系統(tǒng)需要三檔不同的電源電壓,即
2015-04-22 12:06:21
`FPGA板級電路設(shè)計(jì)五要素本文節(jié)選自特權(quán)同學(xué)的圖書《FPGA設(shè)計(jì)實(shí)戰(zhàn)演練(邏輯篇)》配套例程下載鏈接:http://pan.baidu.com/s/1pJ5bCtt 和純粹基于PC機(jī)的各種軟件編程
2015-04-01 11:04:11
FPGA實(shí)現(xiàn)直接數(shù)字頻率合成(DDS)的原理、電路結(jié)構(gòu)和優(yōu)化方法介紹了利用現(xiàn)場可編程邏輯門陣列FPGA實(shí)現(xiàn)直接數(shù)字頻率合成(DDS)的原理、電路結(jié)構(gòu)和優(yōu)化方法。重點(diǎn)介紹了DDS技術(shù)在FPGA中的實(shí)現(xiàn)
2012-08-11 18:10:11
FPGA布線開關(guān)的電路設(shè)計(jì)1 研究方法及其條件假定2 導(dǎo)通晶體管布線開關(guān)設(shè)計(jì) 2.1導(dǎo)通晶體管布線開關(guān)尺寸優(yōu)化2.2 導(dǎo)通晶體管存在的問題及其改進(jìn)3 三態(tài)緩沖布線開關(guān)的設(shè)計(jì)3.1三態(tài)緩沖器尺寸優(yōu)化3.2 三態(tài)緩沖布線開關(guān)的缺點(diǎn)及其改進(jìn)4 各種布線開關(guān)性能比較及其建議
2011-03-02 09:50:16
FPGA控制的PS2接口電路設(shè)計(jì)
2021-03-07 11:47:27
是行之有效的,通過許多設(shè)計(jì)實(shí)例證明采用這種方式可以使電路的后仿真通過率大大提高,并且系統(tǒng)的工作頻率可以達(dá)到一個較高水平。FPGA數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn)分享[hide][/hide]
2012-03-05 16:33:30
FPGA板級電路設(shè)計(jì)五要素本文節(jié)選自特權(quán)同學(xué)的圖書《FPGA設(shè)計(jì)實(shí)戰(zhàn)演練(邏輯篇)》配套例程下載鏈接:http://pan.baidu.com/s/1pJ5bCtt 和純粹基于PC機(jī)的各種軟件編程
2019-01-25 06:27:02
FPGA的IRIG-B(DC)碼產(chǎn)生電路設(shè)計(jì)FPGA的IRIG-B(DC)碼產(chǎn)生電路設(shè)計(jì).doc
2012-08-11 10:34:15
電路設(shè)計(jì)[FPGA]設(shè)計(jì)經(jīng)驗(yàn)
2012-05-23 19:49:45
電路設(shè)計(jì)[FPGA]設(shè)計(jì)經(jīng)驗(yàn)
2012-08-20 15:37:36
電路設(shè)計(jì)[FPGA]設(shè)計(jì)經(jīng)驗(yàn)
2019-01-03 14:19:28
`ATA-2000系列高壓放大器——超聲波探傷測試中的典型應(yīng)用關(guān)鍵字索引:超聲波探傷次聲波無損探傷超聲波探傷簡介:超聲波在介質(zhì)中傳播時有多種波型,檢驗(yàn)中最常用的為縱波、橫波、表面波和板波。用縱波可
2016-08-04 14:01:17
MOS管驅(qū)動電路設(shè)計(jì)秘籍(工作原理+電路設(shè)計(jì)+問題總結(jié))+FPGA從0到1學(xué)習(xí)資料集錦(開發(fā)指南+電路圖集+例程源碼)鏈接:https://pan.baidu.com/s
2020-07-21 18:52:16
基于FPGA的集成化PWM控制電路設(shè)計(jì)
2013-03-25 22:12:38
`例說FPGA連載9:FPGA板級電路設(shè)計(jì)五要素特權(quán)同學(xué),版權(quán)所有配套例程和更多資料下載鏈接:http://pan.baidu.com/s/1c0nf6Qc 和純粹基于PC機(jī)的各種軟件編程
2016-07-18 16:24:54
信號波形合成實(shí)驗(yàn)電路設(shè)計(jì)
2012-08-01 18:18:53
`勇敢的芯伴你玩轉(zhuǎn)Altera FPGA連載22:超聲波接口、外擴(kuò)LCD接口電路特權(quán)同學(xué),版權(quán)所有配套例程和更多資料下載鏈接:http://pan.baidu.com/s/1i5LMUUD
2017-11-20 21:14:20
【資源下載】下載地址如下:https://docs.qq.com/doc/DTlRSd01BZXNpRUxl145【畢設(shè)課設(shè)】基于51單片機(jī)的超聲波測距防撞報(bào)警系統(tǒng)控制電路設(shè)計(jì)二、研究概況及發(fā)展趨勢
2021-11-10 08:29:30
,根據(jù)電壓電流相位差鎖定系統(tǒng)輸出頻率在換能器的諧振頻率。所設(shè)計(jì)的超聲波電源頻率搜索快、跟蹤準(zhǔn),并可以動態(tài)匹配不同諧振頻率的換能器。該款FPGA芯片內(nèi)部集成的大量資源,降低了外圍電路的復(fù)雜度,使硬件設(shè)計(jì)變得
2018-10-17 16:46:18
基于DSP的雙頻超聲波流量計(jì)硬件電路設(shè)計(jì)
2012-08-17 14:00:55
。本文結(jié)合FPGA技術(shù)、鎖相環(huán)技術(shù)、頻率合成技術(shù),設(shè)計(jì)出了一個整數(shù)/半整數(shù)頻率合成器,能夠方便地應(yīng)用于鎖相環(huán)教學(xué)中,有一定的實(shí)用價值。那么有誰知道具體該如何利用FPGA設(shè)計(jì)PLL頻率合成器嗎?
2019-07-30 07:55:22
通過測定人和其他生物的某些器官發(fā)出的微弱次聲的特性,可以了解人體或其他生物相應(yīng)器官的活動情況。例如人們研制出的“次聲波診療儀”可以檢查人體器官工作是否正常。
2020-05-20 06:39:10
FPGA芯片是由哪些部分組成的?如何去實(shí)現(xiàn)一種基于FPGA芯片的可重構(gòu)數(shù)字電路設(shè)計(jì)?
2021-11-05 08:38:57
在《算法電路的合成:FPGA,ASIC和嵌入式系統(tǒng)》中,作者采用了一種新穎的方法來呈現(xiàn)用于合成算法電路的方法和示例,以更好地反映當(dāng)今計(jì)算機(jī)系統(tǒng)設(shè)計(jì)者和工程師的需要。不像其他出版物,將討論限制
2018-12-20 16:14:53
承接各種電路設(shè)計(jì),layout等工作,可以提供專業(yè)的解決方案,單片機(jī)、FPGA等嵌入式芯片設(shè)計(jì),具有專業(yè)電子電路設(shè)計(jì)團(tuán)隊(duì),你的選擇成就未來!{:1:}
2016-12-09 17:51:59
介紹振蕩電路設(shè)計(jì)與應(yīng)用,有RC,LC,PLL,頻率合成器等
2016-05-05 23:37:22
《振蕩電路的設(shè)計(jì)與應(yīng)用》是“實(shí)用電子電路設(shè)計(jì)叢書”之一?!墩袷?b class="flag-6" style="color: red">電路的設(shè)計(jì)與應(yīng)用》主要介紹振蕩電路的設(shè)計(jì)與應(yīng)用,內(nèi)容包括基本振蕩電路、RC方波振蕩電路的設(shè)計(jì)、RC正弦波振蕩電路的設(shè)計(jì)、高頻LC振蕩電路
2018-11-29 14:37:23
我今年研二了,馬上就要畢業(yè)了,一直接觸硬件的項(xiàng)目。去年在普天的單板硬件研發(fā)實(shí)習(xí),學(xué)習(xí)了些單板電路設(shè)計(jì)的東西。我現(xiàn)在向往兩個方向發(fā)展,一是FPGA(因?yàn)槟k妼?shí)在搞不懂,覺得verilog HDL寫起來
2014-06-27 16:06:01
FPGA實(shí)現(xiàn)的綜合,測試,時序分析和板級調(diào)試;·帶領(lǐng)和指導(dǎo)其他工程師完成項(xiàng)目工作。 職位要求·本科或以上學(xué)歷,3年以上工作經(jīng)驗(yàn);·有相關(guān)產(chǎn)品的設(shè)計(jì)經(jīng)驗(yàn),在相關(guān)產(chǎn)品的研發(fā)中起核心作用;·熟練的邏輯電路設(shè)計(jì)
2012-06-26 10:20:28
請問有誰做過測試電路設(shè)計(jì)?用FPGA與單片機(jī)混合的電路!求交流,我QQ是724657165
2014-08-12 19:21:29
醫(yī)療行業(yè)搞硬件開發(fā),有用到FPGA,經(jīng)理一直強(qiáng)調(diào)這塊電路要注意,但也沒說有啥,想問一下FPGA在電路設(shè)計(jì)上需要注意什么?
2020-08-27 08:08:17
跪求單片機(jī)次聲波的作品
2021-06-15 14:13:21
,我們還不如談?wù)?b class="flag-6" style="color: red">fpga電路。大部分公司里面,fpga其實(shí)是屬于硬件這塊的,至少通訊公司里面fpga是和硬件部門分在一起的。如果是芯片設(shè)計(jì)公司,fpga一般用作芯片原型設(shè)計(jì)的,也就是流片之前...
2021-12-15 07:40:10
`關(guān)鍵字索引:超聲波探傷次聲波無損探傷超聲波探傷簡介:超聲波在介質(zhì)中傳播時有多種波型,檢驗(yàn)中最常用的為縱波、橫波、表面波和板波。用縱波可探測金屬鑄錠、坯料、中厚板、大型鍛件和形狀比較簡單的制件中所
2017-10-11 10:41:42
本帖最后由 gk320830 于 2015-3-5 15:06 編輯
網(wǎng)上找的超聲波加濕器驅(qū)動電路,用multisim模擬的時候總是不起振,用頻率計(jì)測的L1的共振頻率390k到1.2MHz不等
2012-07-16 15:00:31
有誰做過超聲波換能器匹配電路設(shè)計(jì)的? 請教一下。比如說我有一個超聲波換能器,它的頻率是1MHZ的, 那要怎么設(shè)計(jì)一個電路來和它匹配呢? 不知道我這樣說,清不清楚, 有知道的,麻煩指導(dǎo)一下。謝謝了。
2018-01-17 15:58:26
超聲波測距電路設(shè)計(jì)由于超聲波指向性強(qiáng),能量消耗緩慢,在介質(zhì)中傳播的距離較遠(yuǎn),因而超聲波經(jīng)常用于距離的測量,如測距儀和物位測量儀等都可以通過超聲波來實(shí)現(xiàn)。利用超聲波檢測往往比較迅速、方便、計(jì)算簡單
2009-12-15 16:10:31
、管道,長度等場合,本文在介紹超聲波測距原理的基礎(chǔ)上總結(jié)并討論現(xiàn)有的幾種電路設(shè)計(jì)方法,并提出增大測量距離及改善系統(tǒng)性能的實(shí)現(xiàn)方法。
2018-12-25 14:31:07
急求一份關(guān)于運(yùn)用濾波器分離超聲與次聲波的labview程序
2013-12-08 17:57:38
西安交通大學(xué)電信學(xué)院 周俊峰 陳濤摘要:介紹了Altera公司的即FPGA器件ACEXEPlK50的主要特點(diǎn),給出了由ACEXEPlK50實(shí)現(xiàn)直接數(shù)字頻率合成的工作原理、設(shè)計(jì)思路、電路結(jié)構(gòu)和改進(jìn)優(yōu)化
2019-06-18 06:05:34
以太網(wǎng)到多路E1適配電路設(shè)計(jì)及FPGA實(shí)現(xiàn)
摘要:介紹了一種基于現(xiàn)場可編程門陣列(FPGA)的以太網(wǎng)數(shù)據(jù)-多路E1反向復(fù)用器同步電路設(shè)計(jì),分析了FPGA具體實(shí)現(xiàn)過程中的一些常
2009-11-13 20:59:0022 基于FPGA的兩相步進(jìn)電機(jī)細(xì)分驅(qū)動電路設(shè)計(jì)摘要:在采用步進(jìn)電機(jī)驅(qū)動的機(jī)構(gòu)中,為了提高定位精度,提出了一種基于FPGA 的兩相步進(jìn)電機(jī)細(xì)分驅(qū)動電路的設(shè)計(jì)方案。
2010-05-11 16:09:4150 直接數(shù)字頻率合成是一種新的頻率合成技術(shù),介紹了利用Altera的FPGA器件實(shí)現(xiàn)直接數(shù)字頻率合成器的工作原理和電路設(shè)計(jì)方法,并利用FLEX器件實(shí)現(xiàn)了DDS電路。
2010-08-09 15:02:2561 超聲波測距電路設(shè)計(jì)
由于超聲波指向性強(qiáng),能量消耗緩慢,在介質(zhì)中傳播的距離較遠(yuǎn),因而超聲波經(jīng)常用于距離的測量,如測距儀和物位測
2008-10-15 15:23:225336
次聲波控制定時開關(guān)電路圖
2009-04-13 10:03:471924 低壓電源的超聲波發(fā)射電路設(shè)計(jì)
超聲波的應(yīng)用領(lǐng)域非常廣闊,比如軍事上的聲納技術(shù),工業(yè)上的無損探傷、測距、測厚,生物醫(yī)學(xué)上的診斷和手術(shù),農(nóng)業(yè)上的超聲育種
2009-10-26 14:02:562683 基于AD7543和FPGA的數(shù)/模轉(zhuǎn)換電路設(shè)計(jì)
引 言
數(shù)/模轉(zhuǎn)換(D/A)電路,是數(shù)字系統(tǒng)中常用的電路之一,其主要作用是把數(shù)字信號轉(zhuǎn)換成模擬信
2009-11-17 09:57:191843 基于FPGA的多通道HDLC收發(fā)電路設(shè)計(jì)
HDLC(High Level Date Link Control)協(xié)議是通信領(lǐng)域中應(yīng)用最廣泛的協(xié)議之一,它是面向比特的高級數(shù)據(jù)鏈路控制規(guī)程,具有差錯檢測功能強(qiáng)大
2009-12-10 10:14:351435 Altium Designer 6 是Ahium 公司推出的最新的板級電路設(shè)計(jì)系統(tǒng),它完美地綜合了原理 圖繪制、電路仿真、PCB 設(shè)計(jì)、設(shè)計(jì)規(guī)則檢查、FPGA 及邏輯器件設(shè)計(jì)等功能,為用戶提供 了全面的設(shè)計(jì)解
2011-03-23 10:48:11446 研究設(shè)計(jì)出采用 超聲波 傳感器(換能器)產(chǎn)生的振動波附加整個篩網(wǎng)上,實(shí)現(xiàn)物料微小顆粒篩分的電路。給出了超聲波的篩分系統(tǒng)硬件電路設(shè)計(jì)方案及單元等進(jìn)行了詳細(xì)的設(shè)計(jì),并采
2011-08-10 16:29:4775 MIDI合成算法及其FPGA實(shí)現(xiàn).
2012-04-16 13:57:3844 高速SDRAM存儲器接口電路設(shè)計(jì)(Altera FPGA開發(fā)板)如下圖所示:
2012-08-15 14:33:413326 異步SRAM存儲器接口電路設(shè)計(jì)(Altera FPGA開發(fā)板)如圖所示:
2012-08-15 14:37:053862 2015-03-02 10:25:340 文中給出了一種基于BCD350工藝的現(xiàn)場總線MAU芯片的恒流控制和信號發(fā)送電路設(shè)計(jì)方法。該電路可通過外部電阻設(shè)定靜態(tài)電流,并用過電流合成的方法實(shí)現(xiàn)對稱和非對稱發(fā)送模式自動轉(zhuǎn)換。HSPICE仿真表明,電路的恒流特性和發(fā)送信號波形滿足現(xiàn)場總線通信協(xié)議要求。
2015-12-24 17:57:3915 基于FPGA的高速USB2.0數(shù)據(jù)采集系統(tǒng)主控電路設(shè)計(jì)
2016-01-04 15:31:550 基于FPGA的超聲波傳感器前端電路設(shè)計(jì)..
2016-01-04 17:03:5514 基于FPGA的慣性平臺測試保護(hù)電路設(shè)計(jì)..
2016-01-04 17:03:557 基于FPGA的光電系統(tǒng)同步自適應(yīng)電路設(shè)計(jì)與實(shí)現(xiàn)
2016-01-04 17:03:5510 超聲波測量電路設(shè)計(jì),很好的學(xué)習(xí)資料,快來下載吧。
2016-03-23 17:37:310 電路設(shè)計(jì)[FPGA]設(shè)計(jì)經(jīng)驗(yàn),有需要的下來看看
2016-05-20 11:16:3546 電子專業(yè)單片機(jī)相關(guān)知識學(xué)習(xí)教材資料——FPGACPLD數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn),感興趣的小伙伴們可以瞧一瞧。
2016-09-13 17:46:480 超聲波測距電路設(shè)計(jì)
2016-12-09 23:23:1625 傳感器綜合實(shí)驗(yàn)--超聲波搖控開關(guān)電路設(shè)計(jì)制作
2016-12-11 23:03:482 基于FPGA的串口通信電路設(shè)計(jì)
2017-01-24 17:30:1333 基于FPGA技術(shù)的RS232接口時序電路設(shè)計(jì)方案
2017-01-26 11:36:5529 數(shù)字電路設(shè)計(jì)方案中DSP與FPGA的比較與選擇
2017-01-18 20:39:1315 在論壇里有人發(fā)帖子,問關(guān)于FPGA的硬件電路問題,我想涉及到這個問題的基本都是硬件工程師或者在讀學(xué)生,所以我介紹一下我是怎么學(xué)習(xí)FPGA的硬件電路設(shè)計(jì)的吧!
2017-02-11 12:55:1125430 基于FPGA短程激光相位測距儀數(shù)字信號處理電路設(shè)計(jì)_趙一霽
2017-03-19 11:38:2611 基于FPGA的壓電陀螺數(shù)字化檢測電路設(shè)計(jì)_李國斌
2017-03-19 19:07:170 Cortex_M3的次聲波輸氣管道泄漏檢測系統(tǒng)
2017-09-29 09:11:166 基于ARM的超聲波發(fā)射與控制電路設(shè)計(jì)
2017-10-13 09:56:3520 DSP和FPGA的HDLC協(xié)議通訊電路設(shè)計(jì)
2017-10-19 14:46:117 基于FPGA的調(diào)焦電路設(shè)計(jì)方案資料下載
2018-05-07 15:53:089 中國大學(xué)MOOC
本課程以目前流行的Xilinx 7系列FPGA的開發(fā)為主線,全面講解FPGA的原理及電路設(shè)計(jì)、Verilog HDL語言及VIVADO的應(yīng)用,并循序漸進(jìn)地從組合邏輯、時序邏輯的開發(fā)開始,深入到FPGA的基礎(chǔ)應(yīng)用、綜合應(yīng)用和進(jìn)階應(yīng)用。
2019-08-06 06:08:003083 中國大學(xué)MOOC
本課程以目前流行的Xilinx 7系列FPGA的開發(fā)為主線,全面講解FPGA的原理及電路設(shè)計(jì)、Verilog HDL語言及VIVADO的應(yīng)用,并循序漸進(jìn)地從組合邏輯、時序邏輯的開發(fā)開始,深入到FPGA的基礎(chǔ)應(yīng)用、綜合應(yīng)用和進(jìn)階應(yīng)用。
2019-12-02 07:08:002118 FPGA設(shè)計(jì)有別于DSP和ARM系統(tǒng),相比之下較為靈活和自由。主要是設(shè)計(jì)構(gòu)思好專用管腳的電路,通用I/O的連接可以自身定義。因而,FPGA電路設(shè)計(jì)中會有一些獨(dú)特的方法能夠參照。
2020-03-20 15:53:361531 聲波是一種能在氣體、液體、固體中傳播的機(jī)械波。聲波按頻率可分為次聲波、聲波和超聲波。
2020-06-04 09:33:0122511 本文檔的主要內(nèi)容詳細(xì)介紹的是FPGA的硬件電路設(shè)計(jì)教程和FPGA平臺資料簡介包括了:FPGA技術(shù)概述;主流FPGA器件介紹;VIRTEX-5 FPGA電路設(shè)計(jì);V4LX160 FPGA平臺介紹;
2020-07-06 18:11:22158 通常情況下,時鐘的分頻在FPGA設(shè)計(jì)中占有重要的地位,在此就簡單列出分頻電路設(shè)計(jì)的思考思路。
2020-07-10 17:18:032192 利用FPGA的在系統(tǒng)下載或重新配置功能,可以在電路設(shè)計(jì)和調(diào)試時改變整個電路的硬件邏輯關(guān)系,而不需要改變印制電路板的結(jié)構(gòu)。
2021-05-12 10:46:1025 FPGA CPLD數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn)分享.(電源技術(shù)發(fā)展怎么樣)-FPGA CPLD數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn)分享? ? ? ? ? ? ? ? ? ??
2021-09-18 10:58:0351 什么是超聲波:波可以分為三種,即次聲波、聲波、超聲波。次聲波的頻率為20Hz以下;聲波的頻率為20Hz~20kHz;超聲波的頻率則為20kHz以上。其中的次聲波和超聲波一般人耳是聽不到的。超聲波由于
2022-09-01 11:48:401833 起初,他們利用現(xiàn)成的科學(xué)麥克風(fēng)進(jìn)行了一系列實(shí)驗(yàn)。為了確定晴空湍流的位置,需要確定次聲波的來源方向,因此他們采用了三角測量法開展地面實(shí)驗(yàn):在地面上安裝了三個麥克風(fēng),形成一個三角形,相互之間距離30米;通過計(jì)算每個麥克風(fēng)檢測到次聲波的時間間隔
2023-08-07 16:25:52553 小編在本節(jié)介紹FPGA芯片外圍電路設(shè)計(jì)規(guī)范和配置過程,篇幅比較大,時鐘的設(shè)計(jì)原則就有17條,伙伴們耐心讀一讀。
2023-08-15 16:18:113374 原理。 歐沃(owsonic)智能設(shè)備-定制大功率超聲波震板 一、超聲波的介紹:波可以分為三種,即次聲波、聲波、超聲波。 次聲波的頻率為20Hz以下;聲波的頻率為20Hz~20kHz;超聲波的頻率則為20kHz以上。 其中的次聲波
2023-10-31 13:38:22646 電子發(fā)燒友網(wǎng)站提供《FPGA/CPLD數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn)分享.pdf》資料免費(fèi)下載
2023-11-21 11:03:123 次聲波發(fā)生器是一種能夠產(chǎn)生頻率低于人類聽覺范圍的聲波的設(shè)備。它是通過將高頻聲波變換成可聽或可感知的低頻次聲波的裝置。次聲波發(fā)生器有著廣泛的應(yīng)用領(lǐng)域,包括醫(yī)療、軍事、科學(xué)研究等。下面將詳細(xì)介紹次聲波
2024-02-02 17:02:481448 有朋友提問,下面的代碼為什么在DC里可以綜合成DFF,而在FPGA上卻綜合成了latch。
2024-02-20 16:12:34166
評論
查看更多