電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>處理器/DSP>RISC-V設(shè)計的基本安全協(xié)處理器

RISC-V設(shè)計的基本安全協(xié)處理器

收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴

評論

查看更多

相關(guān)推薦

4款玄鐵RISC-V芯片亮相

RISC-V處理器設(shè)計研發(fā)的芯片。這些芯片覆蓋高性能、低功耗等不同需求,可廣泛應(yīng)用于智能語音、AI視覺、工業(yè)控制、車聯(lián)網(wǎng)等領(lǐng)域。博流智能 | 多模無線連接智能語音SoC芯片BL606P:基于玄鐵
2022-03-08 08:16:29

RISC-V ISA是怎樣進行命名的

RISC-V ISA 命名規(guī)范RISC-V ISA 采用模塊化的方式進行組織,每一個模塊使用一個英文字母表示,其命名格式可以參考如下:RV[字寬][指令集模塊]RV:RISC-V字寬(處理器寄存
2021-12-09 06:31:44

RISC-V 發(fā)展

通用寄存,每個通用寄存都有各自的用途。例如x2是作為sp棧指針、a0-a1用來保存函數(shù)參數(shù)或返回值。x0寄存被硬編碼為了0,就是個0值寄存。ABI名稱相當于這些通用寄存的別名,在RISC-V
2023-04-14 10:18:23

RISC-V 基礎(chǔ)學習:RISC-V 基礎(chǔ)介紹

縮寫 [###] 用于標識處理器位寬,取值[32, 64,128],也就是處理器的寄存位寬 [abc...xyz] 標識該處理器支持的指令模塊集合 比如:RV64IMAC, 表示64 位 RISC-V
2024-03-12 10:25:21

RISC-V 生態(tài)架構(gòu)淺析

IP核的SoC芯片累計出貨量已經(jīng)突破8億顆。CK902為32位低功耗,是全球首款支持物聯(lián)網(wǎng)安全RISC-V處理器。阿里平頭哥首顆芯片玄鐵910出爐,現(xiàn)場啟動普惠芯片計劃(2.5GHZ, 最高16核
2020-06-22 16:51:57

RISC-V 的未來在中國嗎

2023 年 RISC-V 中國峰會上,倪光南院士表示,“RISC-V 的未來在中國,而中國半導體芯片產(chǎn)業(yè)也需要 RISC-V,開源的 RISC-V 已成為中國業(yè)界最受歡迎的芯片架構(gòu)”。大家怎么看呢?
2023-08-26 14:16:43

RISC-V協(xié)處理器是否可以像基于堆棧的ULP那樣訪問i2c硬件呢?

我有興趣在深度睡眠時使用 risc-v 協(xié)處理器通過 i2c 獲取傳感讀數(shù),大概每 10 分鐘左右一次。我有興趣通過不喚醒 esp 來讀取傳感來潛在地節(jié)省電量。我被推遲在基于堆棧的協(xié)處理器上執(zhí)行
2023-03-02 09:03:59

RISC-V處理器對應(yīng)什么開發(fā)環(huán)境?

RISC-V處理器是開源的,那開發(fā)環(huán)境需要廠商自己開發(fā)還是沿用傳統(tǒng)的開發(fā)環(huán)境呢?比如keil
2024-01-13 19:18:35

RISC-V你了解多少?

精簡指令集計算機。RISC-V是基于RISC原理建立的免費開放指令集架構(gòu)(ISA),V是羅馬字母,代表第五代RISC(精簡指令集計算機),可讀作RISC-FIVE。通過開放式標準協(xié)作實現(xiàn)處理器創(chuàng)新的新時代
2020-08-13 15:13:41

RISC-V和開源處理器之間是什么關(guān)系?

RISC-V和開源處理器之間是什么關(guān)系?
2023-03-09 10:06:52

RISC-V在快速發(fā)展的處理器生態(tài)系統(tǒng)中找到立足點

但是開源處理器架構(gòu)需要從軟件開發(fā)社區(qū)獲得更多支持,然后才能在數(shù)據(jù)中心與x86和ARM架構(gòu)競爭:巴塞羅那RISC-V峰會的總結(jié)。 Developers have grown up hearing ARM
2023-08-11 18:20:57

RISC-V嵌入式開發(fā)的特點有哪些

RISC-V嵌入式開發(fā)準備篇2:嵌入式開發(fā)的特點介紹隨著國內(nèi)第一本RISC-V中文書籍《手把手教你設(shè)計CPU——RISC-V處理器篇》 正式上市,越來越多的愛好者開始使用開源的蜂鳥E203
2021-11-08 08:33:47

RISC-V應(yīng)用領(lǐng)域的拓展

為自動駕駛汽車等應(yīng)用開發(fā)新的RISC-V芯片設(shè)計;GreenWaves推出了基于RISC-V的低功率AI物聯(lián)網(wǎng)(IoT)應(yīng)用處理器;晶晨半導體推出具有RISC-V安全內(nèi)核的SoC芯片;華米發(fā)布了用于生物識別
2021-06-18 20:57:35

RISC-V開源處理器核介紹

本期文章目錄一個小型RISC-V開源處理器核介紹!#SOC#FPGA#RISC-V點擊閱讀數(shù)字積木從零開始寫RISC-V處理器(超詳細)#RISC-V點擊閱讀數(shù)字積木為什么說模擬工程...
2021-07-23 09:42:00

RISC-V是什么?如何去設(shè)計RISC-V處理器?

RISC-V是什么?有哪些特點?如何去設(shè)計RISC-V處理器?
2021-06-18 09:24:03

RISC-V最重要的意義所在

,所以很難走這條路線。而當客戶因為安全性和穩(wěn)定性需要購買商業(yè)級的IP時,為何不購去買閉源的商業(yè)級IP又成了繞不過去的問題?!秉S樂天強調(diào)。他進一步指出,RISC-V的出現(xiàn),確實時為了處理器IP發(fā)展提供了
2020-06-22 16:55:03

RISC-V有哪些特點

50條指令,可以用于實現(xiàn)一個具備定點運算和特權(quán)模式等基本功能的處理器?! ?b class="flag-6" style="color: red">RISC-V的三大特點  第一點是完全開源,對指令集使用,RISC-V基金會不收取高額的授權(quán)費。開源采用寬松的BSD協(xié)議,企業(yè)
2020-08-25 11:17:39

RISC-V架構(gòu)

及核心公司發(fā)展動態(tài),近幾年聯(lián)盟不斷發(fā)展壯大,國內(nèi)的科研機構(gòu)及公司參與積極度高,在底層國際標準制定上掌握一定話語權(quán)。從產(chǎn)業(yè)鏈角度,RISC-VCPUIP核是行業(yè)內(nèi)研發(fā)熱點,多家公司在64位以上高性能處理器
2023-04-03 15:29:09

RISC-V生態(tài)逐漸成型,華秋助推嘉楠旗下首款基于Linux的Risc-V內(nèi)核高精度AI 處理器

Risc-V內(nèi)核高精度AI 處理器。K510-CORE是核心模組,板載一顆K510芯片,CPU采用雙核64bit RISC-V架構(gòu),K510搭載自主研發(fā)的第二代神經(jīng)網(wǎng)絡(luò)處理器KPU2.0,采用獨創(chuàng)計算
2022-11-18 14:15:24

RISC-V生態(tài)逐漸成型,嘉楠旗下首款基于Linux的Risc-V內(nèi)核高精度AI 處理器了解下

CRB KIT V1.2客戶參考套件。據(jù)悉,嘉楠所推出的勘智K510是全球首款基于Linux的Risc-V內(nèi)核高精度AI 處理器。K510-CORE是核心模組,板載一顆K510芯片,CPU采用雙核
2022-11-18 15:10:22

RISC-V的中國力量

處理器IP共性技術(shù)平臺建設(shè)良機,從應(yīng)用需求入手,徹底解決處理器領(lǐng)域“穿馬甲”問題。根據(jù)RISC-V具體產(chǎn)品的實現(xiàn)來源,我國的RISC-V參與者也存在開源吸收、國外引進、自主研發(fā)等不同形式。
2021-06-18 21:00:01

RISC-V的前景預言

從云端擴展到邊緣和終端,滲透到數(shù)據(jù)中心、邊緣服務(wù)、5G基站和各種各樣的智能終端中。在Arm架構(gòu)處理器從手機擴展到新興物聯(lián)網(wǎng)、汽車ADAS/自動駕駛和各種AI應(yīng)用場景的同時,開源靈活的RISC-V
2023-04-05 12:16:42

RISC-V的異常處理機制復雜嗎?

RISC-V對于異常處理的實現(xiàn)復雜嗎?應(yīng)該沒有ARM Cortex系列的那樣復雜,有NVIC或GIC中斷控制吧。那么它執(zhí)行異常處理的流程是怎樣的?
2023-04-21 15:00:56

RISC-V的特色,大飽眼福?。。?/a>

RISC-V相關(guān)資料下載

前一陣,蘋果推出了M1處理器,相比關(guān)注具體指標,業(yè)內(nèi)其實更關(guān)心M1推出后會引領(lǐng)產(chǎn)業(yè)往哪個方向發(fā)展,不少人的結(jié)論是RISC-V會成為未來芯片發(fā)展的熱點,因為RISC-V有很多巧妙的方法可以...
2021-11-03 06:07:29

RISC-V簡介

RISC-V簡介??RISC-V 是一個自由和開放的 ISA(開源指令集架構(gòu)),通過開放的標準協(xié)作實現(xiàn)處理器創(chuàng)新的新時代。RISC-V ISA在架構(gòu)上提供了一個新的自由、可擴展的軟件和硬件自由級別
2023-02-27 19:56:30

RISC-V系列處理器的相關(guān)資料推薦

10 月 19 日,2021 云棲大會上,平頭哥開源了玄鐵RISC-V系列處理器,并開放了工具及系統(tǒng)軟件。這次的開源對國內(nèi)的RISC-V生態(tài)圈具有非常重要的意義。關(guān)注了一下這次開源發(fā)布的東...
2022-02-28 08:15:04

RISC-V芯片架構(gòu)發(fā)展的關(guān)鍵問答

Piovaccari關(guān)于RISC-V架構(gòu)的理解Alessandro: RISC-V是一種指令集架構(gòu)(ISA),不關(guān)注RISC-V處理器微架構(gòu)的具體設(shè)計。當前,有幾種實現(xiàn)方法,商業(yè)化的設(shè)計,如
2020-08-02 11:58:14

RISC-V,正在擺脫低端

的玄鐵系列在物聯(lián)網(wǎng)芯片市場廣受認可,目前已在人工智能、網(wǎng)絡(luò)通訊、工業(yè)控制等30多個行業(yè)實現(xiàn)了商業(yè)落地,出貨量超過30億顆,是中國RISC-V領(lǐng)域影響力和市占率最大的處理器;中科藍訊藍牙SoC芯片累計
2023-05-30 14:11:59

risc-v怎么讀

首先應(yīng)用RISC技術(shù)開發(fā)出PA-8000,主頻為180MHz,MIPS公司也推出了自己的RISC處理器——R2000;次年,SUN和德州儀器合作開發(fā)的Sparc處理器問世。  Sparc處理器憑借
2023-03-30 16:34:57

risc-v是什么意思

RISC-V是一個開源的指令集架構(gòu),它屬于一個開放的、非營利性質(zhì)的基金會,而基金會將謹慎地發(fā)展和維護這個開源的指令集架構(gòu)?! ∮嬎銠C體系結(jié)構(gòu)的傳統(tǒng)方法是增量ISA,新處理器不僅必須實現(xiàn)新的ISA擴展,還必須實現(xiàn)
2023-03-30 16:40:41

ARM與RISC-V架構(gòu)的區(qū)別是什么?

自己特色,根據(jù)不同用途有不同型號的處理器架構(gòu)。 關(guān)于RISC-V RISC:Reduced Instruction Set Computer,即精簡指令集計算機。 RISC-V是基于RISC原理建立
2021-04-25 09:13:19

FPGA 中已經(jīng)燒進去了基于RISC-V 處理器(開源CPU),怎么才能把編譯好嗯.elf文件加載到FPGA 中執(zhí)行

FPGA 中已經(jīng)燒進去了基于RISC-V 處理器(開源CPU),怎么才能把編譯好de.elf文件加載到FPGA 中執(zhí)行,請各位大神幫我解答一下,感激不盡!
2017-06-21 19:30:45

FreeRTOS與RISC-V——適用于RISC-V的FreeRTOS概述

提供據(jù)了易于增加具體的RISC-V架構(gòu)拓展特性的基本接口。1.3 FreeRTOS中與RISC-V相關(guān)的特定頭文件為了能讓FreeRTOS能在RISC-V處理器上順利運行,除了
2023-04-09 09:26:41

MIPS Technologies不再設(shè)計MIPS處理器。相反,它加入了RISC-V陣營

MIPS Technologies不再設(shè)計MIPS處理器。相反,它加入了RISC-V陣營,放棄了具有悠久歷史和技術(shù)聯(lián)系的同名架構(gòu)。此舉顯然預示著MIPS作為CPU系列的終結(jié),并進一步減少了可用處理器
2021-03-09 19:30:07

Occamy RISC-V 前景如何

由歐洲航天局支持,由蘇黎世聯(lián)邦理工學院和博洛尼亞大學的工程師開發(fā)的 Occamy 處理器現(xiàn)已流片。它使用了兩個 216 個 32 位 RISC-V 內(nèi)核的 chiplet 小芯片、未知數(shù)量的 64
2023-05-13 08:44:36

RT-Thread Studio(對芯來科技RISC-V處理器內(nèi)核開發(fā)的全面支持

處理器指令集,是構(gòu)建芯片生態(tài)和發(fā)展芯片技術(shù)的核心部分,其重要性不言而喻。在此背景下,RISC-V有望成為新的選擇。盡管具有通用、開放與免費的先期優(yōu)勢,但相比已經(jīng)成熟的Arm和Intel x86,國內(nèi)
2020-11-14 09:26:41

Renesas支持RISC-V架構(gòu)的具體MCU型號是哪個呢?

瑞薩電子推出圍繞64位RISC-V CPU內(nèi)核構(gòu)建的RZ/5個通用微處理器單元(MPU),具體的型號是多少?性能怎么樣?
2024-01-11 13:03:31

RISC-V專題】國產(chǎn)首創(chuàng)RISC-V安全微控制CF3310開發(fā)板免費試用

! 蘇州微五科技作為此次活動的合作廠商,同步上線國產(chǎn)首創(chuàng)RISC-V安全微控制CF3310開發(fā)板評測試用活動。 RISC-V安全微控制CF3310開發(fā)板CF3310 是基于 RISC-V 32 位
2022-04-14 15:46:40

【已發(fā)獎】RISC-V CON China在線研討會:818 RISC-V 如何成為芯主流

盡快聯(lián)系我們!另外,研討會的PPT也已經(jīng)開放下載了!開源指令集架構(gòu)(ISA) RISC-V近年迅速興起,并躍為新一代主流嵌入式處理器技術(shù),生態(tài)系蓬勃發(fā)展,特別適合AI、IoT、5G等新興應(yīng)用。 晶心
2021-08-18 13:55:33

兩大架構(gòu)RISC-V 和 ARM 的各種關(guān)系

,然后返回到內(nèi)存中。RISC-V 和 ARM 都支持 32 位或 64 位指令集。 二、RISC-V 和 ARM 的區(qū)別 盡管 RISC-V 和 ARM 處理器技術(shù)的功能相似,但也有顯著區(qū)別。 1.
2023-06-21 20:31:32

為什么選擇RISC-V?

RISC-V是一種開放式ISA(指令集體系結(jié)構(gòu)),為處理器體系結(jié)構(gòu)的創(chuàng)新開創(chuàng)了新紀元。RISC-V基金會由325多家成員公司組成。這是該技術(shù)的主要優(yōu)勢。軟件架構(gòu)師/固件工程師/軟件開發(fā)
2020-07-27 17:38:30

什么是RISC-V

siFive搞RISC-V 賽昉搞RISC-V 香山搞RISC-V 到底什么是RISC-V? 先不問有什么用,RISC-V目前的能力來說,工業(yè)有沒有可能?
2024-02-02 10:41:21

什么是RISC-VRISC-V指令具有哪些特點應(yīng)用?

什么是RISC-V?RISC-V指令具有哪些特點應(yīng)用?自己怎么才能設(shè)計出設(shè)計一套指令集?
2021-10-14 09:05:03

從零開始寫RISC-V處理器之一 二 前言 緒論

來源:liangkangnan的博客更新于 2021-01-31tinyriscv 一個從零開始寫的極簡易懂的RISC-V處理器核從零開始寫RISC-V處理器之一 前言從零開始寫RISC-V處理器
2022-08-22 18:25:55

從零開始寫RISC-V處理器之六 寫在最后

來源:liangkangnan的博客更新于 2021-01-31tinyriscv 一個從零開始寫的極簡易懂的RISC-V處理器核從零開始寫RISC-V處理器之一 前言從零開始寫RISC-V處理器
2022-08-23 15:05:44

優(yōu)化的關(guān)鍵,RISC-V中的性能監(jiān)控

分析/監(jiān)控工具成了處理器開發(fā)時必不可少的軟件。盡管RISC-V的ISA規(guī)范已經(jīng)定義了硬件性能監(jiān)控(HPM),但總體支持程度上仍未完善。就以Linux上的性能分析工具Perf為例,該工具可以借助PMU
2021-12-27 08:00:00

關(guān)于RISC-V和開源處理器的一些解讀

近日,網(wǎng)絡(luò)上出現(xiàn)對RISC-V與開源處理器存在誤讀的文章,讓一些讀者產(chǎn)生困惑。本文將對處理器的指令集、微架構(gòu)實現(xiàn)與開源模式等概念以及和RISC-V的聯(lián)系等進行解讀,希望能幫助廣大讀者更好地理
2020-06-22 16:47:55

關(guān)于RISC-V的幾個疑問?

請教各位前輩,最近貌似RISC-V比較熱門,那么RISC-V是什么時候出現(xiàn)的?應(yīng)該不會很久吧?RISC-V的指令集有多少條呢?
2023-04-14 21:46:30

分析RISC-V架構(gòu)的不同之處

0 RISC-V和其他開放架構(gòu)有何不同如果僅從“免費”或“開放”這兩點來評判,RISC-V架構(gòu)并不是第一個做到免費或開放的處理器架構(gòu)。在開始之前,我們先通過論述幾個具有代表性的開放架構(gòu),來分析
2021-07-26 06:58:42

國產(chǎn) RISC-V架構(gòu)內(nèi)核MCU 廠商 大盤點(一)

、沁恒微電子 CH32V103CH32V103系列是以RISC-V3A處理器為核心的32位通用微控制,該處理器是基于RISC-V開源指令集設(shè)計。片上集成了時鐘安全機制、多級電源管理、通用DMA控制
2022-03-25 17:16:53

國產(chǎn)RISC-V芯片這個俱樂部中,已經(jīng)聚集了哪些玩家呢?

設(shè)計?! 【驮诤喜⒌?周前,中天微宣布基于RISC-V的第三代C-SKY指令架構(gòu),同時發(fā)布基于RISC-V第三代指令架構(gòu)處理器CK902,可靈活配置TEE引擎,支持IoT安全功能。據(jù)悉,CK902
2020-08-02 11:56:07

基于 RISC-V 的微控制入門指南

基于 RISC-V 處理器的開發(fā)板。LoFive FE310 開發(fā)板GroupGets LLC 的 LoFive-R1 開發(fā)板正是其中之一(圖 1)。首先,LoFive R1 包含的 RISC-V
2020-08-21 18:35:32

如何使用J-Link和Embedded Studio讀寫RISC-V處理器的CSR?

CSR簡介RISC-V 架構(gòu)的控制和狀態(tài)寄存(Control and Status Register, CSR),用于配置或記錄一些處理器核的運行狀態(tài)。CSR寄存處理器核內(nèi)部的寄存,使用其
2022-08-25 15:51:38

如何入門RISC-V嵌入式

想入門RISC-V嵌入式不知如何下手?已經(jīng)買了RV-STAR板子卻仍然毫無頭緒?RISC-V嵌入式課程早春營,here we come!老板說上一個開課通知早春營|《RISC-V處理器嵌入...
2022-01-07 07:27:55

如何在RISC-V處理器上使用FreeRTOS?

RISC-V指令集體系結(jié)構(gòu)(ISA)易于擴展,并且沒有指定關(guān)于特定RISC-V微控制或片上系統(tǒng)(SoC)實現(xiàn)的所有內(nèi)容。因此,F(xiàn)reeRTOS RISC-V移植也是可擴展的-它提供了一個處理所有
2019-11-29 15:54:41

學習RISC-V入門 基于RISC-V架構(gòu)的開源處理器及SoC研究

Waterman、Yunsup Lee決定設(shè)計一種新的指令級架構(gòu),并決定以BSD授權(quán)的方式開源,希望借此可以有更多創(chuàng)新的處理器產(chǎn)生、有更多的處理器開源,并以此降低電子產(chǎn)品成本[2]。RISC-V自2014年
2020-07-27 18:09:27

對于RISC-V,我們對它有些誤解?

小組,開展了一個3個月的暑期小項目設(shè)計新的指令集,目標是新的指令集能滿足從微控制到超級計算機等各種尺寸的處理器。具體地說,RISC-V指令集架構(gòu)簡單、完全開源并且免費,將基準指令和擴展指令分開,可以
2020-08-02 12:01:03

小白求助怎樣去使用ARM協(xié)處理器

數(shù)據(jù)的指令。2. 協(xié)處理器ARM協(xié)處理器具有自己的寄存組,它們的狀態(tài)是由控制ARM寄存指令的鏡像指令來控制的??刂屏髦噶钣葾RM負責處理,所以協(xié)處理器指令只與數(shù)據(jù)處理和數(shù)據(jù)傳送有關(guān)。按照RISC
2022-04-24 09:36:47

干貨:教科書級透徹分析 RISC-V

來源:內(nèi)容來自「芯來科技 」,謝謝。日前,芯來科技的創(chuàng)始人胡振波發(fā)表了一場主題為《面向物聯(lián)網(wǎng)的開源 RISC-V 處理器設(shè)計和開發(fā)》。直播中吸引了來自華為海思、紫光展銳、中興微電子、中天微、AMD
2020-07-27 17:50:25

開發(fā)出商用的RISC-V處理器還需要哪些開發(fā)工具和環(huán)境?

開發(fā)出商用的RISC-V處理器還需要哪些開發(fā)工具和環(huán)境? 處理器是軟硬件的交匯點,所以必須有完善的編譯、開發(fā)工具和軟件開發(fā)環(huán)境(IDE),處理器內(nèi)核才能夠被用戶順利使用起來。目前RISC-V具有
2023-11-18 06:05:15

我了解的RISC-V

使用,同時也容許企業(yè)添加自有指令集拓展而不必開放共享以實現(xiàn)差異化發(fā)展。 架構(gòu)簡單 RISC-V架構(gòu)秉承簡單的設(shè)計哲學。體現(xiàn)為: 在處理器領(lǐng)域,主流的架構(gòu)為x86與ARM架構(gòu)。x86與ARM架構(gòu)的發(fā)展的過程
2023-03-19 10:52:16

新品# RISC-V 32 位通用 CPU,支持汽車應(yīng)用的 ISO 26262 ASIL D 級功能安全

NSITEXE(電裝公司的分拆公司)推出了一種新的基于 RISC-V 的 32 位通用 CPU,該 CPU 支持汽車應(yīng)用的 ISO 26262 ASIL D 級功能安全。NS31A 是一種通用
2021-08-19 14:02:19

有推薦的 RISC-V 模擬嗎?

有推薦的 RISC-V 模擬嗎?
2023-04-15 23:43:52

每日推薦 | HarmonyOS 從入門到大神資料,從零開始寫RISC-V處理器經(jīng)驗連載

各位開發(fā)者們豐富的學習資源。為了方便大家獲取資料,現(xiàn)在只需掃描下面海報二維碼并回復關(guān)鍵字 “教程” 即可獲取大神資料,趕快掃碼領(lǐng)取吧!2、從零開始寫RISC-V處理器之四 實踐篇推薦理由:這里只介紹
2022-08-23 10:08:51

求助,ULP RISC-V協(xié)處理器周期性喚醒的BUG怎么處理?

協(xié)處理器進行g(shù)pio操作,執(zhí)行完成后 ULP RISC-V 協(xié)處理器退出,等待下一個ULP喚醒周期??僧斣谥鱉CU程序中使能 esp_sleep_enable_ulp_wakeup() 函數(shù)后,每當
2023-02-09 06:52:26

淺談RISC-V

的譚姓學生宣稱的“技術(shù)上看,RISC-V 相比Arm架構(gòu)處理器功耗低 5-6倍、面積效率提升5倍“ 看看笑笑就好,這種PR的話就別當真了,真要當真了你該懷疑這位加州大學伯克利分校的高材生的水平
2018-09-11 17:44:01

玄鐵VirtualZone:基于RISC-V架構(gòu)的安全擴展

的TrustZone、Intel的SGX以及AMD的SEV等。本文主要描述基于RISC-V架構(gòu)的玄鐵C系列處理器安全擴展,該擴展主要基于RISC-V架構(gòu)提供的PMP保護機制和多層特權(quán)模型,虛擬出多個
2021-09-01 14:38:04

科普RISC-V生態(tài)架構(gòu)(認識RISC-V)

IP核的SoC芯片累計出貨量已經(jīng)突破8億顆。CK902為32位低功耗,是全球首款支持物聯(lián)網(wǎng)安全RISC-V處理器。阿里平頭哥首顆芯片玄鐵910出爐,現(xiàn)場啟動普惠芯片計劃(2.5GHZ, 最高16核
2020-08-02 11:50:33

計算機RISC-V內(nèi)容整理

精簡指令集計算機。RISC-V是基于RISC原理建立的免費開放指令集架構(gòu)(ISA),V是羅馬字母,代表第五代RISC(精簡指令集計算機),可讀作RISC-FIVE。通過開放式標準協(xié)作實現(xiàn)處理器創(chuàng)新的新時代
2019-07-29 07:57:16

設(shè)計一個risc-v芯片流程是什么?

我非常想了解如果想設(shè)計一個類似risc-v處理器,整個開發(fā)流程是怎樣的?
2023-12-09 18:39:01

請問risc-v處理器在什么場景和行業(yè)應(yīng)用比較多?

如題,現(xiàn)在risc-v發(fā)展的如此迅猛,不知道這些處理器主要應(yīng)用在哪些行業(yè)比較多呢?
2023-12-09 18:37:01

請問ESP32s3 ULP RISC-V協(xié)處理器是否支持ADC的讀???

我在ULP RISC-V協(xié)處理器的例程中,沒有發(fā)現(xiàn)有對ADC的操作,請問RISC-V協(xié)處理器目前還不支持嗎?使用的IDF版本為4.4.2。我想在ULP模式下,通過ADC來讀取外部器件的數(shù)據(jù)。
2023-02-13 06:34:36

請問ESP32s3 ULP RISC-V協(xié)處理器是否支持ADC的讀取?

我在ULP RISC-V協(xié)處理器的例程中,沒有發(fā)現(xiàn)有對ADC的操作,請問RISC-V協(xié)處理器目前還不支持嗎?使用的IDF版本為4.4.2。我想在ULP模式下,通過ADC來讀取外部器件的數(shù)據(jù)。
2023-03-06 06:33:44

讀《玄鐵RISC-V處理器入門與實戰(zhàn)》

是由美國伯克利大學的 Krest 教授及其研究團隊提出的,當時提出的初衷是為了計算機/電子類方向的學生做課程實踐服務(wù)的。由于這是伯克利大學研究并流片的第五代RISC架構(gòu)處理器,因此就命名為RISC-V
2023-09-28 11:58:35

讀書分享會 | 玄鐵RISC-V處理器入門與實戰(zhàn)電子書免費下載!

本帖最后由 余一yui 于 2023-4-26 10:44 編輯 《玄鐵RISC-V處理器入門與實戰(zhàn)》是一本介紹開源ISA(指令集架構(gòu))RISC-V的電子書。RISC-V是由加州大學伯克利分校
2023-04-12 11:16:58

談一談RISC-V的來龍去脈

的授權(quán),同時會產(chǎn)生一些費用,這也帶來了一個問題:假如有一天ARM公司不授權(quán)怎么辦?RISC-V架構(gòu)就是為了解決這個問題的!RISC-V最早在2010年起源于加州大學伯克利分校,由于受夠了現(xiàn)有處理器架構(gòu)
2023-04-14 22:10:56

阿里平頭哥宣布開源玄鐵RISC-V系列處理器

10月19日,在2021云棲大會上,阿里云智能總裁張建鋒宣布,平頭哥開源玄鐵RISC-V系列處理器,并開放系列工具及系統(tǒng)軟件。這是系列處理器與基礎(chǔ)軟件的首次全棧開源,將推動RISC-V架構(gòu)走向成熟
2021-10-20 14:09:00

香山處理器 RISC-V的典范

https://github.com/JiaoXianjun/XiangShan談到RISC-V,應(yīng)該都會想到香山處理器。其經(jīng)歷了幾代的演進,性能越來越高。采用Chisel Rocketchip框架,能夠方便的定制屬于你的RISC-V處理器。對此,你有什么看法?
2023-04-14 15:51:59

450MHz RISC-V 協(xié)處理器

  T40規(guī)格:CPU:XBurst2 1.2GHz 雙核、256KB L2 Cache、SIMD512指令集MCU:內(nèi)置600MHz RISC-V協(xié)處理器Memory
2022-12-12 11:59:15

700MHz RISC-V 協(xié)處理器

         T41L是新一代專業(yè)智能視頻應(yīng)用處理器,面向移動攝像頭、安防勘測、視頻通話、視頻分析等視頻設(shè)備。它集成了新一代4K分辨率
2022-12-20 11:16:36

開源的處理器?這臺國產(chǎn) RISC-V 架構(gòu)單板電腦表現(xiàn)如何

處理器嵌入式RISCRISC-V
Powersee發(fā)布于 2022-09-23 11:35:45

RISC-V是通用RISC處理器還是可定制的處理器?

隨著這些年的發(fā)展,RISC-V的受重視程度與與日俱增。這主要因為它是免費的、靈活的,并且速度很快。這使RISC-V成為許多開發(fā)人員的安全便捷選擇。但是您會認為RISC-V是通用RISC處理器還是定制的隨心所欲處理器
2020-11-17 16:11:563167

從零開始寫RISC-V處理器

RISC-V是這兩年才開始迅速發(fā)展的,因此關(guān)于RISC-V的學習參考資料目前還很少,特別是適合入門的資料,因此學習起來進度很緩慢,于是萌生了自己從零開始寫RISC-V處理器核的想法。 本人是一名FPGA小白,為了快速入門、深入掌握RISC-V,我開始了學習FPGA和verilog的"艱難&am
2022-03-17 09:46:3990

如何保護RISC-V上的嵌入式處理器

本文探討了物聯(lián)網(wǎng)設(shè)備的軟件和硬件安全性的同等重要性,并提供了可操作的步驟來保護RISC-V上的嵌入式處理器。
2022-05-06 17:42:141545

RISC-V設(shè)計的基本安全協(xié)處理器PUFiot

  為了保護 IoT 應(yīng)用程序,PUFsecurity 利用芯片指紋技術(shù)來強化信任根,并開發(fā)了 PUFiot,這是一種具有廣泛安全邊界的安全協(xié)處理器,可以輕松集成到安全RISC-V 系統(tǒng)中。
2022-06-01 11:06:192843

Codasip RISC-V處理器增加Veridify安全算法 增強嵌入式系統(tǒng)的安全

德國紐倫堡,2022年7月-- 可定制RISC-V處理器知識產(chǎn)權(quán)(IP)和處理器設(shè)計自動化的領(lǐng)導者Codasip日前宣布,Veridify Security公司的抗量子安全工具現(xiàn)在可以通過安全啟動
2022-07-06 16:06:07985

用于RISC-V設(shè)計的基本安全協(xié)處理器

  2021年,連接的物聯(lián)網(wǎng)設(shè)備數(shù)量超過460億,預計到2030年將達到驚人的1250億。這將顯著改變半導體市場,因為每個物聯(lián)網(wǎng)設(shè)備都需要一個處理器內(nèi)核來有效地處理大量數(shù)據(jù)和相關(guān)交易。為了充分利用
2022-10-18 09:35:02430

用于RISC-V設(shè)計的基本安全協(xié)處理器

  隨著物聯(lián)網(wǎng)市場的不斷擴大,對抗性攻擊的破壞性也在不斷擴大。連接應(yīng)用程序的安全性現(xiàn)在是其設(shè)計的基本要素。連接的設(shè)備必須能夠相互進行身份驗證,確保安全的數(shù)據(jù)傳輸,并包括安全存儲。雖然RISC-V
2022-10-21 14:52:43480

Codasip通過收購Cerberus增強RISC-V處理器設(shè)計的安全

Codasip通過收購Cerberus增強RISC-V處理器設(shè)計的安全RISC-V安全性問題需要得到高度重視 德國慕尼黑市,2022年11月 - 處理器設(shè)計自動化和RISC-V處理器硅知識產(chǎn)權(quán)
2022-11-16 19:37:05486

已全部加載完成