物聯(lián)網(wǎng)與智慧生活風(fēng)潮興起,帶動(dòng)市場對高效能且低功耗的32位元微控制器(MCU)需求增溫,因此微控制器業(yè)者已積極從制程和中央處理器(CPU)核心選擇,以及電路設(shè)計(jì)等層面著手,以降低動(dòng)態(tài)與靜態(tài)功耗,并兼顧整體運(yùn)算效能。
傳統(tǒng)的低功耗微控制器(MCU)設(shè)計(jì)都是以8位元MCU為主,因?yàn)?位元內(nèi)核閾門相對較少,運(yùn)行或泄露的電流低,售價(jià)也相對低廉。然而,許多新興的應(yīng)用皆需要比8位元內(nèi)核更大的處理效率。
近年智慧生活的抬頭、物聯(lián)網(wǎng)的興起,手持式消費(fèi)性電子產(chǎn)品與無線功能需求愈來愈高、設(shè)計(jì)愈來愈復(fù)雜,要提高性能的同時(shí)又要兼顧低功耗,需要有一高性能、低功耗的主控MCU做為平臺(tái)。此外,工業(yè)上的智慧化也在展開,如遠(yuǎn)端監(jiān)控、數(shù)位化、網(wǎng)路化等。簡言之,云端應(yīng)用和物聯(lián)網(wǎng)需求越來越多,已導(dǎo)致產(chǎn)品功能愈來愈復(fù)雜,運(yùn)算需求愈來愈高。
2009年安謀國際(ARM)發(fā)表32位元Cortex-M0內(nèi)核,提供MCU廠商一個(gè)強(qiáng)而有力的平臺(tái),加上制程微縮技術(shù)的進(jìn)步,嵌入式快閃記憶體制程普及化及降價(jià),主要成本來自記憶體大小及類比周邊和輸入輸出(I/O)接腳數(shù)量,中央處理器(CPU)內(nèi)核的成本差異已大幅縮短,更促進(jìn)高性價(jià)比32位元低功耗MCU的快速發(fā)展。
運(yùn)行與靜態(tài)耗電量組成MCU功耗
在開始討論低功耗MCU設(shè)計(jì)前,必須先探討MCU功耗的來源,其主要由靜態(tài)功耗及運(yùn)行功耗兩部分組成。實(shí)際的應(yīng)用,須藉由計(jì)算平均功耗,決定最后系統(tǒng)功耗性能指標(biāo)。
動(dòng)態(tài)功耗與工作電壓和頻率相關(guān)
現(xiàn)代MCU已整合相當(dāng)多的類比周邊,不能單純考量數(shù)位電路的動(dòng)態(tài)功耗。MCU運(yùn)行時(shí)的總功耗,由類比周邊功耗和數(shù)位周邊的動(dòng)態(tài)功耗相加而得。類比電路的功耗通常由工作電壓及其性能要求指標(biāo)來決定,如100奈秒傳遞延遲(Propagation Delay)的比較器工作電流可能約為40微安培;當(dāng)允許傳遞延遲規(guī)格為1微秒時(shí),工作電流有機(jī)會(huì)降到個(gè)位數(shù)微安培。
數(shù)位電路的動(dòng)態(tài)功耗主要來自開關(guān)頻率、電壓及等效負(fù)載電容,其計(jì)算公式如下:
PDynamic(動(dòng)態(tài)功耗)~f(工作頻率)xCL(等效負(fù)載電容)xVDD2(工作電壓)
由以上公式可以理解到降低動(dòng)態(tài)功耗最直接的方式,為降低工作電壓及工作頻率,但MCU實(shí)際應(yīng)用面通常要求更寬廣的工作電壓及更高的效能。在降低工作電壓方面,可以選擇更先進(jìn)的制程,并透過線性穩(wěn)壓器(LDO)讓CPU內(nèi)核、數(shù)位電路及與接腳輸出入電壓無關(guān)的類比周邊在低壓操作;I/O接腳及須與其他外部電路連接的類比周邊,則在較高的系統(tǒng)電壓操作,如此可以兼顧低功耗及寬工作電壓的需求。
在降低工作頻率這項(xiàng)參數(shù)上,一個(gè)設(shè)計(jì)優(yōu)良的32位元MCU更能突顯其效能優(yōu)勢,除了直覺的每秒可執(zhí)行多少百萬指令(MIPS)比較之外,32位元匯流排也代表更高的資料存取頻寬,能以更低的工作頻率達(dá)到相同的效能,進(jìn)而降低整體功耗。另外,若MCU內(nèi)建與操作頻率相關(guān)的類比周邊,例如石英晶體振蕩電路、嵌入式快閃記憶體或電流式數(shù)位類比轉(zhuǎn)換器(DAC),其電流消耗與轉(zhuǎn)換頻率成正比,也要納入低功耗MCU的動(dòng)態(tài)功耗設(shè)計(jì)考量。
靜態(tài)功耗縮減挑戰(zhàn)重重
傳統(tǒng)靜態(tài)功耗的定義是指系統(tǒng)時(shí)脈源關(guān)閉時(shí),數(shù)位電路的漏電流,但是在混合訊號低功耗MCU的設(shè)計(jì)中,要同時(shí)考慮下列多種漏電流來源,包含數(shù)位電路漏電流、靜態(tài)隨機(jī)存取記憶體(SRAM)漏電流、待機(jī)時(shí)已關(guān)閉的模擬電路漏電流(例如ADC、嵌入式快閃記憶體)、待機(jī)時(shí)不關(guān)閉的模擬電路工作電流(如LDO、電壓不足偵測(BOD))及I/O接腳的漏電流。
由于時(shí)脈源已關(guān)閉,影響靜態(tài)功耗的主要參數(shù)為制程、電壓及溫度。也因此,降低靜態(tài)功耗必須選擇超低功耗制程,但是低功耗制程通常伴隨較高的Vt,導(dǎo)致低電壓類比周邊設(shè)計(jì)困難。另外,以MCU待機(jī)電流1微安培的規(guī)格,代表數(shù)位電路漏電+隨機(jī)存取記憶體(RAM)保持電流+LDO工作電流+降壓偵測或重置電路(BOD)工作電流總和必須小于1微安培,對于快閃記憶體、RAM越來越大,及功能越來越多的低功耗MCU設(shè)計(jì)廠商而言,是十分艱鉅的挑戰(zhàn)。
運(yùn)行、待機(jī)和喚醒時(shí)間不容忽視
在系統(tǒng)級要兼顧低功耗及高效能,必須考慮實(shí)際應(yīng)用面的需求,如無線環(huán)境感測器可能讓MCU主時(shí)脈及CPU關(guān)閉,只開啟低頻時(shí)脈,定時(shí)喚醒周邊電路進(jìn)行偵測;當(dāng)符合設(shè)定條件的事件發(fā)生時(shí),快速啟動(dòng)CPU進(jìn)行處理;即使沒有任何事件發(fā)生,也必須定時(shí)喚醒CPU,維持無線感測器網(wǎng)路的連線。
在遙控器的應(yīng)用中,則可能完全將所有時(shí)脈源都關(guān)閉,當(dāng)使用者按鍵時(shí),快速喚醒時(shí)脈源及CPU進(jìn)行處理。另外,許多應(yīng)用都會(huì)加入一個(gè)MCU做為主處理器的輔助處理器,用于監(jiān)控鍵盤或紅外線輸入、刷新顯示器、控制主處理器電源及智慧電池管理等任務(wù)。此時(shí),平均功耗比單純的運(yùn)行功耗或待機(jī)功耗,更具指標(biāo)性意義。
平均功耗由運(yùn)行功耗和運(yùn)行時(shí)間、靜態(tài)功耗和待機(jī)時(shí)間,以及不同運(yùn)行模式之間的切換時(shí)間等主要參數(shù)組合而成。茲以圖1進(jìn)行說明。
圖1 不同運(yùn)行時(shí)間電流大小的變化
平均電流(IAVG)=(I1xT1+I2xT2+I3xT3+I4xT4+I5xT5+I6xT6)/(T1+T2+T3+T4+T5+T6)
因?yàn)檫M(jìn)入待機(jī)模式時(shí)間很短,忽略此段時(shí)間的電流消耗,公式可以簡化為:
平均電流(IAVG)=(I1xT1+I3x 3+I4xT4+I5xT5+I6xT6)/(T1+T3+T4+T5+T6)
由以上公式觀察到,除了降低運(yùn)行電流及靜態(tài)待機(jī)電流外,降低運(yùn)行時(shí)間、喚醒時(shí)間及高低速運(yùn)行模式切換時(shí)間,亦為降低整機(jī)功耗的重要手段。另外,圖1同時(shí)指出,低功耗MCU支援動(dòng)態(tài)切換運(yùn)行時(shí)脈頻率是必要的功能。
實(shí)現(xiàn)低功耗MCU設(shè)計(jì) 開發(fā)商考量須面面俱到
低功耗MCU設(shè)計(jì)考量包括制程選擇、低功耗/高效能CPU核心、低功耗數(shù)位電路、支援多種工作模式、電源系統(tǒng)、豐富的喚醒機(jī)制/快速喚醒時(shí)間、低功耗類比周邊與記憶體等,以下將進(jìn)一步說明之。
制程選擇至關(guān)重要
為了達(dá)到低功耗的運(yùn)作,并能有效地在低耗電待機(jī)模式下,達(dá)到極低的待機(jī)功耗,制程的選擇極為重要。在不強(qiáng)調(diào)速度極致的某些制程分類,選擇極低元件截止電流制程(圖2)進(jìn)行邏輯閘制作,并進(jìn)行數(shù)位設(shè)計(jì)是方法之一。
圖2 不同制程元件截止和晶片待機(jī)電流變化
選擇這種策略的額外效益是,通常也能降低動(dòng)態(tài)操作電流,達(dá)到較佳的表現(xiàn)。另外,由于高溫大幅增加靜態(tài)電流,當(dāng)溫度由攝氏25度增加到攝氏85度時(shí),一個(gè)典型比例約增加十倍的靜態(tài)電流。以非低功耗0.18微米制程,開發(fā)邏輯閥門數(shù)200K、4KB SRAM的32位元MCU為例,在核心電壓1.8伏特、攝氏25度的靜態(tài)耗電約為5?10微安培;當(dāng)溫度升高到攝氏85度時(shí),靜待電流將會(huì)飆高到50~100微安培;而若采用低功耗制程,在攝氏85度時(shí),靜態(tài)電流僅約10微安培。
選用低功耗/高效能的CPU內(nèi)核
早期低功耗MCU受限于成本及制程技術(shù),大都選擇8位元CPU內(nèi)核,但隨著工業(yè)智慧化的發(fā)展,導(dǎo)致產(chǎn)品功能更加復(fù)雜,運(yùn)算量更高,8位元MCU已逐漸無法滿足效能需求;為了兼顧低功耗高效能,選擇適用的32位元CPU內(nèi)核乃大勢所趨。
選擇低功耗CPU內(nèi)核,除了單位頻率耗電流外,還須要綜合考量小容量的低記憶體代碼,相同功能所需的代碼越長,除了增加記憶體成本,也代表更長的運(yùn)行時(shí)間及功耗。另外,由于軟體開發(fā)成本在后期將會(huì)越來越高,大量的參考代碼及更多的第三方開發(fā)商的支持,均可有效降低軟體的開發(fā)時(shí)間及成本。也因此,選擇一款更多人使用的CPU內(nèi)核也是重要的考量之一。
控制數(shù)位電路時(shí)脈
對于一般的同步數(shù)位電路設(shè)計(jì),要使數(shù)位單元有效降低操作電流,透過控制時(shí)脈的頻率或截止不需要的時(shí)脈跳動(dòng),也是重要的方法。低功耗MCU通常配備豐富的時(shí)脈控制單元,可對個(gè)別的數(shù)位周邊單元,依照需求做降頻或升頻的操作調(diào)整,在達(dá)到運(yùn)作能力的同時(shí),用最低的頻率來運(yùn)行。但為了達(dá)到更彈性的時(shí)脈配置,可能導(dǎo)致CPU內(nèi)核和周邊電路時(shí)脈不同步的現(xiàn)象,此時(shí)必須仔細(xì)考慮電路設(shè)計(jì),保證跨時(shí)脈領(lǐng)域資料存取的正確性。
另外,為了盡量降低CPU介入處理時(shí)間或降低CPU工作頻率而節(jié)省下來的功耗,可提供直接記憶體存?。?a href="http://wenjunhu.com/tags/dma/" target="_blank">DMA)或周邊電路相互觸發(fā)電路進(jìn)行資料的傳遞,如定時(shí)器(Timer)定時(shí)自動(dòng)觸發(fā)ADC或DAC,并透過DMA進(jìn)行資料由ADC到RAM,或者RAM到DAC的搬移,同時(shí)在ADC的輸入可以增加簡單的數(shù)位濾波及平滑化電路,如此不須要CPU經(jīng)常介入處理,也不會(huì)因?yàn)轫氁磿r(shí)處理ADC或DAC事件,導(dǎo)致中斷程序占用太多時(shí)間,降低系統(tǒng)的即時(shí)性及穩(wěn)定性。
支援多種工作模式
為了配合不同的應(yīng)用需求,并達(dá)到系統(tǒng)平均功耗的最小化,低功耗MCU須要提供多種操作模式,讓使用者靈活調(diào)配應(yīng)用,常見的操作模式有下列數(shù)種:
?。_\(yùn)行模式
CPU內(nèi)核及周邊正常工作,能即時(shí)改變CPU及周邊的工作頻率(On the Fly)或關(guān)閉不需要的時(shí)脈源,以獲得最佳的工作效能。
.低頻工作模式
CPU內(nèi)核及周邊工作于低頻的時(shí)脈源,如32.768kHz晶振或內(nèi)部低頻10K電阻電容(RC)振蕩器,通常最大的耗電來源,為嵌入式快閃記憶體及LDO本身的耗電流。若此時(shí)的執(zhí)行程序不大,可以考慮將程序運(yùn)作于RAM,以降低平均功耗。請注意并不是所有MCU都能支援在RAM執(zhí)行程序。
?。甀dle模式
CPU內(nèi)核停止,時(shí)脈源和被啟動(dòng)的周邊電路持續(xù)工作,直到周邊電路符合設(shè)定條件,喚醒CPU進(jìn)行資料處理或控制執(zhí)行流程。通常高頻的運(yùn)行模式,CPU及嵌入式快閃記憶體消耗相當(dāng)大比例的電流,故閑置(Idle)模式能有效降低平均功耗。
.待機(jī)RAM保持模式
CPU內(nèi)核及所有時(shí)脈源關(guān)閉,內(nèi)建LDO切換到低耗電模式,但是RAM及I/O接腳持續(xù)供電,維持進(jìn)入待機(jī)之前的狀態(tài)。
.RTC模式
CPU內(nèi)核及高頻時(shí)脈源關(guān)閉,內(nèi)建LDO切換到低耗電模式,由于此時(shí)LDO供電能力降低,僅能提供低耗電的周邊電路運(yùn)行,如32.768kHz晶振、即時(shí)時(shí)脈計(jì)數(shù)器(RTC)、BOD、TN單色LCD直接驅(qū)動(dòng)電路等。
?。顚哟龣C(jī)模式
CPU內(nèi)核及所有時(shí)脈源關(guān)閉,關(guān)閉RAM及LDO、BOD等所有周邊電路的電源,僅I/O接腳(或部分I/O接腳)持續(xù)供電,由I/O接腳或重置(Reset)接腳喚醒CPU。因?yàn)榇四J较?,RAM的資料已丟失,通常會(huì)進(jìn)行內(nèi)部電源切割,提供數(shù)十個(gè)狀態(tài)記錄暫存器,做為系統(tǒng)重啟時(shí)的初始狀態(tài)參考源。此模式的優(yōu)點(diǎn)是更低的靜態(tài)電流,通常僅需100?500奈安培,其缺點(diǎn)是并非所有的應(yīng)用都可以忍受RAM資料丟失及系統(tǒng)重啟。
電源系統(tǒng)的考量
在多電源系統(tǒng)的應(yīng)用上,必須考慮低功耗MCU的內(nèi)部電源規(guī)畫或自動(dòng)切換,以下以市電/備用電池雙電源系統(tǒng)及內(nèi)建通用序列匯流排(USB)介面,但平常由電池供電的行動(dòng)裝置來舉例說明。
?。须?備用電池雙電源系統(tǒng)
MCU平常由市電經(jīng)由交直流轉(zhuǎn)換電路供電,當(dāng)市電斷電時(shí),經(jīng)由連接在備用電源的獨(dú)立供電接腳進(jìn)行供電,同時(shí)在MCU內(nèi)部進(jìn)行電源切割,并提供一個(gè)可靠的備用電源自動(dòng)切換開關(guān),確保市電正常供電時(shí)備用電池不會(huì)持續(xù)被消耗。
但仔細(xì)考慮,其實(shí)有兩種狀況可能發(fā)生,一種是備用電池僅供電給部分低耗電的周邊電路,如32.768kHz晶振、RTC時(shí)脈電路、資料備份暫存器等。當(dāng)市電來時(shí),MCU將重新啟動(dòng);另外一種狀況是當(dāng)市電斷電時(shí),有可能MCU及部分周邊電路會(huì)被喚醒工作,然后再次進(jìn)入待機(jī)模式。智慧型電表就是此類應(yīng)用的典型代表。在此種應(yīng)用中,備用電池須要供電給整顆MCU,所以電源自動(dòng)切換開關(guān)必須能承受更高的電流,相對成本也較高。
?。畠?nèi)建USB介面行動(dòng)裝置
此類裝置平時(shí)由兩節(jié)電池供電或鋰電池供電,工作電壓可能為2.2?3伏特,當(dāng)連接到USB時(shí),USB介面轉(zhuǎn)由VBUS供電。此類低功耗MCU如果沒有內(nèi)建5伏特轉(zhuǎn)3伏特的USB介面,LDO將會(huì)產(chǎn)生下列問題,當(dāng)連接USB時(shí),必須由外掛的LDO將USB VBUS的5伏特電源轉(zhuǎn)換為3伏特電源,同時(shí)提供給MCU VDD及USB介面電路,但又必須避免LDO輸出的3伏特電源,與離線操作時(shí)的電池電源發(fā)生沖突,將會(huì)須要外加電源管理電路,增加系統(tǒng)成本及復(fù)雜度。
豐富的喚醒機(jī)制及快速喚醒時(shí)間
有許多的系統(tǒng)應(yīng)用場合,須由外部的單一訊號、鍵盤或甚至串列通訊訊號,激發(fā)MCU啟動(dòng)整體系統(tǒng)的運(yùn)作。在未被激發(fā)的時(shí)候,MCU或甚至大部分的整機(jī)須處于最低耗電的待機(jī)狀態(tài),以延長電池的壽命。
能夠在各式需求下被喚醒,也成為MCU的重要特征。MCU能擁有各式不同的喚醒方式,包括各I/O可做為激發(fā)喚醒的通道,或是由內(nèi)部整合電路(I2C)、通用異步收發(fā)器(UART)、串列周邊介面(SPI)的通道做為被外界元件觸發(fā)喚醒,或使用內(nèi)、外部的超低耗電時(shí)脈源,透過計(jì)時(shí)器來計(jì)時(shí)喚醒。諸多的喚醒機(jī)制,只要運(yùn)用得當(dāng),并配合MCU的低耗電操作切換模式,可使MCU幾乎時(shí)時(shí)處于極低功耗的狀況。
配有快速、高效率內(nèi)核的MCU,可以在每次喚醒的當(dāng)下短暫時(shí)間里,完成應(yīng)有的運(yùn)作與反應(yīng),并再次進(jìn)入深層的低待機(jī)模式,以此達(dá)到平均耗能下降的目的。但是,若喚醒后開始執(zhí)行微指令的時(shí)間因?yàn)槟承┮蛩囟涎拥煤荛L,將會(huì)使降低總體耗電的目標(biāo)大打折扣,甚至達(dá)不到系統(tǒng)反應(yīng)的要求。因此,有些MCU配合起振時(shí)間的改進(jìn),及邏輯設(shè)計(jì)的配合,使得喚醒后執(zhí)行指令的時(shí)間至少降到數(shù)個(gè)微秒之內(nèi)。
低功耗類比周邊及記憶體e#
低功耗類比周邊及記憶體
低功耗MCU在運(yùn)行時(shí),除了CPU內(nèi)核及被啟動(dòng)的數(shù)位周邊電路在工作外,愈來愈多被整合到內(nèi)部的類比周邊電路亦是耗電的主要來源。以最簡單的執(zhí)行序來分析運(yùn)行功耗,共包含下列耗電來源:CPU內(nèi)核、時(shí)脈振蕩器、嵌入式閃存記憶體及LDO本身的消耗電流。代入以下典型值數(shù)據(jù)將會(huì)更清楚顯示各個(gè)部分對耗電的影響:
運(yùn)行頻率12MHz,MCU電壓3伏特,LDO輸出1.8伏特供給CPU內(nèi)核、記憶體及其他數(shù)位電路;低功耗Cortex-M0內(nèi)核:600微安培;嵌入式快閃記憶體:1.5毫安培;低功耗12MHz晶振電路:230微安培;LDO本身的靜態(tài)消耗電流:70微安培。
總和=0.6+2+0.23+0.07=2.4毫安培,平均功耗約200μA/MHz。其中耗電比例最高的是嵌入式快閃記憶體。若要運(yùn)行在更高頻率,通常會(huì)啟動(dòng)內(nèi)建的鎖相回路(PLL)提供更高頻率的時(shí)脈源,在1.8伏特供電的典型PLL,12MHz輸入輸出、48MHz工作電流約為1?2毫安培,若不能有效降低PLL耗電,對高頻工作的低功耗MCU將是一大電流負(fù)擔(dān)。
LDO的最低靜態(tài)功耗、32.768kHz晶振電路、BOD及扭轉(zhuǎn)向列型液晶顯示器(TN LCD)驅(qū)動(dòng)電路的工作電流,都會(huì)大大影響到待機(jī)或RTC模式的功耗指標(biāo)。以低功耗應(yīng)用的熱能表為例,RTC加LCD顯示的功耗要求在3V/8微安培以下,這代表可以預(yù)估分配給下列電路的電流預(yù)算為:LDO靜態(tài)功耗0.5微安培+32.768kHz晶振及RTC電路1微安培+BOD1微安培+TN LCD驅(qū)動(dòng)4微安培+LCD玻璃1微安培+所有數(shù)位電路及類比周邊漏電流0.5微安培。這些類比周邊除了低耗電要求,同時(shí)必須兼具要求批量生產(chǎn)及溫度變化時(shí)的一致性,這對類比設(shè)計(jì)人員將是一大挑戰(zhàn)。
快速喚醒這個(gè)性能指標(biāo)也會(huì)影響到下列類比周邊的穩(wěn)定時(shí)間。當(dāng)MCU從低耗電的待機(jī)模式喚醒時(shí),首先要將LDO快速切換到高供電模式,啟動(dòng)內(nèi)部高速RC振蕩器,使能嵌入式快閃記憶體及CPU,以上所有電路的穩(wěn)定時(shí)間總和必須在數(shù)個(gè)微秒內(nèi)完成,才能符合快速喚醒的需求。
另外一個(gè)容易被忽略的設(shè)計(jì)是周邊電路啟動(dòng)電流,因?yàn)橄喈?dāng)多的可攜式裝置采用CR2032小型鋰電池,瞬間推動(dòng)力僅有數(shù)毫安培,尤其使用一段時(shí)間瞬間推動(dòng)力會(huì)更低,當(dāng)MCU被喚醒時(shí),若周邊電路啟動(dòng)電流總和太大時(shí),將會(huì)導(dǎo)致CR2032輸出電壓驟降,致使MCU重置(Reset)或工作不正常。為了避免此問題,除了降低周邊電路的啟動(dòng)電流,另一種方法是分時(shí)分段啟動(dòng)周邊電路,不要集中開啟太多耗電的電路。
平均功耗計(jì)算范例
為了讓讀者更具體了解平均功耗的計(jì)算,以新唐科技的低功耗32位元MCU Nano系列及血糖計(jì)應(yīng)用為例,進(jìn)行使用年限的預(yù)估。
此血糖計(jì)范例采用CR2032 230mAh電池,使用方式、運(yùn)行功耗及靜態(tài)功耗如表1所示。
使用年限的計(jì)算方式請參考表2。量測時(shí)間比例、顯示時(shí)間比例及待機(jī)時(shí)間比例可由表2求得。例如,量測時(shí)間比例為六次×0.25分鐘/(60×24)分鐘=0.1%。其余時(shí)間比例依此類推。量測平均電流為量測時(shí)間比例×(MCU運(yùn)行耗電流+外部量測電路耗電流+待機(jī)(含RTC)耗電流+LCD耗電流+CR2032自放電)。顯示平均電流為顯示時(shí)間比例×(待機(jī)(含RTC)耗電流+LCD耗電流+CR2032自放電)。待機(jī)平均電流為待機(jī)時(shí)間比例×(待機(jī)(含RTC)耗電流+CR2032自放電)。最后計(jì)算出使用年限約為2.77年。由于待機(jī)時(shí)間比例高達(dá)99%,故血糖計(jì)應(yīng)用待機(jī)電流為延長使用年限最重要的參數(shù)。
低功耗MCU開發(fā)須兼顧性價(jià)比要求
低功耗MCU設(shè)計(jì)是一個(gè)須多面向考慮的復(fù)雜工作,本文僅闡述基本設(shè)計(jì)理念。開發(fā)低功耗MCU產(chǎn)品時(shí),不只要挑戰(zhàn)電路設(shè)計(jì)的高困難度,更要由客戶應(yīng)用的角度考慮性價(jià)比,功能最強(qiáng)的不一定是最好的,往往性價(jià)比最適合的產(chǎn)品,才能在市場上取得成功。由于智慧電網(wǎng)、物聯(lián)網(wǎng)、遠(yuǎn)端控制、自動(dòng)化管理等低功耗、高效能應(yīng)用需求量持續(xù)增加,在可預(yù)見的未來,32位元低功耗MCU將逐漸取代8、16位元低功耗MCU,成為市場主流。
評論
查看更多