香港,2017年9月18日訊,作為中國可編程邏輯器件領(lǐng)域領(lǐng)先供應(yīng)商,廣東高云半導(dǎo)體科技股份有限公司(以下簡稱高云半導(dǎo)體)今日宣布香港高云半導(dǎo)體科技有限公司正式成立,并任命謝肇堅先生為香港公司總經(jīng)理
2017-09-18 09:30:452064 EDA技術(shù)徹底改變了數(shù)字系統(tǒng)的設(shè)計方法和實現(xiàn)手段,借助于硬件描述語言的國際標準VHDL 和強大的EDA工具,可減少設(shè)計風險并縮短周期,隨著VHDL語言使用范圍的日益擴大
2011-04-11 11:34:471842 本手冊主要描述高云半導(dǎo)體 GOWIN MCU Designer 的安裝及操作,旨在幫助用戶快速熟悉 GOWIN MCU Designer 的使用流程,提高設(shè)計效率。本手冊中的軟件界面截圖和支持的產(chǎn)品
2022-10-13 06:49:35
本手冊主要描述高云半導(dǎo)體綜合工具(GowinSynthesis?)的功能及操作,旨在幫助用戶快速熟悉 GowinSynthesis?軟件的相關(guān)功能,指導(dǎo)用戶設(shè)計,提高設(shè)計效率。本手冊中的軟件界面截圖
2022-09-30 06:37:49
半導(dǎo)體網(wǎng)站下載。硬件參考設(shè)計,可用于仿真、實例化加插用戶硬件設(shè)計后的總綜合、總布局布線。軟件參考設(shè)計,可用于加插用戶軟件設(shè)計后的總編譯、總鏈接。
2022-09-30 07:12:35
本手冊描述高云半導(dǎo)體編程工具 Gowin Programmer 的使用方法。有關(guān)本手冊中的軟件界面截圖和支持的產(chǎn)品列表等信息,參見 1.9.3.01Beta 版本。因軟件版本更新,部分信息可能會略有差異,具體以用戶軟件版本信息為準。
2022-09-29 06:17:04
Gowin 可編程通用管腳(GPIO)主要描述了高云?半導(dǎo)體 FPGA 產(chǎn)品支持的輸入輸出緩存的電平標準、分區(qū)策略和輸入輸出邏輯的功能,同時闡述了GPIO 的架構(gòu)和高云半導(dǎo)體云源?軟件用法以便客戶對 GPIO 功能和規(guī)則有更深入的理解。
2022-09-28 08:10:41
本手冊主要描述高云半導(dǎo)體在線邏輯分析儀(Gowin AnalyzerOscilloscope,以下簡稱 GAO),介紹 GAO 的配置文件及 GAO 的配置窗口使用,旨在幫助用戶快速熟悉 GAO
2022-09-29 07:18:17
VHDL硬件描述語言與和數(shù)字邏輯電路設(shè)計.侯伯亭&顧新
2020-05-11 09:22:18
VHDL硬件描述語言與和數(shù)字邏輯電路設(shè)計.侯伯亭&顧新.掃描版
2020-05-03 09:46:42
VHDL與其他傳統(tǒng)集成電路描述語言相比具有什么優(yōu)勢?VHDL語言為核心的EDA技術(shù)在醫(yī)學(xué)中的應(yīng)用
2021-05-07 06:38:41
硬件描述語言VHDL課件 硬件描述語言VHDL 數(shù)字系統(tǒng)設(shè)計分為硬件設(shè)計和軟件設(shè)計, 但是隨著計算機技術(shù)、超大規(guī)模集成電路(CPLD
2008-09-11 15:47:23
硬件描述語言Verilog(第四版)
2017-09-26 15:27:49
個人感覺:硬件描述語言(vhdl等):是為了制造cpu(類似的芯片),設(shè)計人員使用hdl設(shè)計和安排寄存器和時序電路如何組合,然后最終會生成門級網(wǎng)表,然后通過相關(guān)軟件等生成最終物理電氣電路(怎么布局
2022-02-28 06:10:16
本手冊主要描述高云半導(dǎo)體 FloorPlanner,介紹高云半導(dǎo)體云源?軟件FloorPlanner 的界面使用以及語法規(guī)范,旨在幫助用戶快速實現(xiàn)物理約束。因軟件版本更新,部分信息可能會略有差異,具體以用戶軟件版本信息為準。
2022-09-29 08:09:24
DC邏輯綜合詳解DC軟件簡介邏輯綜合DC命令DC軟件簡介DC( Design Compiler )為Synopsys公司邏輯合成工具。DC得到全球60多個半導(dǎo)體廠商、380多個工藝庫的支持。據(jù)
2021-07-29 08:07:14
支持大規(guī)模設(shè)計的分解和已有設(shè)計的再利用功能。4.門級網(wǎng)表對于用 VHDL 完成的一個確定的設(shè)計,可以利用 EDA 工具進行邏輯綜合和優(yōu)化,并自動把VHDL 描述設(shè)計轉(zhuǎn)變成門級網(wǎng)表。5.獨立性VHDL 對設(shè)計的描述具有相對獨立性,設(shè)計者可以不懂硬件的結(jié)構(gòu),也不必對最終設(shè)計實現(xiàn)的目標器件有很深入地了解。
2018-09-07 09:04:45
Verilog HDL硬件描述語言
2013-01-13 14:40:20
Verilog_HDL硬件描述語言 FPGA的資料
2013-02-26 14:03:42
[VHDL硬件描述語言與和數(shù)字邏輯電路設(shè)計].侯伯亭&顧新.掃描版
2020-05-21 09:25:46
verilog+hdl硬件描述語言 初學(xué)者的福音 幫助廣大初學(xué)者步入此行
2013-08-12 23:47:12
verilog硬件描述語言課程講義
2012-08-06 11:35:33
自定義擴展并進行各類視頻,工業(yè)應(yīng)用等驗證。完全自主研發(fā)的Gowin云源軟件能夠完成Combat板卡的綜合、布局、布線、產(chǎn)生數(shù)據(jù)流文件及下載文件等FPGA開發(fā)全流程支持。開發(fā)板圖片:系統(tǒng)框架:高云半導(dǎo)體
2022-07-04 20:07:23
DescriptionLanguage)是IEEE工業(yè)標準硬件描述語言,是隨著可編程邏輯器件(PLD)的發(fā)展而發(fā)展起來的。它是一種面向設(shè)計、多層次的硬件描述語言,是集行為描述、RTL描述、門級描述功能為一體的語言,并已
2019-06-18 07:45:03
本文介紹應(yīng)用美國ALTERA公司的MAX+PLUSⅡ平臺,使用VHDL硬件描述語言實現(xiàn)的十六路彩燈控制系統(tǒng)。
2021-04-19 07:43:57
VHDL(Very High Speed Integrated Circuit Hardware Description Language)是IEEE工業(yè)標準硬件描述語言,是隨著可編程邏輯
2019-08-28 08:05:46
可編程邏輯器件(PLD)的發(fā)展而發(fā)展起來的。它是一種面向設(shè)計、多層次的硬件描述語言,是集行為描述、RTL描述、門級描述功能為一體的語言,并已成為描述、驗證和設(shè)計數(shù)字系統(tǒng)中最重要的標準語言之一。由于VHDL
2019-08-08 07:08:00
TD支持哪些硬件描述語言,支持混合語言嗎?
2023-08-11 08:21:10
)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點。HDL硬件描述語言(HDL)是一種用來設(shè)計數(shù)字邏輯系統(tǒng)和描述數(shù)字電路的語言,常用的主要有VHDL、Verilog HDL、System Verilog 和 System C。VHDL是一種用于電路設(shè)計的高級
2021-12-22 07:39:43
如何使用Verilog硬件描述語言實現(xiàn)AES密碼算法?
2021-04-14 06:29:10
本書簡要介紹了Verilog硬件描述語言的基礎(chǔ)知識,包括語言的基本內(nèi)容和基本結(jié)構(gòu) ,以及利用該語言在各種層次上對數(shù)字系統(tǒng)的建模方法。書中列舉了大量實例,幫助讀者掌握語
2006-03-27 23:44:08101 VHDL硬件描述語言教學(xué):包括fpga講義,VHDL硬件描述語言基礎(chǔ),VHDL語言的層次化設(shè)計的教學(xué)幻燈片
2006-03-27 23:46:4993 2008-09-03 12:58:4139 數(shù)字系統(tǒng)設(shè)計分為硬件設(shè)計和軟件設(shè)計, 但是隨著計算機技術(shù)、超大規(guī)模集成電路(CPLD、FPGA)的發(fā)展和硬件描述語言(HDL, Hardware Description Language)的出現(xiàn),軟、硬件設(shè)計之間的界
2008-09-11 15:15:5690
全面地介紹了VHDL硬件描述語言的基本知識和利用VHDL進行數(shù)字電路系統(tǒng)設(shè)計的方法。全書共分13章:第1-6
2008-09-11 15:45:271333 [學(xué)習要求] 掌握VHDL硬件描述語言的基本語法和源文件的結(jié)構(gòu),學(xué)會用VHDL硬件描述語言設(shè)計典型數(shù)字邏輯電路。[重點與難點]重點:VHDL語言的程序結(jié)構(gòu);VHDL語言的數(shù)據(jù)類型及數(shù)
2009-03-18 20:02:3547 本書簡要介紹了Verilog硬件描述語言的基礎(chǔ)知識,包括語言的基本內(nèi)容和基本結(jié)構(gòu) ,以及利用該語言在各種層次上對數(shù)字系統(tǒng)的建模方法。書中列舉了大量實例,幫助讀者掌握語言
2009-07-20 11:36:350 VHDL語言概述:本章主要內(nèi)容:硬件描述語言(HDL)VHDL語言的特點VHDL語言的開發(fā)流程
1.1 1.1 硬件描述語言( 硬件描述語言(HDL HDL)H
2009-08-09 23:13:2047 VHDL語言描述數(shù)字系統(tǒng):本章介紹用 VHDL 描述硬件電路的一些基本手段和基本方法。 VHDL 語言是美國國防部在 20 世紀 80 年代初為實現(xiàn)其高速集成電路計劃(VHSIC)而提出的
2009-09-01 09:02:4037 VHDL硬件描述語言與數(shù)字邏輯電路設(shè)計:本書系統(tǒng)地介紹了一種硬件描述語言,即VHDL語言設(shè)計數(shù)字邏輯電路和數(shù)字系統(tǒng)的新方法。這是電子電路設(shè)計方法上一次革命性的變化,也是邁
2010-02-06 16:55:22359 本書簡要介紹了Verilog 硬件描述語言的基礎(chǔ)知識,包括語言的基本內(nèi)容和基本結(jié)構(gòu),以及利用該語言在各種層次上對數(shù)字系統(tǒng)的建模方法。書中列舉了大量實例,幫助讀者掌握
2010-07-02 14:55:51124 實驗?zāi)康?
1、 熟悉用硬件描述語言(VHDL)設(shè)計一般狀態(tài)機所包含的幾個基本部分;2、 掌握用硬件描述語言(VHDL)設(shè)計Moore型和Mealy型有限狀態(tài)機的方法;3、 了解狀態(tài)
2010-09-03 09:48:170 實驗六、VHDL的基本描述語句設(shè)計一? 實驗?zāi)康?掌握VHDL語言的基本結(jié)構(gòu)及設(shè)計的輸入方法。2掌握VHDL語言的基本描述語句的使用方法。二? 實驗設(shè)備
2009-03-13 19:23:571998 摘要:從數(shù)字系統(tǒng)設(shè)計的性質(zhì)出發(fā),結(jié)合目前迅速發(fā)展的芯片系統(tǒng),比較、研究各種硬件描述語言;詳細闡述各種語言的發(fā)展歷史、體系結(jié)構(gòu)和設(shè)計方法;探討未來
2009-06-20 11:59:071397 VHDL和Verilog HDL語言對比
Verilog HDL和VHDL都是用于邏輯設(shè)計的硬件描述語言,并且都已成為IEEE標準。VHDL是在1987年成為IEEE標準,Verilog HDL
2010-02-09 09:01:1710317 采用CPLD/FPGA的VHDL語言電路優(yōu)化原理設(shè)計
VHDL(Very High Speed Integrated Circuit Hardware Description Language)是IEEE工業(yè)標準硬件描述語言,是隨著可編程邏輯器件(PLD)的發(fā)展而發(fā)展起
2010-03-19 11:38:022318 VHDL(Very High Speed Integrated CIRCUITHARDWARE DESCRIPTION Language)是IEEE工業(yè)標準硬件描述語言,是隨著可編程邏輯器件(PLD)的發(fā)展而發(fā)展起來的。
2012-03-02 09:16:053822 verilog硬件描述語言課程講義
2012-05-21 15:01:2933 電子發(fā)燒友網(wǎng)站提供《[VHDL硬件描述語言與和數(shù)字邏輯電路設(shè)計].侯伯亭&顧新.掃描版.txt》資料免費下載
2012-07-10 18:32:330 電子發(fā)燒友網(wǎng)核心提示 :硬件描述語言HDL是一種用形式化方法描述數(shù)字電路和系統(tǒng)的語言。 利用這種語言,數(shù)字電路系統(tǒng)的設(shè)計可以從上層到下層(從抽象到具體)逐層描述自己的設(shè)
2012-10-15 10:36:083385 電子發(fā)燒友網(wǎng)核心提示 :目前,硬件描述語言(HDL)可謂是百花齊放,有VHDL、Superlog、Verilog、SystemC、Cynlib C++、C Level等等。電子發(fā)燒友網(wǎng)小編今天就帶大家一起來了解下幾種具有代表
2012-10-15 10:51:384127 電子發(fā)燒友網(wǎng)站提供《經(jīng)典教材-VHDL硬件描述語言與數(shù)字邏輯電路設(shè)計(第三版).txt》資料免費下載
2014-08-27 11:41:090 Verilog硬件描述語言參考手冊,Verilog語法內(nèi)容介紹
2015-11-12 17:20:370 Verilog HDL硬件描述語言
有需要的下來看看
2015-12-29 15:31:270 vhdl語言,第二章介紹。關(guān)于數(shù)字系統(tǒng)設(shè)計方面的知識。
2016-01-18 14:41:550 硬件描述語言VHDL簡介,好東西,喜歡的朋友可以下載來學(xué)習。
2016-02-19 17:19:500 VHDL語言編程學(xué)習之VHDL硬件描述語言
2016-09-01 15:27:270 VHDL語言編程學(xué)習Verilog硬件描述語言
2016-09-01 15:27:270 硬件描述語言VHDL的學(xué)習文檔,詳細的介紹了VHDL
2016-09-02 17:00:5312 Verilog HDL硬件描述語言,感興趣的小伙伴們可以瞧一瞧。
2016-11-11 11:20:1111 硬件描述語言Verilog(第四版),感興趣的小伙伴們可以瞧一瞧。
2016-11-11 11:20:110 VHDL硬件描述語言與數(shù)字邏輯電路設(shè)計,感興趣的小伙伴們可以瞧一瞧。
2016-11-10 14:20:340 到一塊集成電路中是現(xiàn)在數(shù)字電子技術(shù)教學(xué)的重要內(nèi)容。 要讓同學(xué)學(xué)會VHDL,教師首先應(yīng)該自己先學(xué)會,但是學(xué)習VHDL語言需要能提供文件輸入,邏輯綜合、編譯和仿真的語言環(huán)境,現(xiàn)在向各位推薦一個語言環(huán)境ALTERA公司的Max+plusⅡ軟件,該軟件可以以圖形方式、文
2017-12-05 09:00:3120 數(shù)字系統(tǒng)設(shè)計分為硬件設(shè)計和軟件設(shè)計, 但是隨著計算機技術(shù)、超大規(guī)模集成電路(CPLD、FPGA)的發(fā)展和硬件描述語言(HDL, Hardware Description Language)的出現(xiàn)
2017-12-05 10:45:3212 與其他的硬件描述語言相比,VHDL具有更強的行為描述能力,從而決定了他成為系統(tǒng)設(shè)計領(lǐng)域最佳的硬件描述語言。強大的行為描述能力是避開具體的器件結(jié)構(gòu),從邏輯行為上描述和設(shè)計大規(guī)模電子系統(tǒng)的重要保證。
2018-01-29 13:50:026783 作為國內(nèi)領(lǐng)先的可編程邏輯器件供應(yīng)商,廣東高云半導(dǎo)體科技股份有限公司(以下簡稱高云半導(dǎo)體)今日宣布成立香港研發(fā)中心,新成立的研發(fā)中心位于香港科學(xué)園二期浚湖樓,這是繼濟南、上海、廣州、美國硅谷四大研發(fā)
2018-04-13 12:37:003879 國國防部確認為標準硬件描述語言 。Verilog HDL是一種硬件描述語言(HDL:Hardware Description Language),以文本形式來描述數(shù)字系統(tǒng)硬件的結(jié)構(gòu)和行為的語言,用它可以表示邏輯電路圖、邏輯表達式,還可以表示數(shù)字邏輯系統(tǒng)所完成的邏輯功能。
2018-03-23 16:43:13121931 1987年, VHDL被正式確定為IEEE 1076標準。 VHDL是一種強類型語言, 具有豐富的表達能力, 可使各種復(fù)雜度(系統(tǒng)級、 電路板級、 芯片級、 門級)的電路網(wǎng)絡(luò)在同一抽象程度上被描述
2018-03-30 11:20:159 VHDL語言是一種在EDA設(shè)計中廣泛流行的硬件描述語言,主要用于描述數(shù)字系統(tǒng)的結(jié)構(gòu)、行為、功能和接口。除了含有許多具有硬件特征的語句外,VHDL語言的句法、語言形式和描述風格十分類似于一般的計算機高級語言,是目前硬件描述語言中應(yīng)用最為廣泛的一種。
2018-03-30 16:04:2721 本文檔詳細介紹的是FPGA教程之AHDL硬件描述語言的詳細資料說明主要內(nèi)容包括了:1 硬件描述語言(HDL)概述,2 Altera 的硬件描述語言AHDL,3 AHDL電路設(shè)計舉例
2019-02-27 17:27:5616 本文檔的主要內(nèi)容詳細介紹的是VHDL硬件描述語言入門教程資料免費下載包括了:1. VHDL語言基礎(chǔ),2. VHDL基本結(jié)構(gòu),3. VHDL語句,4. 狀態(tài)機在VHDL中的實現(xiàn),5. 常用電路VHDL程序,6. VHDL仿真,7. VHDL綜合
2019-04-08 08:00:0041 本文檔的主要內(nèi)容詳細介紹的是基于Verilog硬件描述語言的IEEE標準硬件描述語言資料合集免費下載:1995、2001、2005;SystemVerilog標準:2005、2009
2020-06-18 08:00:0010 VHDL是一種用來描述數(shù)字邏輯系統(tǒng)的“編程語言”。它通過對硬件行為的直接描述來實現(xiàn)對硬件的物理實現(xiàn),代表了當今硬件設(shè)計的發(fā)展方向。VHDL是為了滿足邏輯設(shè)計過程中的各種需求而設(shè)計的。
2020-04-23 15:51:032362 什么是vhdl語言 VHDL 的英文全名是VHSIC Hardware Description Language(VHSIC硬件描述語言)。VHSIC是Very High Speed
2020-04-23 15:58:4910242 VHDL是一種硬件描述語言,于1983年被IEEE制定為國際標準IEEE1076。近年來國內(nèi)引進和出版了不少教材,使其在國內(nèi)得到迅速推廣。由于VHDL最初目的是為了實現(xiàn)硬件的建模而被提出的,所以
2020-09-11 18:03:092236 本文檔的主要內(nèi)容詳細介紹的是基于VHDL硬件描述語言,對基帶信號進行FSK調(diào)制。
2021-01-19 14:34:0019 本文檔的主要內(nèi)容詳細介紹的是基于VHDL硬件描述語言實現(xiàn)CPSK調(diào)制的程序及仿真。
2021-01-19 14:34:1511 本文檔的主要內(nèi)容詳細介紹的是使用VHDL硬件描述語言實現(xiàn)基帶信號的MASK調(diào)制的程序與仿真。
2021-01-19 14:34:1713 本文檔的主要內(nèi)容詳細介紹的是使用VHDL硬件描述語言實現(xiàn)基帶信號的MFSK調(diào)制的程序與仿真。
2021-01-19 14:34:194 本文檔的主要內(nèi)容詳細介紹的是如何使用VHDL硬件描述語言實現(xiàn)基帶信號的MPSK調(diào)制。
2021-01-19 14:34:212 本文檔的主要內(nèi)容詳細介紹的是使用VHDL硬件描述語言實現(xiàn)基帶碼發(fā)生器的程序設(shè)計與仿真免費下載。
2021-01-20 13:44:1611 本文檔的主要內(nèi)容詳細介紹的是硬件描述語言VHDL及其應(yīng)用的詳細說明。
2021-01-21 16:02:1121 本文檔的主要內(nèi)容詳細介紹的是VHDL的硬件描述語言基礎(chǔ)詳細資料說明包括了:簡介,基本結(jié)構(gòu),基本數(shù)據(jù)類型,設(shè)計組合電路,設(shè)計時序電路,設(shè)計狀態(tài)機,大規(guī)模電路的層次化設(shè)計,F(xiàn)unction and Procedure
2021-01-21 17:03:1618 本文檔的主要內(nèi)容詳細介紹的是VHDL硬件描述語言的學(xué)習課件免費下載包括了:VHDL概述,VHDL數(shù)據(jù)類型與數(shù)據(jù)對象,VHDL命令語句
2021-01-22 08:00:005 本文檔的主要內(nèi)容詳細介紹的是Verilog硬件描述語言的學(xué)習課件免費下載。
2021-01-22 12:13:4017 CN0540硬件描述語言設(shè)計
2021-03-23 00:07:264 Verilog HDL是一種以文本形式描述數(shù)字系統(tǒng)硬件的結(jié)構(gòu)和行為的硬件描述語言,也可描述邏輯電路圖、邏輯表達式等。Verilog HDL和VHDL是目前主流的、最受歡迎的兩種硬件描述語言。
2021-07-23 14:36:559910 VHDL與Verilog硬件描述語言在數(shù)字電路的設(shè)計中使用的非常普遍,無論是哪種語言,仿真都是必不可少的。而且隨著設(shè)計復(fù)雜度的提高,仿真工具的重要性就越來越凸顯出來。在一些
2021-08-04 14:16:443307 個人感覺:硬件描述語言(vhdl等):是為了制造cpu(類似的芯片),設(shè)計人員使用hdl設(shè)計和安排寄存器和時序電路如何組合,然后最終會生成門級網(wǎng)表,然后通過相關(guān)軟件等生成最終物理電氣電路(怎么布局
2022-01-13 15:09:460 HDLBits 是一組小型電路設(shè)計習題集,使用 Verilog/SystemVerilog 硬件描述語言 (HDL) 練習數(shù)字硬件設(shè)計~
2022-08-31 09:06:591168 基于硬件描述語言HDL,抽象出HLS(High-Level Synthesis)(翻譯為高層次綜合?怎么聽起來都沉得別扭)技術(shù),通過高層設(shè)計去隱藏很多底層邏輯和細節(jié),讓FPGA的開發(fā)更加簡單。
2022-09-05 09:12:48704 關(guān)系,高云半導(dǎo)體將引入DSim Cloud作為高云半導(dǎo)體FPGA的EDA解決方案。Metrics DSim Cloud是第一個支持SystemVerilog和VHDL設(shè)計語言、特性齊全、基于云的仿真器
2022-10-26 12:15:091078 邏輯綜合是電子設(shè)計自動化(EDA)中的一個重要步驟,用于將高級語言或硬件描述語言(HDL)表示的電路描述轉(zhuǎn)換為門級電路的過程。
2023-06-19 17:06:011936 VHDL與Verilog硬件描述語言在數(shù)字電路的設(shè)計中使用的非常普遍,無論是哪種語言,仿真都是必不可少的。而且隨著設(shè)計復(fù)雜度的提高,仿真工具的重要性就越來越凸顯出來。在一些
2023-09-09 10:16:56721 芯片燒錄行業(yè)領(lǐng)導(dǎo)者-昂科技術(shù)近日發(fā)布最新的燒錄軟件更新及新增支持的芯片型號列表,其中GOWIN高云半導(dǎo)體的非易失性FPGA GW2AN-UV9XUG256已經(jīng)被昂科的通用燒錄平臺AP8000所支持
2024-03-19 18:35:1917
評論
查看更多