ad9850應(yīng)用電路四:
AD9850 時(shí)鐘發(fā)生器在擴(kuò)頻接收器中的應(yīng)用
ad9850應(yīng)用電路五:
AD9850是美國(guó)AD公司生產(chǎn)的高集成度的DDS合成芯片。它采用32位相位累加器,截?cái)喑?4位,輸入正弦查詢(xún)表,查詢(xún)表輸出截?cái)喑?0位,輸入到DAC。DAC輸出兩個(gè)互補(bǔ)的模擬電流,接到濾波器上。但是AD9850直接產(chǎn)生的信號(hào)幅度只有2V左右,而且是單極性的。而測(cè)試的時(shí)候需要的是雙極性的正弦信號(hào),因此DDS輸出的信號(hào)還要經(jīng)過(guò)隔直和放大。AD9850輸出的信號(hào)經(jīng)過(guò)RC高通濾波器,將直流分量濾除,輸出交流信號(hào),再經(jīng)放大器放大,電壓跟隨,輸出幅度適當(dāng)、帶載能力較強(qiáng)的信號(hào)源。電路如圖所示。
ad9850應(yīng)用電路六:
圖3為AD9850和單片機(jī)89C51構(gòu)成的數(shù)控信號(hào)發(fā)生器為了減少電路連線,AD9850與單片機(jī)之間采用串行連接方式,回參考時(shí)鐘由125MHZ的晶體振蕩器產(chǎn)生89C51串行口設(shè)置為方式0輸出,TXD作為時(shí)鐘信號(hào)與W-CLK相連,RXD作為數(shù)據(jù)信號(hào)與Dr相連,地址譯碼信號(hào)和WR經(jīng)或非后與FR-UD相連,主復(fù)位RESET由單片機(jī)的P,2控制。程序編寫(xiě)時(shí)要注意:先發(fā)送40位頻率相位控制字低位字節(jié)的低位,再發(fā)送高位字節(jié),40位控制字分5個(gè)字節(jié)單元發(fā)送,每個(gè)字節(jié)是否發(fā)送完可通過(guò)查詢(xún)串行口控制寄存器SCON中的TI位,5個(gè)單元的控制字發(fā)送完后,單片機(jī)通過(guò)執(zhí)行一條寫(xiě)指令MOVX@DPTR,A就可以完成更新輸出頻率和相位。圖3中DAC正輸出端IOUT驅(qū)動(dòng)2002、5極點(diǎn)低通濾波器,而濾波器后面又接一個(gè)2002負(fù)載,使等效負(fù)載為1002。DAC互補(bǔ)輸出電流驅(qū)動(dòng)1002負(fù)載。輸出的正弦信號(hào)連到比較器的VINP端,DAC兩個(gè)輸出間的100K2分壓輸出被電容去耦后,用作內(nèi)部比較器的參考電壓。
評(píng)論
查看更多