PCM63P是BB公司采用獨(dú)特雙DAC共線結(jié)構(gòu)生產(chǎn)的超低失真20位精密DAC芯片。該結(jié)構(gòu)可消除有害的數(shù)模感應(yīng)干擾誤差和其它雙極性零點(diǎn)附近的非線性,因此,PCM63P的噪聲非常低,最大SNR為116dB同時(shí)具有16倍的過(guò)采樣率和快速建立時(shí)間電流輸出2mA階躍時(shí)為200ns。下面是PCM63P的主要特點(diǎn):1、是一種共線的20位音頻DAC;2、可近于理想地在低電平工作;3、輸出無(wú)數(shù)模感應(yīng)干擾;4、可快速(200ns)電流輸出(±2ms);5、帶有工業(yè)標(biāo)準(zhǔn)的串行輸入接口;6、超低失真,最大-96dB(無(wú)外部調(diào)整);PCM63P采用的這種新的互補(bǔ)線性結(jié)構(gòu)也稱雙DAC共線結(jié)構(gòu),該結(jié)構(gòu)可在兩個(gè)方向上以小的階躍離開(kāi)零點(diǎn),從而避免了任何誤操作或"大"的線性誤差,同時(shí)可提供一個(gè)絕對(duì)值電流輸出。PCM63P的低電平性能確保了它的20位精度,尤其是在臨界的雙極性零點(diǎn)附近。在PCM63P芯片中,DAC的串行數(shù)據(jù)輸入位都在時(shí)鐘CLK的上升沿觸發(fā),DAC的串行到并行數(shù)據(jù)的轉(zhuǎn)換是在使能信號(hào)LE的下降沿進(jìn)行的。電路圖如下所示:
圖 PCM63P內(nèi)部功能電路圖
評(píng)論
查看更多