電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>電子技術(shù)應(yīng)用>電路原理圖>IC應(yīng)用電路圖>MAX9489/MAX9471多輸出時鐘發(fā)生器構(gòu)建集成時鐘源

MAX9489/MAX9471多輸出時鐘發(fā)生器構(gòu)建集成時鐘源

收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴

評論

查看更多

相關(guān)推薦

時鐘發(fā)生器由哪些部分組成?鎖相環(huán)pll的特點是什么?

時鐘發(fā)生器由哪些部分組成?鎖相環(huán)pll的特點是什么?如何用硬件配置pll? 時鐘發(fā)生器是指通過特定的電路設(shè)計產(chǎn)生適合各種電子設(shè)備使用的時鐘信號的器件。時鐘發(fā)生器由多個部分組成,其中最核心的是鎖相環(huán)
2023-10-13 17:39:5099

9ZXL1951D PCIe 時鐘發(fā)生器評估板用戶指南

9ZXL1951D PCIe 時鐘發(fā)生器評估板用戶指南
2023-07-07 19:19:110

評估低抖動PLL時鐘發(fā)生器的電源噪聲抑制

本文討論電源噪聲干擾對基于PLL的時鐘發(fā)生器的影響,并介紹幾種用于評估由此產(chǎn)生的確定性抖動(DJ)的測量技術(shù)。派生關(guān)系顯示了如何使用頻域雜散測量來評估時序抖動行為。實驗室臺架測試結(jié)果用于比較測量技術(shù),并演示如何可靠地評估參考時鐘發(fā)生器的電源噪聲抑制(PSNR)性能。
2023-04-11 11:06:39478

9ZXL1951D PCIe 時鐘發(fā)生器評估板用戶指南

9ZXL1951D PCIe 時鐘發(fā)生器評估板用戶指南
2023-03-21 19:21:130

CY25200可編程時鐘發(fā)生器英文手冊

CY25200是一種具有擴頻功能的可編程時鐘發(fā)生器。擴頻在小范圍內(nèi)調(diào)制輸出時鐘頻率,擴展能量并降低能量峰值。這是一種在各種應(yīng)用中降低EMI的強大技術(shù)。它使用外部參考時鐘或晶體作為輸入。它還使用PLL生成擴展頻譜輸出時鐘,該時鐘可以與輸入頻率不同。最多有六個輸出時鐘可用,其中兩個可以是REFCLK。
2023-02-14 16:19:040

采用MAX9489/MAX9471多路輸出時鐘發(fā)生器集成時鐘方案

與典型的“本地”時鐘解決方案相比,使用集成多輸出時鐘發(fā)生器具有許多優(yōu)勢。本文討論集中式時鐘發(fā)生器(如MAX9489MAX9471)在降低系統(tǒng)成本、良好信號完整性和消除干擾方面的優(yōu)勢。它包括電路板設(shè)計,說明如何使用中央時鐘克服一些基本設(shè)計挑戰(zhàn)。
2023-02-09 11:57:14706

MAX9471ETP+T 時鐘/定時 - 時鐘發(fā)生器,PLL,頻率合成器

電子發(fā)燒友網(wǎng)為你提供Maxim(Maxim)MAX9471ETP+T相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊,更有MAX9471ETP+T的引腳圖、接線圖、封裝手冊、中文資料、英文資料,MAX9471ETP+T真值表,MAX9471ETP+T管腳等資料,希望可以幫助到廣大的電子工程師們。
2023-02-07 18:34:57

MAX9471ETP+ 時鐘/定時 - 時鐘發(fā)生器,PLL,頻率合成器

電子發(fā)燒友網(wǎng)為你提供Maxim(Maxim)MAX9471ETP+相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊,更有MAX9471ETP+的引腳圖、接線圖、封裝手冊、中文資料、英文資料,MAX9471ETP+真值表,MAX9471ETP+管腳等資料,希望可以幫助到廣大的電子工程師們。
2023-02-07 18:34:37

極景微發(fā)布超小封裝PCIe5.0時鐘發(fā)生器

極景微發(fā)布超小封裝PCIe5.0時鐘發(fā)生器日前,極景微(UltraSilicon)宣布,推出兩款支持PCIe5.0接口標(biāo)準(zhǔn)的1輸出及2輸出時鐘發(fā)生器,分別為US6D101和US6D102。該芯片具有
2023-02-02 15:25:54684

TI時鐘發(fā)生器CDCE62005

具有集成雙路 VCO 的 5/10 路輸出時鐘發(fā)生器/抖動消除 Function Clock generator Number of outputs 5 Output
2022-12-02 13:47:31

TI時鐘發(fā)生器CDCE62002

具有集成雙路 VCO 的 4 路輸出時鐘發(fā)生器/抖動消除 Function Clock generator Number of outputs 2 Output
2022-12-02 13:47:24

TI時鐘發(fā)生器LMH1983

具有音頻時鐘的 3G/高清/標(biāo)清視頻時鐘發(fā)生器 Function Clock generator Number of outputs 4 Output frequency
2022-12-02 13:47:21

超低抖動時鐘發(fā)生器如何優(yōu)化串行鏈路系統(tǒng)性能

超低抖動時鐘發(fā)生器如何優(yōu)化串行鏈路系統(tǒng)性能
2022-11-04 09:50:150

低抖動時鐘發(fā)生器

AC1571時鐘發(fā)生器一款基于PLL的、適用于5G基站應(yīng)用的時鐘發(fā)生器。采用數(shù)字鎖相環(huán)技術(shù),以實現(xiàn)最佳的高頻低相噪性能,具有低功耗和高PSRR能力。采用ADPLL技術(shù),管腳兼容843N571,可以
2022-08-11 16:26:33

一個帶有COB的1Hz時鐘發(fā)生器電路

這是帶有板上芯片(COB)的1Hz時鐘發(fā)生器電路。通常,為數(shù)字時鐘和計數(shù)電路應(yīng)用產(chǎn)生1Hz時鐘的電路將IC與晶體和微調(diào)電容器等結(jié)合使用。
2022-06-07 10:43:501598

Cypress時鐘發(fā)生器的分類,它有哪些應(yīng)用

。Cypress時鐘發(fā)生器兼容大量增值性能,如VCXO,擴頻和輸出相位校準(zhǔn),及其兼容流行接口標(biāo)準(zhǔn)的參考時鐘/3.0,如PCIe1.0/2.0/3.0、10GbE、SATA1.0/2.0和USB1.0
2022-04-22 09:02:09679

時鐘發(fā)生器AD9516-0技術(shù)手冊

時鐘發(fā)生器AD9516-0技術(shù)手冊
2022-01-25 15:59:424

集成2.5 GHz壓控振蕩數(shù)據(jù)表的AD9517-1 12輸出時鐘發(fā)生器

集成2.5 GHz壓控振蕩數(shù)據(jù)表的AD9517-1 12輸出時鐘發(fā)生器
2021-06-17 15:57:386

集成2.0 GHz壓控振蕩數(shù)據(jù)表的AD9518-3 6輸出時鐘發(fā)生器

集成2.0 GHz壓控振蕩數(shù)據(jù)表的AD9518-3 6輸出時鐘發(fā)生器
2021-06-17 15:38:273

集成2.2 GHz壓控振蕩數(shù)據(jù)表的AD9517-2 12輸出時鐘發(fā)生器

集成2.2 GHz壓控振蕩數(shù)據(jù)表的AD9517-2 12輸出時鐘發(fā)生器
2021-06-17 12:31:303

AD9517-0 12輸出時鐘發(fā)生器集成2.8 GHz壓控振蕩數(shù)據(jù)表

AD9517-0 12輸出時鐘發(fā)生器,集成2.8 GHz壓控振蕩數(shù)據(jù)表
2021-06-16 12:14:494

AD9516-3:14輸出時鐘發(fā)生器,集成2.0 GHz壓控振蕩數(shù)據(jù)表

AD9516-3:14輸出時鐘發(fā)生器集成2.0 GHz壓控振蕩數(shù)據(jù)表
2021-05-25 12:00:102

AD9516-0:14-集成2.8 GHz壓控振蕩數(shù)據(jù)表的輸出時鐘發(fā)生器

AD9516-0:14-集成2.8 GHz壓控振蕩數(shù)據(jù)表的輸出時鐘發(fā)生器
2021-05-24 15:33:398

時鐘發(fā)生器性能對數(shù)據(jù)轉(zhuǎn)換的影響

(ADC/DAC))和本振(LO)要求采用低抖動參考時鐘以提高性能。其他基帶組件也要求各種頻率的時鐘。表1.時鐘發(fā)生器——典型性能表2.時鐘分配產(chǎn)品——典型性能圖1.面向采用MIMO架構(gòu)的典型LTE
2018-10-18 11:29:03

AD9576:雙鎖相環(huán)異步時鐘發(fā)生器數(shù)據(jù)表

AD9576:雙鎖相環(huán)異步時鐘發(fā)生器數(shù)據(jù)表
2021-05-16 12:57:550

AD9531:3通道時鐘發(fā)生器,24輸出數(shù)據(jù)表

AD9531:3通道時鐘發(fā)生器,24輸出數(shù)據(jù)表
2021-05-15 15:24:0711

AD9575:網(wǎng)絡(luò)時鐘發(fā)生器,雙輸出數(shù)據(jù)表

AD9575:網(wǎng)絡(luò)時鐘發(fā)生器,雙輸出數(shù)據(jù)表
2021-05-09 11:06:441

AD9573:PCI-Express時鐘發(fā)生器IC,PLL內(nèi)核,分頻,雙輸出數(shù)據(jù)表

AD9573:PCI-Express時鐘發(fā)生器IC,PLL內(nèi)核,分頻,雙輸出數(shù)據(jù)表
2021-05-08 20:05:055

AD9520-4:12集成1.6 GHz壓控振蕩數(shù)據(jù)表的LVPECL/24 CMOS輸出時鐘發(fā)生器

AD9520-4:12集成1.6 GHz壓控振蕩數(shù)據(jù)表的LVPECL/24 CMOS輸出時鐘發(fā)生器
2021-05-07 09:37:399

AD9517-4:12輸出時鐘發(fā)生器,集成1.6 GHz壓控振蕩數(shù)據(jù)表

AD9517-4:12輸出時鐘發(fā)生器,集成1.6 GHz壓控振蕩數(shù)據(jù)表
2021-04-30 15:51:4210

集成2.2 GHz VCO數(shù)據(jù)表的AD9522-2:12 LVDS/24 CMOS輸出時鐘發(fā)生器

集成2.2 GHz VCO數(shù)據(jù)表的AD9522-2:12 LVDS/24 CMOS輸出時鐘發(fā)生器
2021-04-29 20:28:1211

AD9522-4:12集成1.6 GHz壓控振蕩數(shù)據(jù)表的LVDS/24 CMOS輸出時鐘發(fā)生器

AD9522-4:12集成1.6 GHz壓控振蕩數(shù)據(jù)表的LVDS/24 CMOS輸出時鐘發(fā)生器
2021-04-29 19:06:061

AD9516-2:14-集成2.2 GHz壓控振蕩數(shù)據(jù)表的輸出時鐘發(fā)生器

AD9516-2:14-集成2.2 GHz壓控振蕩數(shù)據(jù)表的輸出時鐘發(fā)生器
2021-04-28 19:52:580

AD9522-5:12 LVDS/24 CMOS輸出時鐘發(fā)生器數(shù)據(jù)表

AD9522-5:12 LVDS/24 CMOS輸出時鐘發(fā)生器數(shù)據(jù)表
2021-04-28 10:53:010

AD9522-3:12集成2 GHz壓控振蕩數(shù)據(jù)表的LVDS/24 CMOS輸出時鐘發(fā)生器

AD9522-3:12集成2 GHz壓控振蕩數(shù)據(jù)表的LVDS/24 CMOS輸出時鐘發(fā)生器
2021-04-28 10:38:367

AD9551:多業(yè)務(wù)時鐘發(fā)生器數(shù)據(jù)表

AD9551:多業(yè)務(wù)時鐘發(fā)生器數(shù)據(jù)表
2021-04-28 10:30:520

AD9516-5:14-輸出時鐘發(fā)生器數(shù)據(jù)表

AD9516-5:14-輸出時鐘發(fā)生器數(shù)據(jù)表
2021-04-27 21:41:195

AD9520-5:12 LVPECL/24 CMOS輸出時鐘發(fā)生器數(shù)據(jù)表

AD9520-5:12 LVPECL/24 CMOS輸出時鐘發(fā)生器數(shù)據(jù)表
2021-04-27 21:31:552

AD9530:4 CML輸出、低抖動時鐘發(fā)生器,集成5.4 GHz壓控振蕩數(shù)據(jù)表

AD9530:4 CML輸出、低抖動時鐘發(fā)生器,集成5.4 GHz壓控振蕩數(shù)據(jù)表
2021-04-24 12:02:380

AD9520-2:12集成2.2 GHz壓控振蕩數(shù)據(jù)表的LVPECL/24 CMOS輸出時鐘發(fā)生器

AD9520-2:12集成2.2 GHz壓控振蕩數(shù)據(jù)表的LVPECL/24 CMOS輸出時鐘發(fā)生器
2021-04-18 16:07:526

AD9516-1:14-集成2.5 GHz壓控振蕩數(shù)據(jù)表的輸出時鐘發(fā)生器

AD9516-1:14-集成2.5 GHz壓控振蕩數(shù)據(jù)表的輸出時鐘發(fā)生器
2021-04-18 12:00:332

AD9520-1:12集成2.5 GHz壓控振蕩數(shù)據(jù)表的LVPECL/24 CMOS輸出時鐘發(fā)生器

AD9520-1:12集成2.5 GHz壓控振蕩數(shù)據(jù)表的LVPECL/24 CMOS輸出時鐘發(fā)生器
2021-04-18 11:48:208

AD9516-4:14-集成1.6 GHz壓控振蕩數(shù)據(jù)表的輸出時鐘發(fā)生器

AD9516-4:14-集成1.6 GHz壓控振蕩數(shù)據(jù)表的輸出時鐘發(fā)生器
2021-04-17 20:23:009

AD9522-0:12集成2.8 GHz壓控振蕩數(shù)據(jù)表的LVDS/24 CMOS輸出時鐘發(fā)生器

AD9522-0:12集成2.8 GHz壓控振蕩數(shù)據(jù)表的LVDS/24 CMOS輸出時鐘發(fā)生器
2021-04-17 20:08:520

AD9522-1:12 LVDS/24 CMOS輸出時鐘發(fā)生器集成2.4 GHz壓控振蕩數(shù)據(jù)表

AD9522-1:12 LVDS/24 CMOS輸出時鐘發(fā)生器,集成2.4 GHz壓控振蕩數(shù)據(jù)表
2021-04-16 20:21:521

AD9520-3:12集成2 GHz壓控振蕩數(shù)據(jù)表的LVPECL/24 CMOS輸出時鐘發(fā)生器

AD9520-3:12集成2 GHz壓控振蕩數(shù)據(jù)表的LVPECL/24 CMOS輸出時鐘發(fā)生器
2021-04-16 18:38:033

AD9571:以太網(wǎng)時鐘發(fā)生器,10個時鐘輸出

AD9571:以太網(wǎng)時鐘發(fā)生器,10個時鐘輸出
2021-04-16 10:21:563

ADF4360-9:集成壓控振蕩數(shù)據(jù)表的時鐘發(fā)生器PLL

ADF4360-9:集成壓控振蕩數(shù)據(jù)表的時鐘發(fā)生器PLL
2021-04-14 14:10:440

AD9517-0:12輸出時鐘發(fā)生器,集成2.8 GHz壓控振蕩數(shù)據(jù)表

AD9517-0:12輸出時鐘發(fā)生器,集成2.8 GHz壓控振蕩數(shù)據(jù)表
2021-04-13 12:10:210

AD9517-1:12輸出時鐘發(fā)生器,集成2.5 GHz壓控振蕩數(shù)據(jù)表

AD9517-1:12輸出時鐘發(fā)生器,集成2.5 GHz壓控振蕩數(shù)據(jù)表
2021-04-13 12:02:551

AD9517-2:12輸出時鐘發(fā)生器集成2.2 GHz壓控振蕩數(shù)據(jù)表

AD9517-2:12輸出時鐘發(fā)生器,集成2.2 GHz壓控振蕩數(shù)據(jù)表
2021-04-13 11:57:480

AD9518-3:6輸出時鐘發(fā)生器集成2.0 GHz壓控振蕩數(shù)據(jù)表

AD9518-3:6輸出時鐘發(fā)生器,集成2.0 GHz壓控振蕩數(shù)據(jù)表
2021-04-13 11:13:252

AD9540:655 MHz低抖動時鐘發(fā)生器數(shù)據(jù)表

AD9540:655 MHz低抖動時鐘發(fā)生器數(shù)據(jù)表
2021-03-22 19:57:570

AD9518-1:6輸出時鐘發(fā)生器集成2.5 GHz壓控振蕩數(shù)據(jù)表

AD9518-1:6輸出時鐘發(fā)生器,集成2.5 GHz壓控振蕩數(shù)據(jù)表
2021-03-22 19:55:030

AD9525: 8路LVPECL輸出低抖動時鐘發(fā)生器

AD9525: 8路LVPECL輸出低抖動時鐘發(fā)生器
2021-03-21 15:00:200

AD9523-1:低抖動時鐘發(fā)生器,14路LVPECL/LVDS/HSTL輸出或29路LVCMOS輸出 數(shù)據(jù)手冊

AD9523-1:低抖動時鐘發(fā)生器,14路LVPECL/LVDS/HSTL輸出或29路LVCMOS輸出 數(shù)據(jù)手冊
2021-03-21 14:28:081

AD9520-0:12路LVPECL/24路CMOS輸出時鐘發(fā)生器,集成2.8 GHz VCO

AD9520-0:12路LVPECL/24路CMOS輸出時鐘發(fā)生器集成2.8 GHz VCO
2021-03-19 09:02:270

如何選擇合適的時鐘發(fā)生器

系統(tǒng)設(shè)計師通常側(cè)重于為應(yīng)用選擇最合適的數(shù)據(jù)轉(zhuǎn)換,在向數(shù)據(jù)轉(zhuǎn)換提供輸入的時鐘發(fā)生器件的選擇上往往少有考慮。然而,如果不慎重考慮時鐘發(fā)生器的相位噪聲和抖動性能,數(shù)據(jù)轉(zhuǎn)換動態(tài)范圍和線性度性能可能受到嚴(yán)重的影響。
2020-11-22 11:34:382489

SSDCI1108AF擴頻時鐘發(fā)生器的數(shù)據(jù)手冊免費下載

SSDCI1108AF是減少電磁干擾(EMI)的時鐘發(fā)生器。利用內(nèi)調(diào)制對振蕩頻率進(jìn)行周期性的微調(diào),可以使不必要的電磁干擾(EMI)峰值衰減。SSDCI1108AF接收來自基本晶體或外部基準(zhǔn)的輸入時鐘,并鎖定到該輸入時鐘,以傳遞1x調(diào)制時鐘輸出。
2020-04-17 08:00:0010

Silicon Labs推業(yè)界最廣泛的汽車級AEC-Q100認(rèn)證的時鐘發(fā)生器

 新型AEC-Q100認(rèn)證的時鐘發(fā)生器、緩沖、PCIe時鐘和緩沖滿足廣泛的車輛自動化應(yīng)用需求。
2019-09-24 14:25:08828

AD9523時鐘發(fā)生器的性能特點及應(yīng)用分析

AD9523:14路LVPECL/LVDS/HSTL輸出 或29路LVCMOS輸出 低抖動時鐘發(fā)生器
2019-07-04 06:18:003365

Microchip新推小尺寸MEMS時鐘發(fā)生器

據(jù)麥姆斯咨詢報道,Microchip推出了業(yè)界尺寸最小的MEMS時鐘發(fā)生器DSC613。這款新器件可在電路板上最多替換掉三個晶振和振蕩,從而減少高達(dá)80%的時鐘元件布板空間。
2018-11-15 16:38:263736

介紹MEMS時鐘發(fā)生器的特點及應(yīng)用介紹

Microchip基于MEMS的時鐘發(fā)生器
2018-07-08 01:23:003691

Microchip基于MEMS的時鐘發(fā)生器

Microchip基于MEMS的時鐘發(fā)生器
2018-06-07 13:46:004241

數(shù)據(jù)轉(zhuǎn)換時鐘發(fā)生器件對系統(tǒng)性能的影響

系統(tǒng)設(shè)計師通常側(cè)重于為應(yīng)用選擇最合適的數(shù)據(jù)轉(zhuǎn)換,在向數(shù)據(jù)轉(zhuǎn)換提供輸入的時鐘發(fā)生器件的選擇上往往少有考慮。然而,如果不慎重考慮時鐘發(fā)生器、相位噪聲和抖動性能,數(shù)據(jù)轉(zhuǎn)換、動態(tài)范圍和線性度性能可能受到嚴(yán)重的影響。
2017-11-17 02:00:58671

10GHz擴頻時鐘發(fā)生器的設(shè)計

10GHz擴頻時鐘發(fā)生器的設(shè)計_胡帥帥
2017-01-07 21:28:581

一種占空比可調(diào)的兩相非重疊時鐘發(fā)生器

一種占空比可調(diào)的兩相非重疊時鐘發(fā)生器_張學(xué)敏
2017-01-05 15:06:095

雙環(huán)路時鐘發(fā)生器可清除抖動并提供多個高頻輸出

雙環(huán)路時鐘發(fā)生器可清除抖動并提供多個高頻輸出
2016-01-04 17:41:1317

Pericom推出全新HiFlex時鐘發(fā)生器

Pericom推出一項全新的HiFlex時鐘發(fā)生器產(chǎn)品系列,該系列產(chǎn)品可提供多頻率輸出,同時具有超低噪聲(抖動)、高集成度及高靈活性的特點,完美地適用于網(wǎng)絡(luò)、云計算和其他需要多頻率及輸出的高性能平臺。
2013-01-29 09:14:041000

Silicon Labs擴展其PCIe時鐘發(fā)生器時鐘緩沖產(chǎn)品組合

Silicon Laboratories (芯科實驗室有限公司)日前宣布擴展其PCI Express(PCIe)時鐘發(fā)生器時鐘緩沖產(chǎn)品組合。
2012-02-02 09:31:561356

MAX3636寬頻率范圍可編程時鐘發(fā)生器

MAX3636是一個高度靈活,高精度鎖相環(huán)(PLL)時鐘發(fā)生器為下一代網(wǎng)絡(luò)設(shè)備的要求低抖動時鐘發(fā)生器和強大的高速數(shù)據(jù)傳輸?shù)姆植歼M(jìn)行了優(yōu)化。
2011-10-11 11:15:221267

德州儀器(TI)推出高度集成時鐘發(fā)生器LMK03806

德州儀器(TI)日前宣布推出一款具有業(yè)界最佳抖動性能的高度集成時鐘發(fā)生器。LMK03806可以幫助設(shè)計人員運用一個低成本晶體合成所需的時鐘頻率
2011-10-10 09:19:301072

輸出時鐘頻率可自由設(shè)定的擴頻時鐘發(fā)生器

在有效抑制EMC 干擾的擴頻時鐘發(fā)生器(SSCG)中內(nèi)置FRAM 的新產(chǎn)品MB88R157A 被納入富士通的產(chǎn)品陣容。針對10MHz ~ 50MHz 的輸入頻率,該產(chǎn)品的輸出時鐘頻率可以在1MHz ~ 134MHz 范圍內(nèi)任意設(shè)
2011-08-31 17:26:3240

GPS時鐘發(fā)生器(GPS同步時鐘)的相關(guān)討論

在電力系統(tǒng)、CDMA2000、DVB、DMB等系統(tǒng)中,高精度的GPS時鐘發(fā)生器(GPS同步時鐘)對維持系統(tǒng)正常運轉(zhuǎn)有至關(guān)重要的意義。 那如何利用GPS OEM來進(jìn)行二次開發(fā),產(chǎn)生高精度時鐘發(fā)生
2010-09-17 22:02:441233

GPS時鐘發(fā)生器技術(shù)方案

如何利用GPS OEM來進(jìn)行二次開發(fā),產(chǎn)生高精度時鐘發(fā)生器是一個研究的熱點問題。在電力系統(tǒng)、CDMA2000、DVB、DMB等系統(tǒng)中,高精度的GPS
2010-07-24 15:45:26748

MAX3679A高性能四路輸出時鐘發(fā)生器(Maxim)

MAX3679A高性能四路輸出時鐘發(fā)生器(Maxim) Maxim推出用于以太網(wǎng)設(shè)備的高性能、四路輸出時鐘發(fā)生器MAX3679A。器件采用低噪聲
2010-04-14 16:51:49722

MAX3625B 抖動僅為0.36ps的PLL時鐘發(fā)生器

MAX3625B 抖動僅為0.36ps的PLL時鐘發(fā)生器 概述 MAX3625B是一款低抖動、精密時鐘發(fā)生器,優(yōu)化用于網(wǎng)絡(luò)設(shè)備。器件內(nèi)置晶體振蕩和鎖相環(huán)(PLL)
2010-03-01 08:56:181282

MAX3625B中文資料,pdf,低抖動、精密時鐘發(fā)生器

MAX3625B是一款低抖動、精密時鐘發(fā)生器,優(yōu)化用于網(wǎng)絡(luò)設(shè)備。器件內(nèi)置晶體振蕩和鎖相環(huán)(PLL)時鐘倍頻,以產(chǎn)生高頻時鐘輸出,用于以太網(wǎng)、10G光纖通道及其它網(wǎng)絡(luò)設(shè)備。Ma
2010-03-01 08:54:52126

Maxim推出高性能、三路輸出時鐘發(fā)生器MAX3625B

Maxim推出高性能、三路輸出時鐘發(fā)生器MAX3625B Maxim近日推出高性能、三路輸出時鐘發(fā)生器MAX3625B,適用于以太網(wǎng)和光纖通道網(wǎng)絡(luò)設(shè)備。器件采用低噪聲VCO和PLL架構(gòu),能夠
2009-12-14 17:25:041001

基于FPGA 的新的DDS+PLL時鐘發(fā)生器

針對直接數(shù)字頻率合成(DDS)和集成鎖相環(huán)(PLL)技術(shù)的特性,提出了一種新的DDS 激勵PLL 系統(tǒng)頻率合成時鐘發(fā)生器方案。且DDS 避免正弦查找表,即避免使用ROM,采用濾波的方法
2009-12-14 10:22:0036

MAX3624 低抖動、精密時鐘發(fā)生器,提供四路輸出

MAX3624 低抖動、精密時鐘發(fā)生器,提供四路輸出 概述 MAX3624是一款低抖動精密
2009-09-18 08:56:41632

評估低抖動PLL時鐘發(fā)生器的電源噪聲抑制性能

評估低抖動PLL時鐘發(fā)生器的電源噪聲抑制性能 本文介紹了電源噪聲對基于PLL的時鐘發(fā)生器的干擾,并討論了幾種用于評估確定性抖動(DJ)的技術(shù)方案。推導(dǎo)出的關(guān)系式提
2009-09-18 08:46:321424

MAX3625A 低抖動、精密時鐘發(fā)生器,提供三路輸出(應(yīng)用

MAX3625A 低抖動、精密時鐘發(fā)生器,提供三路輸出
2009-08-13 13:01:27805

利用MAX9489/MAX9471多輸出時鐘發(fā)生器構(gòu)建集成

摘要:與典型的“本地”時鐘方案相比,集成多輸出時鐘發(fā)生器有許多優(yōu)勢。本文探討了集中時鐘發(fā)生器(如MAX9489MAX9471)的優(yōu)點,如:降低系統(tǒng)成本、良好的信號完整性、抑制干
2009-05-03 11:07:05616

利用MAX9489/MAX9471多輸出時鐘發(fā)生器構(gòu)建集成

摘要:與典型的“本地”時鐘方案相比,集成多輸出時鐘發(fā)生器有許多優(yōu)勢。本文探討了集中時鐘發(fā)生器(如MAX9489MAX9471)的優(yōu)點,如:降低系統(tǒng)成本、良好的信號完整性、抑制干
2009-04-22 10:11:53392

高精度時鐘發(fā)生器MAX945x的元件選擇和性能測試

摘要:MAX9450/MAX9451/MAX9452是集成了VCXO,具有相同PLL內(nèi)核和三種不同輸出(LVPECL, HSTL,LVDS)的高精度時鐘發(fā)生器MAX945x時鐘發(fā)生器具有四個主要的特點:集成VCXO,工作頻率范圍寬,PLL
2009-04-22 09:42:01913

振蕩時鐘發(fā)生器電路圖

振蕩時鐘發(fā)生器電路圖
2009-04-13 08:54:22699

精密時鐘發(fā)生器電路圖

精密時鐘發(fā)生器電路圖
2009-03-25 09:35:22960

Si5338 業(yè)界首個任意頻率、任意輸出時鐘發(fā)生器

Si5338 業(yè)界首個任意頻率、任意輸出時鐘發(fā)生器 高性能模擬與混合信號領(lǐng)導(dǎo)廠商Silicon Laboratories日前發(fā)表全新的時鐘發(fā)生器和緩沖系列,可為業(yè)
2008-11-10 09:39:441654

MAX9471, MAX9472 多輸出時鐘發(fā)生器,提供雙P

MAX9471, MAX9472 多輸出時鐘發(fā)生器,提供雙PLL和OTP MAX9471/MAX9472器件輸出一組消費類產(chǎn)品中最
2008-10-04 20:47:43642

MAX9471, MAX9472 pdf datasheet

The MAX9471/MAX9472 multipurpose clock generatorsare ideal for consumer and communication
2008-10-04 20:45:4212

MAX9489中文資料pdf

MAX9489時鐘發(fā)生器提供多時鐘輸出,十分適合網(wǎng)絡(luò)路由。MAX9489提供15路緩沖時鐘輸出,每一路都可以獨立地調(diào)節(jié)到10個頻率中的任意一個:133MHz、125MHz、100MHz、83MHz、80MHz、66MHz、62
2008-06-23 11:16:468

已全部加載完成