C182可預(yù)置數(shù)1/N計(jì)數(shù)器基本上是一個減法計(jì)數(shù)器,均由四個"T"型觸發(fā)器和附加控制門組成,具有級連N個計(jì)數(shù)器而無需外接附加控制電路.1/N計(jì)數(shù)器包括同步減法計(jì)數(shù)器和"0"輸
C182可預(yù)置數(shù)1/N計(jì)數(shù)器的應(yīng)用線路圖
- 計(jì)數(shù)器(91962)
相關(guān)推薦
扭環(huán)形計(jì)數(shù)器與環(huán)形計(jì)數(shù)器的隨機(jī)序列
扭環(huán)形計(jì)數(shù)器,每次狀態(tài)變化時僅有一個觸發(fā)器發(fā)生翻轉(zhuǎn),譯碼不存在競爭冒險,在n(n≥3)位計(jì)數(shù)器中,使用2n個狀態(tài),有2^n-2n個狀態(tài)未使用;
2023-06-27 10:18:23297
N進(jìn)制計(jì)數(shù)器的實(shí)現(xiàn)
,在用預(yù)置數(shù)法組成任意進(jìn)制計(jì)數(shù)器時,同樣應(yīng)該加以區(qū)分。為了能夠正確使用集成計(jì)數(shù)器,應(yīng)該首先認(rèn)識常用的集成計(jì)數(shù)器具備哪些擴(kuò)展功能。下面,我們就針對一些具有典型代表意義的集成計(jì)數(shù)器芯片進(jìn)行研究。圖
2008-07-05 13:41:26
SIMATIC S7-1500 PLC SIMATIC計(jì)數(shù)器-加計(jì)數(shù)器
加計(jì)數(shù)器(S_CU)在計(jì)數(shù)初始值預(yù)置輸入端S上有上升沿時,PV裝入預(yù)置值,輸入端CU每檢測到一次上升沿,當(dāng)前計(jì)數(shù)值CV加1(前提是CV 小于999);當(dāng)前計(jì)數(shù)值大于0時,Q輸出為高電平“1”;當(dāng)R端子的狀態(tài)為“1”時,計(jì)數(shù)器復(fù)位,當(dāng)前計(jì)數(shù)值CV為“0”,輸出也為“0”。加計(jì)數(shù)器指令和參數(shù)見圖2
2023-04-27 15:38:22741
同步計(jì)數(shù)器和異步計(jì)數(shù)器是什么 同步計(jì)數(shù)器和異步計(jì)數(shù)器的主要區(qū)別?
在數(shù)字電子產(chǎn)品中,計(jì)數(shù)器是由一系列觸發(fā)器組成的時序邏輯電路。顧名思義,計(jì)數(shù)器用于計(jì)算輸入在負(fù)或正邊沿轉(zhuǎn)換中出現(xiàn)的次數(shù)。根據(jù)觸發(fā)觸發(fā)器的方式,計(jì)數(shù)器可以分為兩類:同步計(jì)數(shù)器和異步計(jì)數(shù)器。了解這兩種計(jì)數(shù)器的工作原理以及它們之間的區(qū)別。
2023-03-25 17:31:0711617
可預(yù)置同步4位二進(jìn)制計(jì)數(shù)器;同步復(fù)位-74HC_HCT163
可預(yù)置同步4位二進(jìn)制計(jì)數(shù)器;同步復(fù)位-74HC_HCT163
2023-02-21 18:35:570
可預(yù)置同步4位二進(jìn)制計(jì)數(shù)器;同步復(fù)位-74HC_HCT163_Q100
可預(yù)置同步4位二進(jìn)制計(jì)數(shù)器;同步復(fù)位-74HC_HCT163_Q100
2023-02-21 18:35:380
可預(yù)置同步BCD十進(jìn)制計(jì)數(shù)器;異步復(fù)位-74HC160
可預(yù)置同步BCD十進(jìn)制計(jì)數(shù)器;異步復(fù)位-74HC160
2023-02-20 20:05:504
可預(yù)置同步4位二進(jìn)制計(jì)數(shù)器;異步復(fù)位-74HC161
可預(yù)置同步4位二進(jìn)制計(jì)數(shù)器;異步復(fù)位-74HC161
2023-02-16 21:10:171
可預(yù)置同步4位二進(jìn)制計(jì)數(shù)器;異步復(fù)位-74HC161_Q100
可預(yù)置同步4位二進(jìn)制計(jì)數(shù)器;異步復(fù)位-74HC161_Q100
2023-02-16 21:10:001
可預(yù)置同步4位二進(jìn)制計(jì)數(shù)器;同步復(fù)位-74LVC163
可預(yù)置同步4位二進(jìn)制計(jì)數(shù)器;同步復(fù)位-74LVC163
2023-02-16 20:48:190
可預(yù)置同步4位二進(jìn)制向上/向下計(jì)數(shù)器-74HC_HCT193
可預(yù)置同步 4 位二進(jìn)制向上/向下計(jì)數(shù)器-74HC_HCT193
2023-02-15 19:40:010
可預(yù)置同步4位二進(jìn)制向上/向下計(jì)數(shù)器-74HC_HCT193_Q100
可預(yù)置同步 4 位二進(jìn)制向上/向下計(jì)數(shù)器-74HC_HCT193_Q100
2023-02-15 19:39:510
可預(yù)置同步4位二進(jìn)制向上/向下計(jì)數(shù)器-74HC191
可預(yù)置同步 4 位二進(jìn)制向上/向下計(jì)數(shù)器-74HC191
2023-02-15 19:39:040
可預(yù)置同步4位二進(jìn)制計(jì)數(shù)器;異步復(fù)位-74LVC161
可預(yù)置同步4位二進(jìn)制計(jì)數(shù)器;異步復(fù)位-74LVC161
2023-02-15 19:23:090
FX2N系列PLC的32位加減雙向計(jì)數(shù)器
FX2N系列PLC的32位加減雙向計(jì)數(shù)器(設(shè)定值-2147483648~2147483647)
? 通用加/減雙向計(jì)數(shù)器:C200~C219(20點(diǎn));
? 停電保持加/減雙向計(jì)數(shù)器:C220~C234(15點(diǎn));
2023-01-29 15:20:221124
DIY步行步數(shù)計(jì)數(shù)器
電子發(fā)燒友網(wǎng)站提供《DIY步行步數(shù)計(jì)數(shù)器.zip》資料免費(fèi)下載
2022-11-18 09:47:571
計(jì)數(shù)器及時序電路
1、了解時序電路的經(jīng)典設(shè)計(jì)方法(D觸發(fā)器、JK觸發(fā)器和一般邏輯門組成的時序邏輯電路)。
2、了解同步計(jì)數(shù)器,異步計(jì)數(shù)器的使用方法。
3、了解同步計(jì)數(shù)器通過清零阻塞法和預(yù)顯數(shù)法得到循環(huán)任意進(jìn)制
2022-07-10 14:37:3715
Johnson約翰遜計(jì)數(shù)器Verilog實(shí)現(xiàn)
扭環(huán)形計(jì)數(shù)器,約翰遜計(jì)數(shù)器,每次狀態(tài)變化時僅有一個觸發(fā)器發(fā)生翻轉(zhuǎn),譯碼不存在競爭冒險,在n(n≥3)位計(jì)數(shù)器中,使用2n個狀態(tài),有2^n-2n個狀態(tài)未使用;
2022-06-15 09:27:571630
C51定時器計(jì)數(shù)器
目錄C51定時器計(jì)數(shù)器電路圖定時/計(jì)數(shù)器的結(jié)構(gòu)和工作原理相關(guān)寄存器C51定時器計(jì)數(shù)器電路圖定時/計(jì)數(shù)器的結(jié)構(gòu)和工作原理定時/計(jì)數(shù)器的實(shí)質(zhì)是加1計(jì)數(shù)器(16位),由高8位和低8位兩個寄存器TH1
2021-11-29 12:21:0314
74ls160價格 74ls160十進(jìn)制計(jì)數(shù)器簡介
芯片74ls160是十進(jìn)制計(jì)數(shù)器,這種同步可預(yù)置十進(jìn)計(jì)數(shù)器是由四個D型觸發(fā)器和若干個門電路構(gòu)成。
2021-06-05 14:35:3812686
可預(yù)置的8位計(jì)數(shù)器的源代碼免費(fèi)下載
本文檔的主要內(nèi)容詳細(xì)介紹的是可預(yù)置的8位計(jì)數(shù)器的源代碼免費(fèi)下載。
2021-03-19 15:21:344
計(jì)數(shù)器電路設(shè)計(jì)中分頻電路的作用解析
假設(shè)時鐘分頻是N,則設(shè)置一個計(jì)數(shù)器,計(jì)數(shù)長度是N(即從0計(jì)數(shù)到N-1),然后在計(jì)數(shù)器為計(jì)數(shù)到(N-1)/2的時候,翻轉(zhuǎn)一下分頻時鐘信號。
2020-11-06 13:59:479216
電子計(jì)數(shù)器電路圖_電子計(jì)數(shù)器接線方法
本文主要介紹了電子計(jì)數(shù)器電路圖及電子計(jì)數(shù)器的接線方法。
2019-09-26 10:06:3741514
MOD計(jì)數(shù)器和時序圖
計(jì)數(shù)器的工作是通過每個時鐘脈沖將計(jì)數(shù)器的內(nèi)容提前一個計(jì)數(shù)來計(jì)數(shù)。當(dāng)被時鐘輸入激活時推進(jìn)其數(shù)字或狀態(tài)序列的計(jì)數(shù)器被稱為以“遞增計(jì)數(shù)”模式操作。同樣,當(dāng)被時鐘輸入激活時減少其數(shù)字或狀態(tài)序列的計(jì)數(shù)器被稱為以“倒計(jì)數(shù)”模式操作。在UP和DOWN模式下工作的計(jì)數(shù)器稱為雙向計(jì)數(shù)器。
2019-06-23 07:47:0011907
74ls163應(yīng)用電路圖大全(N進(jìn)制計(jì)數(shù)器\分頻電路\時鐘脈沖)
本文主要介紹了74ls163應(yīng)用電路圖大全(N進(jìn)制計(jì)數(shù)器\分頻電路\時鐘脈沖)。74LS163是(模16)四位二進(jìn)制同步計(jì)數(shù)器。該計(jì)數(shù)器能同步并行預(yù)置數(shù)據(jù),同步清零,具有清零、置數(shù)、計(jì)數(shù)和保持四種
2018-05-08 14:27:2351924
74ls163實(shí)現(xiàn)任意進(jìn)制計(jì)數(shù)器
本文主要介紹了74ls163實(shí)現(xiàn)任意進(jìn)制計(jì)數(shù)器。74LS163是集成4位二進(jìn)制加法計(jì)數(shù)器,功能表如表1所示。其中CLK為時鐘脈沖輸入端、ENP及ENT為計(jì)數(shù)控制端、LOAD為同步預(yù)置數(shù)控制端、CLR
2018-05-08 12:10:1478487
cd40110計(jì)數(shù)器電路圖大全(七款cd40110計(jì)數(shù)器電路設(shè)計(jì)原理圖詳解)
本文主要介紹了cd40110計(jì)數(shù)器電路圖大全(七款cd40110計(jì)數(shù)器電路設(shè)計(jì)原理圖詳解)。利用交流電源50Hz的輸出頻率通過分頻,可以取得各種不同頻率的時基脈沖。該電路選用lmin的時間長度作為
2018-03-04 11:09:5031876
cd4017計(jì)數(shù)器電路圖(三款cd4017計(jì)數(shù)器電路)
本文開始對CD4017功能與CD4017邏輯結(jié)構(gòu)圖進(jìn)行了介紹,其次分別介紹了用CD4017和選擇開關(guān)組成多進(jìn)制計(jì)數(shù)器、CD4017組成的1/n計(jì)數(shù)器電路與用CD4017組成1~17進(jìn)制計(jì)數(shù)器電路圖。
2018-01-31 13:58:0622819
74ls160十進(jìn)制計(jì)數(shù)器
本文主要介紹了74ls160十進(jìn)制計(jì)數(shù)器電路的設(shè)計(jì)與實(shí)現(xiàn)。74LS160是二~十進(jìn)制同步可預(yù)置計(jì)數(shù)器,1腳Cr為清零端,低電平有效.2腳CP為時鐘脈沖輸人端,上升沿觸發(fā).3~6V腳D1一D4為數(shù)據(jù)
2018-01-18 15:14:45182091
74LS161集成計(jì)數(shù)器電路(2、3、4、6、8、10、60進(jìn)制計(jì)數(shù)器)
本文主要介紹了74LS161集成計(jì)數(shù)器電路(2、3、4、6、8、10、60進(jìn)制計(jì)數(shù)器)。74LS161是4位二進(jìn)制同步計(jì)數(shù)器,該計(jì)數(shù)器能同步并行預(yù)置數(shù)據(jù),具有清零置數(shù),計(jì)數(shù)和保持功能,具有進(jìn)位輸出端
2018-01-18 10:56:39324594
計(jì)數(shù)器74LS161的Multisim仿真
本文主要介紹了計(jì)數(shù)器74LS161的Multisim仿真。74LS161是具有異步置零、計(jì)數(shù)、預(yù)置數(shù)和保持功能的可編程集成中規(guī)模同步4位二進(jìn)制加法計(jì)數(shù)器。用Muhisim仿真軟件虛擬儀器中的字組
2018-01-17 18:19:4859143
74ls161制作24進(jìn)制計(jì)數(shù)器設(shè)計(jì)
74ls161為二進(jìn)制同步計(jì)數(shù)器,具有同步預(yù)置數(shù)、異步清零以及保持等功能。兩片74ls161可設(shè)計(jì)一個24進(jìn)制計(jì)數(shù)器。
2018-01-16 15:30:46110315
74ls161構(gòu)成12進(jìn)制計(jì)數(shù)器設(shè)計(jì)
74LS160是十進(jìn)制計(jì)數(shù)器,要實(shí)現(xiàn)十二進(jìn)制計(jì)數(shù)器必須用兩片實(shí)現(xiàn)級聯(lián),把各位芯片預(yù)置1,當(dāng)數(shù)碼管顯示9時,個位芯片開始進(jìn)位即B端為0C端為1,經(jīng)過與非門輸出高電平,十位芯片開始工作,十位芯片由0變?yōu)?/div>
2018-01-16 15:17:32111115
基于74LS160的N進(jìn)制計(jì)數(shù)器仿真設(shè)計(jì)
針對任意進(jìn)制(N進(jìn)制)計(jì)數(shù)器的設(shè)計(jì)目的,采用反饋復(fù)零法對基于同步十進(jìn)制計(jì)數(shù)器7415160進(jìn)行設(shè)計(jì),分別采用異步清零法實(shí)現(xiàn)了6進(jìn)制計(jì)數(shù)器和同步置數(shù)法實(shí)現(xiàn)7進(jìn)制計(jì)數(shù)器的設(shè)計(jì),通過應(yīng)用EWB軟件對所設(shè)
2017-12-21 17:08:3760783
基于Proteus的任意進(jìn)制計(jì)數(shù)器設(shè)計(jì)與仿真
提出一種基于Proteus 軟件的任意進(jìn)制計(jì)數(shù)器的設(shè)計(jì)。以74LS163 集成計(jì)數(shù)器為基礎(chǔ),用置數(shù)法設(shè)計(jì)了兩種48 進(jìn)制計(jì)數(shù)器,采用Proteus 軟件對計(jì)數(shù)器進(jìn)行仿真。結(jié)果表明,Proteus 軟件具有實(shí)現(xiàn)48 進(jìn)制計(jì)數(shù)器的功能。仿真圖像清晰,能快速準(zhǔn)確地驗(yàn)證設(shè)計(jì)結(jié)果。
2016-07-29 18:53:0324
集成計(jì)數(shù)器實(shí)現(xiàn)N進(jìn)制計(jì)數(shù)
集成計(jì)數(shù)器實(shí)現(xiàn)N進(jìn)制計(jì)數(shù)集成計(jì)數(shù)器實(shí)現(xiàn)N進(jìn)制計(jì)數(shù)集成計(jì)數(shù)器實(shí)現(xiàn)N進(jìn)制計(jì)數(shù)
2016-06-08 14:28:4315
采用歸零法的N進(jìn)制計(jì)數(shù)器原理
計(jì)數(shù)器是一種重要的時序邏輯電路,廣泛應(yīng)用于各類數(shù)字系統(tǒng)中。介紹以集成計(jì)數(shù)器74LS161和74LS160為基礎(chǔ),用歸零法設(shè)計(jì)N進(jìn)制計(jì)數(shù)器的原理與步驟。用此方法設(shè)計(jì)了3種36進(jìn)制計(jì)數(shù)器,并
2012-03-20 10:21:3895
基于P87LPC762單片機(jī)的繞線計(jì)數(shù)器設(shè)計(jì)
本文詳細(xì)介紹了利用P87LPC762 單片機(jī)設(shè)計(jì)繞線計(jì)數(shù)器(DEMO 板)的方法 該計(jì)數(shù)器具有如下特點(diǎn) (1) 可預(yù)置捲繞圈數(shù)(0 9999) (2) 可控制機(jī)器按預(yù)置的圈數(shù)捲繞達(dá)到目標(biāo)圈數(shù)停止捲繞并剎車 (3) 預(yù)
2011-10-10 14:18:4790
C187 2-10進(jìn)制計(jì)數(shù)器/脈沖分配器的應(yīng)用線路圖
C187是由5級計(jì)數(shù)單元數(shù)組成的約翰遜編碼計(jì)數(shù)器,它本身帶有譯碼器.約翰遜計(jì)數(shù)器實(shí)質(zhì)上是一種串行移位寄存器,將末級的Q輸出反饋到第一級的輸入D而構(gòu)成的,主要特
2010-10-19 16:19:542379
C186任意進(jìn)制串行計(jì)數(shù)器的應(yīng)用線路圖
C186是任意進(jìn)制串行計(jì)數(shù)器,所謂任意進(jìn)制,即在進(jìn)行計(jì)數(shù)或分頻時,不需外加門電路,依靠本身管腳引出線的
2010-10-19 16:09:241361
C182一級N分頻應(yīng)用線路圖
圖中所示是用C182進(jìn)行一級N分頻的應(yīng)用線路.0輸出端接到PE端,CF端接高電平,INH接低電平,當(dāng)計(jì)數(shù)器在時鐘脈沖作用
2010-10-19 15:39:391410
C181 2-10進(jìn)制可預(yù)置可逆計(jì)數(shù)器的應(yīng)用線路圖
C181是雙時鐘2-10進(jìn)制可預(yù)置可逆計(jì)數(shù)器.所謂雙時鐘是指計(jì)數(shù)器的加法計(jì)數(shù)時鐘和減法計(jì)數(shù)時鐘各有它自身的輸入
2010-10-19 15:16:06814
C180組成時基分頻器線路圖
圖中所示是用C180 2-10進(jìn)制同步加法計(jì)數(shù)器組成的時基分頻器(多級串行計(jì)數(shù))線路.圖中晶體振蕩器采用振蕩頻率為
2010-10-19 15:03:291511
C180 2-10進(jìn)制同步加法計(jì)數(shù)器的應(yīng)用線路圖
C180(CMOS)2-10進(jìn)制同步加法計(jì)數(shù)器由同步的四級D型觸發(fā)器組成.它的管腳外引線排列和功用如圖所示,C180 2-10進(jìn)制
2010-10-19 14:56:141889
T217 2-10進(jìn)制同步可預(yù)置可逆計(jì)數(shù)器的應(yīng)用電路圖
T217是2-10進(jìn)制同步可預(yù)置可逆計(jì)數(shù)器,能同時作加法計(jì)數(shù)和減法計(jì)數(shù).它的主要電參數(shù)為:電源電流ICC小于100MA,計(jì)數(shù)
2010-10-19 14:41:30811
T216 2-10進(jìn)制同步可預(yù)置計(jì)數(shù)器的應(yīng)用線路圖
T216是2-10進(jìn)制同步可預(yù)置計(jì)數(shù)器,它的電源電流ICC小于94MA,計(jì)數(shù)工作頻率約為10MHZ,CP到輸出的平均延遲時間小于45NS,
2010-10-19 14:33:22775
T215組成的階梯波發(fā)生器線路圖
圖中所示是用TTL T215同步可預(yù)置可逆計(jì)數(shù)器組成的階梯波發(fā)生器線路,圖中,除一塊T215外,用了四個二極管,四個偏
2010-10-19 14:16:131597
T215 2-16進(jìn)制同步可預(yù)置可逆計(jì)數(shù)器的應(yīng)用電路圖
T215是2-16進(jìn)制同步可預(yù)置可逆計(jì)數(shù)器.它能同時作加法計(jì)數(shù)和減法計(jì)數(shù).它的主要電參數(shù)為:電源電流ICC小于100M
2010-10-19 14:09:211197
T214 2-16進(jìn)制同步可預(yù)置計(jì)數(shù)器的應(yīng)用電路圖
T214 2-16進(jìn)制同步可預(yù)置計(jì)數(shù)器,它主主要電參數(shù)是:電源電流ICC小于94MA,計(jì)數(shù)工作頻率FM>10MHZ,CP到輸出的平均延遲
2010-10-19 13:51:411388
T211 2-5-10進(jìn)制可預(yù)置計(jì)數(shù)器的應(yīng)用電路圖
T211計(jì)數(shù)器和T210計(jì)數(shù)器相比,在形成BCD-8421碼或5421碼計(jì)數(shù)輸出上完全一樣,但T211增加了四位數(shù)預(yù)置的功能.T211
2010-10-19 13:20:341098
可預(yù)置可逆4位計(jì)數(shù)器
利用AT89S51單片機(jī)的P1.0-P1.3接四個發(fā)光二極管L1-L4,用來指示當(dāng)前計(jì)數(shù)的數(shù)據(jù);用P1.4-P1.7作為預(yù)置數(shù)據(jù)的輸入端,接四個撥動開關(guān)K1-K4,用P3.6/WR和P3.7/RD
2010-09-24 15:44:3760
機(jī)電式數(shù)顯計(jì)數(shù)器應(yīng)用及參數(shù)
機(jī)電式數(shù)顯計(jì)數(shù)器應(yīng)用及參數(shù)
2010-08-24 15:16:1934
計(jì)數(shù)器應(yīng)用實(shí)例
計(jì)數(shù)器應(yīng)用實(shí)例
除了計(jì)數(shù)功能外,計(jì)數(shù)器產(chǎn)品還有一些附加功能,如異步復(fù)位、預(yù)置數(shù)(注意,有同步預(yù)置數(shù)和異步預(yù)置數(shù)兩種。前者受時鐘脈沖控制,后者不受時鐘
2010-05-27 09:37:555242
6位數(shù)顯頻率計(jì)數(shù)器
6位數(shù)顯頻率計(jì)數(shù)器
1.實(shí)驗(yàn)任務(wù)
利用AT89S51單片機(jī)的T0、T1的定時計(jì)數(shù)器功能,來完成對輸入的信號進(jìn)行頻率計(jì)數(shù),計(jì)數(shù)的頻率結(jié)果通過8位動態(tài)數(shù)碼管顯示出來。
2010-02-02 10:57:391580
環(huán)形計(jì)數(shù)器和扭環(huán)形計(jì)數(shù)器
環(huán)形計(jì)數(shù)器和扭環(huán)形計(jì)數(shù)器
移位寄存器也可以構(gòu)成計(jì)數(shù)器,稱為移位型計(jì)數(shù)器。它有兩種結(jié)構(gòu):環(huán)形計(jì)數(shù)器和扭環(huán)形計(jì)數(shù)器。
2010-01-12 14:07:468706
利用復(fù)位端構(gòu)成的模6計(jì)數(shù)器電路
利用復(fù)位端構(gòu)成的模6計(jì)數(shù)器電路
利用集成計(jì)數(shù)器的預(yù)置端和復(fù)位端可以構(gòu)成任意模計(jì)數(shù)器。下圖所示依次是利用74163和74192構(gòu)成的
2010-01-12 13:54:314276
可逆、可預(yù)置計(jì)數(shù)器CD4029構(gòu)成的任意N分頻減法計(jì)數(shù)電路
圖3是可逆、可預(yù)置計(jì)數(shù)器CD4029構(gòu)成的任意N分頻減法計(jì)數(shù)電路,U/D接“L”電平進(jìn)行減法計(jì)數(shù),B/D接“L”電平按BCD輸出碼進(jìn)行計(jì)數(shù),低位的Co進(jìn)位到高位的CT輸
2009-06-22 07:44:384593
計(jì)數(shù)器測試
實(shí)驗(yàn) 計(jì)數(shù)器測試
一、 實(shí)驗(yàn)?zāi)康?b style="color: red">1、 學(xué)習(xí)8031內(nèi)部定時∕計(jì)數(shù)器的使用方法。2、 學(xué)習(xí)計(jì)數(shù)器各種工作方
2009-05-16 02:08:091494
可預(yù)置可逆4位計(jì)數(shù)器
可預(yù)置可逆4位計(jì)數(shù)器 1. 實(shí)驗(yàn)任務(wù) 利用AT89S51單片機(jī)的P1.0-P1.3接四個發(fā)光二極管L1-L4,用來指示
2009-04-16 09:44:351513
uPC(八位帶預(yù)置計(jì)數(shù)器)原理圖
uPC是由兩片74HC161構(gòu)成的八位帶預(yù)置計(jì)數(shù)器,預(yù)置的數(shù)據(jù)來自IBUS。指令I(lǐng)BUS[7:0]的高六位被接到uPC預(yù)置的高六
2009-04-01 21:12:002254
100進(jìn)制計(jì)數(shù)器
100進(jìn)制計(jì)數(shù)器
異步級聯(lián)法組成的100進(jìn)制計(jì)數(shù)器
定義集成計(jì)數(shù)器的高低位,1#芯片為低位(相當(dāng)
2008-07-05 14:25:175412
先級聯(lián)后預(yù)置數(shù)構(gòu)成的63進(jìn)制計(jì)數(shù)器
先級聯(lián)后預(yù)置數(shù)構(gòu)成的63進(jìn)制計(jì)數(shù)器:我們同樣也可以先用級聯(lián)法組成10i計(jì)數(shù)器、或16i計(jì)數(shù)器,再用預(yù)置
2008-07-05 13:58:001405
計(jì)數(shù)器的級連使用
計(jì)數(shù)器的級連使用
一個十進(jìn)制計(jì)數(shù)器只能顯示0~9十個數(shù),為了擴(kuò)大計(jì)數(shù)器范圍,常用多個十進(jìn)制計(jì)數(shù)器級連使用。
2007-11-22 12:53:253143
評論
查看更多