0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

阻抗控制線是否會(huì)增加PCB板的成本? PCB打印

PCB線路板打樣 ? 來源:LONG ? 2019-07-31 11:09 ? 次閱讀

阻抗控制線是否會(huì)增加PCB板的成本?是的,會(huì)增加PCB的制造成本設(shè)計(jì)。但是,有3個(gè)主要元素可以控制PCB制造成本:

1、配置

首先,考慮PCB尺寸。當(dāng)PCB尺寸過大時(shí),印刷線路較長(zhǎng),阻抗增大,抗噪聲能力降低,成本也增加;如果尺寸太小,則散熱不好,相鄰的線路容易受到干擾。確定PCB尺寸后,確定特殊組件的位置。最后,根據(jù)電路的功能單元,電路的所有組件都布置好了。

2、接線

接線原理如下:

(1)應(yīng)盡可能避免輸入和輸出端子使用的導(dǎo)線。最好在導(dǎo)線之間添加接地線以避免反饋。

(2)最小電路寬度主要取決于導(dǎo)線與絕緣基座之間的粘接強(qiáng)度和流經(jīng)它們的電流

(3)印刷導(dǎo)體的彎角通常呈圓弧形,直角或角度影響高頻電路的電氣性能。另外,盡量避免使用大面積的銅箔,否則很容易導(dǎo)致銅箔在長(zhǎng)時(shí)間加熱時(shí)膨脹和脫落。當(dāng)使用大面積的銅箔時(shí),優(yōu)選使用網(wǎng)格形狀。這有利于消除由銅箔和基板之間的粘合劑的熱量產(chǎn)生的揮發(fā)性氣體。

3、墊

阻抗控制線是否會(huì)增加PCB板的成本? PCB打印

中心孔(直插式設(shè)備)略大于器件引線直徑。焊盤太大而不能形成焊點(diǎn)。墊外徑D通常不小于(d + 1.2)mm,其中d是引導(dǎo)孔。對(duì)于高密度數(shù)字電路,最小焊盤直徑可以是(d + 1.0)mm。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • PCB設(shè)計(jì)
    +關(guān)注

    關(guān)注

    394

    文章

    4694

    瀏覽量

    85974
  • 控制線
    +關(guān)注

    關(guān)注

    0

    文章

    16

    瀏覽量

    4363
  • 華強(qiáng)pcb線路板打樣

    關(guān)注

    5

    文章

    14629

    瀏覽量

    43111
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    PCB的特性阻抗與特性阻抗控制

    寬度可提高特性阻抗。  線寬變化比厚變化對(duì)Z0的影響明顯得多?! ?、 導(dǎo)線寬度對(duì)特性阻抗Z0的影響  Z0 隨著線寬W變窄而迅速增加,因此,要
    發(fā)表于 09-14 16:21

    PCB阻抗的定義

    時(shí)一定要對(duì)上走阻抗進(jìn)行控制,才能盡可能避免信號(hào)的反射以及其他電磁干擾和信號(hào)完整性問題,保證PCB
    發(fā)表于 09-18 15:50

    PCB阻抗有無(wú)參考層阻抗如何變化?

    PCB阻抗設(shè)計(jì):阻抗有無(wú)參考層阻抗如何變化?生產(chǎn)PCB
    發(fā)表于 04-10 17:03

    PCB設(shè)計(jì)走阻抗控制簡(jiǎn)介

    設(shè)計(jì)時(shí),需要把信號(hào)阻抗控制為40Ω;當(dāng)芯片內(nèi)部按50Ω阻抗匹配時(shí),那么在PCB設(shè)計(jì)中考慮阻抗時(shí)
    發(fā)表于 04-12 15:12

    高頻高速PCB設(shè)計(jì)中的阻抗匹配,你了解多少?

    的相對(duì)位置。特性阻抗要求的差分對(duì)間的線寬/距則取決于選擇的PCB疊層結(jié)構(gòu)。 由于最小線寬和最小距是取決于PCB類型以及
    發(fā)表于 05-26 11:30

    阻抗是否高可靠,華秋有話說

    的相對(duì)位置。特性阻抗要求的差分對(duì)間的線寬/距則取決于選擇的PCB疊層結(jié)構(gòu)。 由于最小線寬和最小距是取決于PCB類型以及
    發(fā)表于 05-26 11:46

    基于PCB設(shè)計(jì)的阻抗控制實(shí)現(xiàn)

    PCB設(shè)計(jì)實(shí)現(xiàn),對(duì)PCB工藝也提出更高要求,經(jīng)過與PCB廠的溝通,并結(jié)合EDA軟件的使用,按照信號(hào)完整性要求去控制
    發(fā)表于 10-14 09:28 ?1640次閱讀

    什么是阻抗控制如何對(duì)PCB進(jìn)行阻抗控制

    阻抗控制最終需要通過PCB設(shè)計(jì)實(shí)現(xiàn),對(duì)PCB工藝也提出更高要求,經(jīng)過與PCB廠的溝通,并結(jié)合E
    發(fā)表于 09-06 11:52 ?1.3w次閱讀
    什么是<b class='flag-5'>阻抗</b><b class='flag-5'>控制</b>如何對(duì)<b class='flag-5'>PCB</b>進(jìn)行<b class='flag-5'>阻抗</b><b class='flag-5'>控制</b>

    如何控制PCB阻抗

    PCB設(shè)計(jì)實(shí)現(xiàn),對(duì)PCB工藝也提出更高要求,經(jīng)過與PCB廠的溝通,并結(jié)合EDA軟件的使用,按照信號(hào)完整性要求去控制
    發(fā)表于 10-04 17:17 ?1.1w次閱讀
    如何<b class='flag-5'>控制</b><b class='flag-5'>PCB</b>走<b class='flag-5'>線</b>的<b class='flag-5'>阻抗</b>

    如何利用EDA軟件對(duì)PCB進(jìn)行阻抗控制

    常見的信號(hào),如PCI總線、PCI-E總線、USB、以太網(wǎng)、DDR內(nèi)存、LVDS信號(hào)等,均需要進(jìn)行阻抗控制。阻抗控制最終需要通過PCB設(shè)計(jì)實(shí)現(xiàn)
    發(fā)表于 12-31 15:42 ?2563次閱讀
    如何利用EDA軟件對(duì)<b class='flag-5'>PCB</b>進(jìn)行<b class='flag-5'>阻抗</b><b class='flag-5'>控制</b>

    PCB的結(jié)構(gòu)和加工流程線路阻抗控制線阻抗計(jì)算的詳細(xì)資料簡(jiǎn)介

    本文檔的主要內(nèi)容詳細(xì)介紹的是PCB的結(jié)構(gòu)和加工流程線路阻抗控制線阻抗計(jì)算的詳細(xì)資料簡(jiǎn)介。
    發(fā)表于 02-28 08:00 ?0次下載
    <b class='flag-5'>PCB</b>的結(jié)構(gòu)和加工流程線路<b class='flag-5'>阻抗</b><b class='flag-5'>控制線</b>路<b class='flag-5'>阻抗</b>計(jì)算的詳細(xì)資料簡(jiǎn)介

    分析詳解PCB工藝的阻抗控制

    設(shè)計(jì)實(shí)現(xiàn),對(duì)PCB工藝也提出更高要求,經(jīng)過與PCB廠的溝通,并結(jié)合EDA軟件的使用,按照信號(hào)完整性要求去控制
    發(fā)表于 07-14 10:25 ?6次下載
    分析詳解<b class='flag-5'>PCB</b><b class='flag-5'>板</b>工藝的<b class='flag-5'>阻抗</b><b class='flag-5'>控制</b>

    pcb阻抗控制是指什么?pcb怎么做阻抗?

    pcb阻抗控制是指什么?pcb怎么做阻抗PCB
    的頭像 發(fā)表于 01-17 16:38 ?3553次閱讀

    PCB阻抗控制是什么?PCB阻抗控制原理?

    一站式PCBA智造廠家今天為大家講講PCBA線路中的阻抗特性與受控阻抗是什么?PCB阻抗特性與受控阻抗
    的頭像 發(fā)表于 06-26 09:20 ?1036次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>阻抗</b><b class='flag-5'>控制</b>是什么?<b class='flag-5'>PCB</b><b class='flag-5'>阻抗</b><b class='flag-5'>控制</b>原理?

    PCB層數(shù)增加對(duì)成本有哪些影響

    :設(shè)計(jì)工程師需要在保證設(shè)計(jì)信號(hào)質(zhì)量的前提下,盡量使用較少的層數(shù)來完成PCB的設(shè)計(jì),以此來控制成本PCB層數(shù)增加的其他影響因素 制造難度與成本
    的頭像 發(fā)表于 11-07 09:12 ?360次閱讀