0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

在跡線的Via孔附近添加Via的功能和原理是什么?

PCB線路板打樣 ? 來源:LONG ? 2019-07-30 08:56 ? 次閱讀

如圖所示,在跡線的Via孔附近添加Via的功能和原理是什么?

PCB板的過孔根據(jù)其功能進(jìn)行分類,可分為以下幾種類型:

< p>

1。信號通過(通過結(jié)構(gòu)需要最小的信號影響)

2。電源,接地通孔(通孔結(jié)構(gòu)需要最小的過孔分布)

3。散熱通孔(通孔結(jié)構(gòu)需要通孔的最小熱阻)

上述通孔是一種接地通孔。

在Via孔附近添加接地通道是信號的最短返回路徑。

注意:信號位于層的通孔中,這是阻抗的不連續(xù)性。信號的返回路徑將與此斷開。為了減小信號返回路徑所包圍的區(qū)域,必須在信號通路周圍放置一些接地。 Viaholes提供最短的信號返回路徑并減少信號的EMI輻射。隨著信號頻率的增加,這種輻射顯著增加。

信號的回流圖如下:

< p>

在什么情況下我應(yīng)該使用更多的洞?

實(shí)際上在以下三種情況下會發(fā)生:

1。接地孔用于散熱;

2。接地孔用于連接多層板的接地層;

3。用于高速信號分層的通孔位置。

但所有這些情況都應(yīng)該保證電源完整性。

在目前的電子產(chǎn)品中,一般EMI測試范圍高達(dá)1Ghz。然后1Ghz信號的波長為30cm,1Ghz信號的1/4波長為7.5cm = 2952mil。也就是說,如果通孔的間距可以小于2952密耳,則可以很好地滿足地層的連接并且可以實(shí)現(xiàn)良好的屏蔽效果。一般來說,我們建議每1000密耳一個(gè)孔就足夠了。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • PCB板
    +關(guān)注

    關(guān)注

    27

    文章

    1449

    瀏覽量

    51776
  • PCB封裝
    +關(guān)注

    關(guān)注

    20

    文章

    76

    瀏覽量

    30237
  • 華強(qiáng)pcb線路板打樣

    關(guān)注

    5

    文章

    14629

    瀏覽量

    43108
收藏 人收藏

    評論

    相關(guān)推薦

    BB Via和Micro Via有什么區(qū)別

    Via是在線路板設(shè)計(jì)上經(jīng)常使用到的一個(gè)元素,走線本層不能通過時(shí),就會通過Via穿過FR4絕緣層向上或向下到另外一層。線路上每層就像一個(gè)
    的頭像 發(fā)表于 01-03 09:43 ?275次閱讀
    BB <b class='flag-5'>Via</b>和Micro <b class='flag-5'>Via</b>有什么區(qū)別

    影響盲PCB打樣價(jià)格的四大因素:從材料到工藝全面解析

    ,盲PCB作為一種特殊設(shè)計(jì)的電路板類型,以其獨(dú)特的結(jié)構(gòu)和制造工藝高端電子產(chǎn)品中扮演著重要角色。本文將詳細(xì)介紹影響盲PCB打樣價(jià)格的主要因素及其背后的成本考量。 影響盲PCB打樣
    的頭像 發(fā)表于 12-23 09:52 ?150次閱讀

    先進(jìn)封裝中的TSV/硅通技術(shù)介紹

    Hello,大家好,今天我們來分享下什么是先進(jìn)封裝中的TSV/硅通技術(shù)。 TSV:Through Silicon Via, 硅通技術(shù)。指的是晶圓的硅部分形成一個(gè)垂直的通道,利用這
    的頭像 發(fā)表于 12-17 14:17 ?429次閱讀
    先進(jìn)封裝中的TSV/硅通<b class='flag-5'>孔</b>技術(shù)介紹

    日本電氣玻璃與VIA Mechanics簽署面向下一代半導(dǎo)體封裝的無機(jī)芯板開發(fā)協(xié)議

    采用玻璃環(huán)氧樹脂基板等有機(jī)材料基板。然而,針對未來高性能半導(dǎo)體的封裝需求,核心基板上的電路和微孔(通,via)需要實(shí)現(xiàn)更高的微細(xì)化和高密度化,同時(shí)具備支持高速傳輸?shù)膬?yōu)良電氣特性。這些需求使得有機(jī)材料基板難以滿足。因此,玻璃作為替代材料
    的頭像 發(fā)表于 12-12 11:31 ?200次閱讀
    日本電氣玻璃與<b class='flag-5'>VIA</b> Mechanics簽署面向下一代半導(dǎo)體封裝的無機(jī)芯板開發(fā)協(xié)議

    pcb盲和埋有什么區(qū)別

    PCB制造中,盲和埋是兩種常見的類型,它們制作方式、功能和應(yīng)用場景上都有所不同。 以下
    的頭像 發(fā)表于 11-27 13:48 ?418次閱讀
    pcb盲<b class='flag-5'>孔</b>和埋<b class='flag-5'>孔</b>有什么區(qū)別

    IMD4工藝是什么意思

    IMD4 工藝是形成 TMV (Top Metal VIA,頂層金屬通)的介質(zhì)隔離材料,同時(shí)IMD4 會隔離第三層金屬和頂層 AL金屬。IMD4 的材料也是 USG 和SiON材料。
    的頭像 發(fā)表于 11-25 15:49 ?330次閱讀
    IMD4工藝是什么意思

    一文了解晶圓級封裝中的垂直互連結(jié)構(gòu)

    了更高的要求。以當(dāng)下熱門的晶圓級封裝為切入點(diǎn),重點(diǎn)闡述并總結(jié)目前晶圓級封裝結(jié)構(gòu)中出現(xiàn)的3 種垂直互連結(jié)構(gòu):硅通(Through Silicon Via,TSV)、塑封通(Thro
    的頭像 發(fā)表于 11-24 11:47 ?492次閱讀
    一文了解晶圓級封裝中的垂直互連結(jié)構(gòu)

    硅通三維互連與集成技術(shù)

    本文報(bào)道了硅通三維互連技術(shù)的核心工藝以及基于TSV形成的眾多先進(jìn)封裝集成技術(shù)。形成TSV主要有Via-First、Via-Middle、Via-Last 3大技術(shù)路線。TSV 硅刻蝕
    的頭像 發(fā)表于 11-01 11:08 ?2294次閱讀
    硅通<b class='flag-5'>孔</b>三維互連與集成技術(shù)

    玻璃通工藝流程說明

    TGV(Through-Glass Via),玻璃通,即是一種玻璃基板上制造貫穿通的技術(shù),與硅通(TSV)都是先進(jìn)封裝中不可或缺的。
    的頭像 發(fā)表于 10-18 15:06 ?596次閱讀
    玻璃通<b class='flag-5'>孔</b>工藝流程說明

    PCB郵票設(shè)計(jì)及工藝要點(diǎn)總結(jié)

    一站式PCBA智造廠家今天為大家講講什么是PCB郵票?PCB郵票設(shè)計(jì)要求有哪些?PCB郵票設(shè)計(jì)要求。郵票(Via Hole)
    的頭像 發(fā)表于 07-16 09:19 ?829次閱讀

    剖析盤中對空洞的影響

    PCB設(shè)計(jì)中,過孔(via)是一種常見的連接方式,它可以將不同層的線路相連,或者提供元器件的焊接位置。過孔有多種類型,其中一種是盤中via in pad),即將過孔打在SMD或B
    的頭像 發(fā)表于 07-05 17:29 ?516次閱讀
    剖析盤中<b class='flag-5'>孔</b>對空洞的影響

    詳解盤中工藝與空洞的關(guān)系

    PCB設(shè)計(jì)中,過孔(via)是一種常見的連接方式,它可以將不同層的線路相連,或者提供元器件的焊接位置。過孔有多種類型,其中一種是盤中via in pad),即將過孔打在SMD或B
    的頭像 發(fā)表于 05-27 09:00 ?817次閱讀
    詳解盤中<b class='flag-5'>孔</b>工藝與空洞的關(guān)系

    頻譜儀中的跡線與檢波功能

    保持】兩種模式,就是一次次的掃描中,僅保留每個(gè)頻率點(diǎn)上出現(xiàn)過的幅值最大的點(diǎn)或最小的點(diǎn)。 直接添加一條新的跡線B,選擇跡線模式為【最大保持】??煽吹?b class='flag-5'>
    的頭像 發(fā)表于 05-20 15:42 ?574次閱讀
    頻譜儀中的<b class='flag-5'>跡線</b>與檢波<b class='flag-5'>功能</b>

    用于2.5D與3D封裝的TSV工藝流程是什么?有哪些需要注意的問題?

    上圖是TSV工藝的一般流程。TSV,全名Through-Silicon Via,又叫硅通工藝。
    的頭像 發(fā)表于 04-17 09:37 ?1711次閱讀
    用于2.5D與3D封裝的TSV工藝流程是什么?有哪些需要注意的問題?

    開啟高性能芯片新紀(jì)元:TSV與TGV技術(shù)解析

    Via,TSV)和玻璃通(Through-Glass Via,TGV)技術(shù)是三維集成的關(guān)鍵技術(shù)之一,它們實(shí)現(xiàn)更高密度的互連、提高性能和降低功耗等方面發(fā)揮著重要作
    的頭像 發(fā)表于 04-03 09:42 ?4017次閱讀
    開啟高性能芯片新紀(jì)元:TSV與TGV技術(shù)解析