0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

助您優(yōu)化設(shè)計,以最大限度地減少PCB組裝缺陷

PCB線路板打樣 ? 來源:LONG ? 2019-07-28 10:53 ? 次閱讀

盡管我喜歡為我的客戶設(shè)計電子產(chǎn)品,但當(dāng)我自己的筆記本電腦發(fā)生故障時,我會立即轉(zhuǎn)向維修中心,相信有專業(yè)技術(shù)人員處理了各種問題。但是當(dāng)我的筆記本電腦返回時蓋子被撕破并且螺絲丟失,這只能證明人為錯誤是不可避免的。不幸的是,機(jī)器也不是絕對正確的。

當(dāng)您選擇通過機(jī)器而不是手工操作來組裝PCB時,您希望您的組裝PCB沒有缺陷。但實際上,在PCB組裝方面,完美無法實現(xiàn)。即使使用頂級設(shè)備,一小部分電路板也可能偶爾會遇到質(zhì)量問題。但是,了解問題可以幫助您優(yōu)化設(shè)計,以最大限度地減少甚至防止PCB組裝缺陷:

PCB組裝缺陷

有很多可以在PCB進(jìn)入裝配和生產(chǎn)階段之前檢查制造商,例如安排現(xiàn)場審查或?qū)徲嫛5袝r候,無論您的檢查過程多么徹底,機(jī)器都會出現(xiàn)故障或遇到意外錯誤,這可能會使您的設(shè)計處于危險之中。以下是您可能遇到的一些問題:

1。焊橋

在上電時可能造成嚴(yán)重?fù)p壞的PCB組裝缺陷之一是焊球橋或細(xì)間距元件引線之間的短路。短褲通常很小,很容易逃脫目視檢查。 PCB組裝期間的短路可能由各種因素引起。例如,太寬且在它們之間具有很小間隙的元件焊盤會導(dǎo)致焊橋。由于模板規(guī)格不正確,焊盤上涂有過量焊料也會導(dǎo)致短路。

BGA缺陷不可能通過人眼檢測

2。打開接頭

除非您使用放大鏡,否則幾乎無法檢測PCB焊盤上的開口接頭。目視檢查將指示是否所有表面安裝的組件都已正確焊接。但是,即使元件引線和焊盤之間的微小間隙足以防止電子元件正常工作。此外,太薄的模板也會導(dǎo)致較少的焊膏沉積,從而導(dǎo)致開放的接頭。

3。元件移位

雖然PCB組件中元件移位的可能性很低,但它們確實發(fā)生并且通常對于仔細(xì)觀察是顯而易見的,除了像球柵陣列(BGA)這樣的封裝,其中引線位于底部組件。重新對齊組件需要重新焊接組件并再次手動焊接。這可能會導(dǎo)致進(jìn)一步的質(zhì)量問題,因為這些任務(wù)的成功取決于技術(shù)人員的技能。元件移位通常是由物理因素引起的,例如彎曲的引線或傳送帶中的高振動。

如何減少甚至防止PCB組裝缺陷

在紙面上,您的設(shè)計看起來很棒。您將跟進(jìn)一個可以展示出優(yōu)質(zhì)產(chǎn)品前景的工作原型。但是,如果您沒有采取正確的預(yù)防措施來最大限度地減少PCB組裝缺陷,那么您的努力可能會被浪費(fèi)掉。您可以采取以下措施來減少或防止PCB裝配缺陷:

1、詢問視覺檢測能力

不要認(rèn)為您的PCB組裝供應(yīng)商配備了目視檢測技術(shù)或根本不進(jìn)行任何質(zhì)量檢查。了解他們的質(zhì)量檢查流程,并詢問他們的視覺檢測系統(tǒng)是否足以滿足您的PCB要求。例如,具有BGA組件的PCB將需要X射線示波器來掃描位于組件下方的焊料球。

良好的視覺檢測系統(tǒng)將識別裝配后的缺陷。

2、制作正確的模板

當(dāng)您沒有大批量生產(chǎn)時,PCB模板的成本會大幅降低您的利潤率。制作更小更薄的模板很有吸引力但是這可能會因元件引線和焊盤之間的開放接頭而適得其反。相反,請確保根據(jù)焊盤尺寸正確制造PCB模板,以確保沉積適量的焊膏。

3、確保元件尺寸正確

為細(xì)間距SMD元件獲得合適的焊盤尺寸可能會非常棘手。使焊盤太薄,您將沒有足夠的表面積來保持焊料。增加寬度太大并有可能導(dǎo)致焊橋。大多數(shù)SMD元件在數(shù)據(jù)表中提供建議的占位面積。相應(yīng)地創(chuàng)建足跡非常重要。

準(zhǔn)備潛在的PCB裝配缺陷

在整個PCB設(shè)計過程中,牢記PCB裝配缺陷可以幫助防止或至少減少潛在問題。正確的PCB設(shè)計軟件可以幫助您遵守復(fù)雜的設(shè)計規(guī)則,同時最大限度地縮短整體周轉(zhuǎn)時間。通過設(shè)計歷史兼容性和可自定義組件創(chuàng)建等功能,CircuitStudio?可以幫助您開發(fā)可組裝的設(shè)計。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
收藏 人收藏

    評論

    相關(guān)推薦

    TAS5630如何才能最大限度減少電壓失調(diào),或者調(diào)節(jié)為0?

    在交流耦合輸入的情況下,將 BTL 模式下的輸出失調(diào)電壓指定為高達(dá) 150mV。這對PBTL 模式是否同樣適用?如何才能最大限度減少電壓失調(diào),或者調(diào)節(jié)為 0?
    發(fā)表于 11-08 08:02

    最大限度減少TRF7964A和TRF7970A省電模式下的電流消耗

    電子發(fā)燒友網(wǎng)站提供《最大限度減少TRF7964A和TRF7970A省電模式下的電流消耗.pdf》資料免費(fèi)下載
    發(fā)表于 10-26 10:57 ?0次下載
    <b class='flag-5'>最大限度</b>地<b class='flag-5'>減少</b>TRF7964A和TRF7970A省電模式下的電流消耗

    最大限度地提高M(jìn)SP430? FRAM的寫入速度

    電子發(fā)燒友網(wǎng)站提供《最大限度地提高M(jìn)SP430? FRAM的寫入速度.pdf》資料免費(fèi)下載
    發(fā)表于 10-18 10:09 ?0次下載
    <b class='flag-5'>最大限度</b>地提高M(jìn)SP430? FRAM的寫入速度

    最大限度減少TPS53355和TPS53353系列器件的開關(guān)振鈴

    電子發(fā)燒友網(wǎng)站提供《最大限度減少TPS53355和TPS53353系列器件的開關(guān)振鈴.pdf》資料免費(fèi)下載
    發(fā)表于 10-15 11:17 ?0次下載
    <b class='flag-5'>最大限度</b>地<b class='flag-5'>減少</b>TPS53355和TPS53353系列器件的開關(guān)振鈴

    最大限度地提高GSPS ADC中的SFDR性能:雜散源和Mitigat方法

    電子發(fā)燒友網(wǎng)站提供《最大限度地提高GSPS ADC中的SFDR性能:雜散源和Mitigat方法.pdf》資料免費(fèi)下載
    發(fā)表于 10-10 09:16 ?0次下載
    <b class='flag-5'>最大限度</b>地提高GSPS ADC中的SFDR性能:雜散源和Mitigat方法

    利用智能eFuses最大限度地縮短系統(tǒng)停機(jī)時間

    電子發(fā)燒友網(wǎng)站提供《利用智能eFuses最大限度地縮短系統(tǒng)停機(jī)時間.pdf》資料免費(fèi)下載
    發(fā)表于 09-25 10:25 ?0次下載
    利用智能eFuses<b class='flag-5'>最大限度</b>地縮短系統(tǒng)停機(jī)時間

    最大限度減少UCC287XX系列的待機(jī)消耗

    電子發(fā)燒友網(wǎng)站提供《最大限度減少UCC287XX系列的待機(jī)消耗.pdf》資料免費(fèi)下載
    發(fā)表于 09-25 09:35 ?0次下載
    <b class='flag-5'>最大限度</b>地<b class='flag-5'>減少</b>UCC287XX系列的待機(jī)消耗

    如何在C2000設(shè)備中最大限度地利用GPIO

    電子發(fā)燒友網(wǎng)站提供《如何在C2000設(shè)備中最大限度地利用GPIO.pdf》資料免費(fèi)下載
    發(fā)表于 09-19 13:40 ?0次下載
    如何在C2000設(shè)備中<b class='flag-5'>最大限度</b>地利用GPIO

    通過優(yōu)化補(bǔ)償最大限度減少導(dǎo)通時間抖動和紋波

    電子發(fā)燒友網(wǎng)站提供《通過優(yōu)化補(bǔ)償最大限度減少導(dǎo)通時間抖動和紋波.pdf》資料免費(fèi)下載
    發(fā)表于 08-26 11:34 ?0次下載
    通過<b class='flag-5'>優(yōu)化</b>補(bǔ)償<b class='flag-5'>最大限度</b>地<b class='flag-5'>減少</b>導(dǎo)通時間抖動和紋波

    TIDA-050027.4-具有靈活分區(qū)最大限度實現(xiàn)節(jié)能的多軌電視電源 PCB layout 設(shè)計

    電子發(fā)燒友網(wǎng)站提供《TIDA-050027.4-具有靈活分區(qū)最大限度實現(xiàn)節(jié)能的多軌電視電源 PCB layout 設(shè)計.pdf》資料免費(fèi)下載
    發(fā)表于 05-10 09:41 ?0次下載
    TIDA-050027.4-具有靈活分區(qū)<b class='flag-5'>以</b><b class='flag-5'>最大限度</b>實現(xiàn)節(jié)能的多軌電視電源 <b class='flag-5'>PCB</b> layout 設(shè)計

    如何最大限度地降低差分測量誤差?

    今天我們來詳細(xì)講下如何最大限度地降低差分測量誤差 首先,我們要清楚,把差分放大器或探頭連接到信號源上一般是最大的誤差來源。為保持輸入匹配,兩條通路應(yīng)盡可能完全相同。對兩個輸入,任何線纜的長度都應(yīng)該
    的頭像 發(fā)表于 04-19 09:57 ?537次閱讀
    如何<b class='flag-5'>最大限度</b>地降低差分測量誤差?

    如何使用低電容探頭最大限度減少探頭負(fù)載

    探測電路總是會對信號產(chǎn)生一定的影響。探頭負(fù)載會改變被探測的信號,可能導(dǎo)致測量問題,甚至可能導(dǎo)致電路執(zhí)行不同的操作。減少電容負(fù)載可以幫助最大限度減少這些影響。在本應(yīng)用中,您將了解低電容探頭如何改進(jìn)
    的頭像 發(fā)表于 03-25 10:51 ?516次閱讀
    如何使用低電容探頭<b class='flag-5'>最大限度</b>地<b class='flag-5'>減少</b>探頭負(fù)載

    快充對電池有傷害嗎 如何最大限度減少快充對電池的影響

    快充對電池有傷害嗎 如何最大限度減少快充對電池的影響 快速充電(也被稱為快充)是一種可快速給手機(jī)電池充電的技術(shù)。雖然快充在我們?nèi)粘I钪袔砹吮憷?,但很多人?dān)心它是否會對手機(jī)電池的壽命產(chǎn)生負(fù)面影響
    的頭像 發(fā)表于 02-19 10:01 ?1829次閱讀

    用于并行采樣的EVADC同步轉(zhuǎn)換,如何在最大化采樣率的同時最大限度減少抖動?

    在我的應(yīng)用程序中,HSPDM 觸發(fā) EVADC 同時對兩個通道進(jìn)行采樣。 我應(yīng)該如何配置 EVADC 最大限度減少采樣抖動并最大限度地提高采樣率? 在用戶手冊中,它提到 SSE=
    發(fā)表于 01-18 07:59

    Wi-SUN 可最大限度地提高太陽能跟蹤器的性能

    目前,隨著光伏系統(tǒng)技術(shù)的進(jìn)步,智能跟蹤得以實現(xiàn),可最大限度地提高太陽光能的輸出。不同于固定式電池板,太陽能光伏 (PV) 跟蹤器能夠全天將太陽能電池板朝向太陽,并在惡劣天氣下保護(hù)電池板免受冰雹或狂風(fēng)
    的頭像 發(fā)表于 01-07 08:38 ?726次閱讀
    Wi-SUN 可<b class='flag-5'>最大限度</b>地提高太陽能跟蹤器的性能