0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB上的單端和差分對(duì)路由是將不同組件連接到工作系統(tǒng)的

PCB線路板打樣 ? 來(lái)源:LONG ? 2019-07-26 11:50 ? 次閱讀

解開(kāi)我女兒的頭發(fā)讓我想起糾正PCB痕跡。一切都需要設(shè)置成層,應(yīng)避免交叉。解開(kāi)一個(gè)9歲的頭發(fā)并不需要像布線PCB一樣長(zhǎng),但如果做得不正確,結(jié)果也同樣痛苦。理想情況下,你女兒的頭發(fā)不會(huì)引起電子設(shè)備短路或小火引發(fā)。

布局中的布線痕跡可以說(shuō)是最重要,最耗時(shí)的設(shè)計(jì)活動(dòng)。在高速設(shè)計(jì)中,跡線長(zhǎng)度網(wǎng)絡(luò)需要非常精確并且在特定公差范圍內(nèi)。跟蹤特征阻抗,信號(hào)完整性,層疊和跟蹤寬度可能變得繁瑣,耗時(shí),并且任何工具都難以自動(dòng)完成。

您可以克服最棘手的布線瓶頸并最大限度地提高生產(chǎn)率您使用最好的PCB設(shè)計(jì)軟件。除了使用最佳的自動(dòng)化路由和長(zhǎng)度公差工具外,您還需要訪問(wèn)行業(yè)所需的仿真工具。通過(guò)這種方式,您可以相信您的設(shè)計(jì)可以通過(guò)阻礙設(shè)備路徑的任何阻抗,并提供最佳的電路板設(shè)計(jì)。

高速路由和長(zhǎng)度容差匹配

高速信號(hào)最有可能與其他信號(hào)相互作用,反之亦然。大多數(shù)工程師首先布置這些信號(hào),以確保遵循規(guī)定的路由規(guī)則。最關(guān)鍵的高速路由規(guī)則是長(zhǎng)度容差匹配,也稱(chēng)為長(zhǎng)度調(diào)整。 PCB上的單端和差分對(duì)路由是將不同組件連接到工作系統(tǒng)的關(guān)鍵任務(wù)。

在高速數(shù)字系統(tǒng)中,路由多條走線必須非常精確。當(dāng)數(shù)字?jǐn)?shù)據(jù)通過(guò)具有多個(gè)輸入的組件(如邏輯門(mén)IC)發(fā)送時(shí),信號(hào)需要同時(shí)到達(dá)所有輸入。隨著電子設(shè)備中數(shù)據(jù)傳輸速度的增加,多條跡線之間可接受的失配量逐漸變小。跟蹤長(zhǎng)度需要精確匹配,以避免在設(shè)備中產(chǎn)生數(shù)據(jù)錯(cuò)誤。

差分對(duì)中的長(zhǎng)度容差匹配也是必須的,以確保信號(hào)同步。當(dāng)網(wǎng)絡(luò)中的組件互連不匹配時(shí),您的軟件應(yīng)直接在布局上通過(guò)指示器通知您。并非所有軟件都能輕松糾正長(zhǎng)度不匹配。不同的程序有不同的程序和工具來(lái)調(diào)整跟蹤長(zhǎng)度和調(diào)整跟蹤長(zhǎng)度應(yīng)該像任何拖放命令一樣簡(jiǎn)單。

并非所有的網(wǎng)都是相同的。您的PCB設(shè)計(jì)軟件應(yīng)平衡自動(dòng)路由和規(guī)則檢查,并可根據(jù)您的設(shè)備應(yīng)用需求自由定制設(shè)計(jì)。當(dāng)您將多個(gè)差分對(duì)或單端跡線分組到網(wǎng)絡(luò)中時(shí),您需要一個(gè)PCB規(guī)則和約束編輯器,以便在每個(gè)網(wǎng)絡(luò)上定義長(zhǎng)度匹配約束。

Altium中的差分對(duì)路由

實(shí)現(xiàn)痛苦來(lái)自哪里

如果直接在布局編輯器中開(kāi)始路由,則使用預(yù)定義的設(shè)計(jì)規(guī)則放置跟蹤。路由的一些問(wèn)題是由于規(guī)則設(shè)置沖突而產(chǎn)生的,尤其是在偽劣設(shè)計(jì)包中。糟糕的設(shè)計(jì)軟件實(shí)際上可以在整個(gè)電路板上錯(cuò)誤地自動(dòng)路由您的跡線,除非在最極端的情況下,您不會(huì)發(fā)生這種情況。差分對(duì)尤其如此。

不良設(shè)計(jì)軟件不僅錯(cuò)誤地路由走線和差分對(duì),除非您將它們作為附件購(gòu)買(mǎi),否則您甚至不會(huì)獲得路由功能。這會(huì)讓您手動(dòng)卡住路線,通過(guò)眼睛檢查長(zhǎng)度公差,并手動(dòng)插入曲折。如果你想在合理的時(shí)間內(nèi)劃出少量的痕跡,你需要購(gòu)買(mǎi)這些基本功能,更不用說(shuō)用于那種新的腕管的腕帶。

一旦你實(shí)際上是在修復(fù)網(wǎng)絡(luò)中任何路由不匹配的過(guò)程中,您需要一個(gè)清晰的指示器來(lái)顯示相鄰單端跟蹤之間以及差分對(duì)中每條跟蹤之間的不匹配。這應(yīng)該就像在布局視圖中放置一個(gè)可視指示器一樣簡(jiǎn)單,當(dāng)您將曲折拖入軌跡時(shí)進(jìn)行調(diào)整。你的公差指標(biāo)沒(méi)有理由被埋沒(méi)在三個(gè)對(duì)話框中。

統(tǒng)一設(shè)計(jì)環(huán)境中的路由容差

由于路由差分對(duì),長(zhǎng)度跟蹤,定義網(wǎng)絡(luò)和層間路由通常是PCB設(shè)計(jì)中最耗時(shí)的部分,您的設(shè)計(jì)軟件應(yīng)包含交互式功能,以加快整個(gè)過(guò)程,同時(shí)確保您的信號(hào)網(wǎng)絡(luò)的長(zhǎng)度公差得到滿足。這些工具應(yīng)該內(nèi)置在您的軟件包中;沒(méi)有理由認(rèn)為這個(gè)關(guān)鍵功能只能作為附件使用。

讓您的軟件通知您網(wǎng)絡(luò)長(zhǎng)度不匹配是一回事,糾正這種不匹配是另一回事。校正跡線長(zhǎng)度不匹配需要在網(wǎng)中較短的跡線中放置曲折,使它們與最長(zhǎng)跡線的長(zhǎng)度相匹配。您可以直接從布局中輕松訪問(wèn)長(zhǎng)度匹配設(shè)置和曲折幾何。添加斜角進(jìn)行長(zhǎng)度調(diào)整應(yīng)該像在不匹配的軌跡上拖動(dòng)鼠標(biāo)一樣簡(jiǎn)單。

一旦您路由了所有連接并清理了不匹配的軌跡,統(tǒng)一的設(shè)計(jì)環(huán)境就會(huì)將您的布局集成到行業(yè)中 - 標(biāo)準(zhǔn)模擬和分析包。沒(méi)有人應(yīng)該從他們的設(shè)計(jì)包中導(dǎo)出到他們的模擬程序中。通過(guò)在統(tǒng)一環(huán)境中工作,您可以訪問(wèn)這些工具,并可以在單個(gè)程序中生成所有制造商的可交付成果。

Altium中的自動(dòng)交互式路由

Altium統(tǒng)一設(shè)計(jì)環(huán)境中的路由

Altium使用統(tǒng)一的接口,在組件直觀,同時(shí)仍將您的設(shè)計(jì)與高級(jí)仿真和規(guī)則檢查功能集成在一起。即使長(zhǎng)度容差在高速設(shè)備中非常敏感,路由工具,CAD工具和規(guī)則檢查功能也是為了確保您的設(shè)備能夠正常運(yùn)行。所有命令都很直觀,并且很容易在程序中找到。

您可以直接在原理圖中定義差分對(duì),并在布局中輕松捕獲這些規(guī)范。通過(guò)直接在原理圖中指定指令,可以簡(jiǎn)化定義設(shè)計(jì)規(guī)則。這為您提供了一個(gè)直觀的提示,可以直接在原理圖和布局中指示您的差分對(duì)??梢詥为?dú)或分批檢查規(guī)則違規(guī),違規(guī)行為具有直觀的顯示,可以輕松找到并修復(fù)任何設(shè)計(jì)錯(cuò)誤。

如果您正在尋找能夠?yàn)槟峁?qiáng)大功能的高級(jí)路由解決方案要定義公差規(guī)則,您需要像Altium這樣的PCB設(shè)計(jì)軟件包。 Altium中的路由功能和
?工具允許您定義信號(hào)網(wǎng)絡(luò),自動(dòng)布線,以及路由高引腳密度組件(如FPGA和內(nèi)存模塊)。使用自動(dòng)設(shè)計(jì)規(guī)則檢查功能來(lái)維護(hù)關(guān)鍵路由約束。

那么Altium和其他公司有什么區(qū)別? Altium確保您擁有成功所需的資源。 Altium易于閱讀,易于訪問(wèn),并包含高級(jí)設(shè)計(jì)功能的示例和用例。您可以訪問(wèn)行業(yè)專(zhuān)家提供的AltiumLive論壇,用戶組,視頻和網(wǎng)絡(luò)研討會(huì)。只需點(diǎn)擊幾下即可獲得強(qiáng)大的支持網(wǎng)絡(luò)。

不要讓您的電路板擺脫壓力和信號(hào)完整性的要求。使用關(guān)注您的PCB設(shè)計(jì)軟件,PCB作為其用戶并管理旨在使您的設(shè)計(jì)過(guò)程的每個(gè)方面感到互聯(lián)和統(tǒng)一的工具。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    能否將DAC5670的分輸出P和N分別接到差分放大器LMH6554的N和P

    專(zhuān)家們好,因?yàn)?b class='flag-5'>PCB布線關(guān)系,能否將DAC5670的分輸出P和N分別接到差分放大器LMH6554的N
    發(fā)表于 09-14 07:05

    【AD問(wèn)答 9】如何設(shè)置分對(duì)

    本帖最后由 cooldog123pp 于 2019-8-10 22:49 編輯 設(shè)置分對(duì),有好幾種方法,下面我就來(lái)一一介紹方法一:原理圖中直接設(shè)置好,然后導(dǎo)入到PCB中,如圖,給要設(shè)置的
    發(fā)表于 09-27 09:19

    淺談分對(duì)

    在理想情況下,分對(duì)是完全對(duì)稱(chēng)的,此時(shí)具有無(wú)限帶寬并且鄰近信號(hào)之間完全隔離。在現(xiàn)實(shí)情況下,分信號(hào)通過(guò)集成電路 (IC) 封裝、外部器件、不同的PCB結(jié)構(gòu)、
    發(fā)表于 09-11 11:50

    高速PCB布線分對(duì)走線

    的EMI,如果不對(duì)分信號(hào)進(jìn)行恰當(dāng)?shù)钠胶饣驗(yàn)V波,或者存在任何共模信號(hào),就可能會(huì)產(chǎn)生EMI問(wèn)題;其次是和信號(hào)相比,傳輸分信號(hào)需要雙倍的信號(hào)線?! ∪鐖D2所示為
    發(fā)表于 11-27 10:56

    請(qǐng)問(wèn)HDMI分對(duì)PCB怎么走線?

    HDMI分對(duì)PCB怎么走線?要計(jì)算匹配阻抗嗎?分對(duì)走多長(zhǎng)有要求嗎?四對(duì)
    發(fā)表于 05-31 05:35

    學(xué)子專(zhuān)區(qū)—ADALM2000實(shí)驗(yàn):MOS分對(duì)

    和M2的基極連接到同一輸入源來(lái)測(cè)量。圖10顯示了當(dāng)W1的共模電壓從+3 V掃描至-3 V時(shí),電阻偏置分對(duì)和電流源偏置分對(duì)
    發(fā)表于 12-31 08:00

    如果分對(duì)時(shí)鐘輸出,如P作為時(shí)鐘輸出,另一應(yīng)該如何使用?

    如果分對(duì)時(shí)鐘輸出,如P作為時(shí)鐘輸出,另一應(yīng)該如何使用。
    發(fā)表于 08-11 07:26

    分對(duì)振蕩器

    分對(duì)振蕩器 如圖5.3-8所示,圖中V1、V2為分對(duì)管,V3、V4、R1為主振蕩回路,L2為反饋線圈。它的工作原理與
    發(fā)表于 04-17 13:08 ?6511次閱讀
    <b class='flag-5'>差</b><b class='flag-5'>分對(duì)</b>振蕩器

    關(guān)于MIC分和輸出以及轉(zhuǎn)分電路連接

    關(guān)于MIC分和輸出以及轉(zhuǎn)分電路連接
    發(fā)表于 11-27 14:35 ?136次下載

    高速PCB分對(duì)路由以保持信號(hào)完整性

    在保持信號(hào)完整性方面,必須在高速數(shù)字電路中正確布線分對(duì)。遵循這些分對(duì)路由指南并將你的EMI問(wèn)題拋在腦后。
    的頭像 發(fā)表于 07-25 10:48 ?3132次閱讀

    PCB設(shè)計(jì)是否需要分對(duì)參考平面

    分對(duì)參考平面是強(qiáng)制性的還是被排除在 PCB 之外?讓我們清除一些關(guān)于這個(gè)經(jīng)常爭(zhēng)論的話題的疑問(wèn)。 什么是分對(duì)參考平面
    的頭像 發(fā)表于 09-16 20:05 ?3795次閱讀

    分對(duì)路由的最佳設(shè)計(jì)技巧

    ,但對(duì)于 PCB 而言,不僅僅是干擾。電磁干擾( EMI )會(huì)嚴(yán)重影響信號(hào)完整性在你的板;但是,有些路由選項(xiàng)可以幫助最大程度地減少這種影響。使用
    的頭像 發(fā)表于 10-10 18:15 ?1250次閱讀

    靜態(tài)路由是什么?靜態(tài)路由如何配置?

    靜態(tài)路由是一種路由的方式,路由項(xiàng)由手動(dòng)配置,而非動(dòng)態(tài)決定。與動(dòng)態(tài)路由不同,靜態(tài)路由是固定的,不會(huì)改變,即使網(wǎng)絡(luò)狀況已經(jīng)改變或是重新被組態(tài)。
    的頭像 發(fā)表于 10-07 10:48 ?2.4w次閱讀
    靜態(tài)<b class='flag-5'>路由是</b>什么?靜態(tài)<b class='flag-5'>路由</b>如何配置?

    高效分對(duì)布線指南:提高 PCB 布線速度

    高效分對(duì)布線指南:提高 PCB 布線速度
    的頭像 發(fā)表于 11-29 16:00 ?4476次閱讀
    高效<b class='flag-5'>差</b><b class='flag-5'>分對(duì)</b>布線指南:提高 <b class='flag-5'>PCB</b> 布線速度

    分輸出(隔離式)放大器連接到輸入ADC

    電子發(fā)燒友網(wǎng)站提供《將分輸出(隔離式)放大器連接到輸入ADC.pdf》資料免費(fèi)下載
    發(fā)表于 09-05 09:58 ?0次下載
    將<b class='flag-5'>差</b>分輸出(隔離式)放大器<b class='flag-5'>連接到</b><b class='flag-5'>單</b><b class='flag-5'>端</b>輸入ADC