工欲善其事,必先利其器。我們 Designer 最看重的就是,工具趁不趁手。FPGA/SoC 開發(fā),28nm 我們推薦您用 Vivado;20nm 開發(fā),您只能用 Vivado;16nm 開發(fā),Vivado 剛剛滴... 那怎么才能用好 Vivado 呢?
5 Vivado 中的 “邏輯調(diào)試” 功能詳解
學(xué)習(xí)如何使用 Vivado 設(shè)計(jì)套件中的 “邏輯調(diào)試(Logic Debug)”功能,以及如何在設(shè)計(jì)中添加邏輯調(diào)試 IP,如何使用 Vivado 邏輯分析器(Logic Analyzer)來操作該 IP。更多Vivado培訓(xùn)視頻,敬請?jiān)L問 http://china.xilinx.com/training/vivado。
6 UltraFAST 設(shè)計(jì)方法中 “Checklist”的使用
學(xué)習(xí)如何執(zhí)行 UltraFAST 設(shè)計(jì)方法中的”Checklist“功能來確保您的設(shè)計(jì)以及設(shè)計(jì)環(huán)境已為 Vivado 設(shè)計(jì)套件做好優(yōu)化?!盋hecklist“強(qiáng)調(diào)了許多在 UG949 中所提到的建議。它由一系列的,針對設(shè)計(jì)流程每一階段中的問題和對應(yīng)措施組成。設(shè)計(jì)前確保設(shè)計(jì)或設(shè)計(jì)環(huán)境已為Vivado優(yōu)化將可以大大增加您的設(shè)計(jì)效率,同時(shí)減少設(shè)計(jì)收斂或處還能理工具的問題所花的時(shí)間。
-
邏輯
+關(guān)注
關(guān)注
2文章
834瀏覽量
29728 -
16nm
+關(guān)注
關(guān)注
0文章
32瀏覽量
28136
發(fā)布評(píng)論請先 登錄
FPGA開發(fā)Vivado的仿真設(shè)計(jì)案例分析

深入淺出玩轉(zhuǎn)Xilinx Vivado工具實(shí)戰(zhàn)設(shè)計(jì)技巧
Vivado+Zedboard之Linux開發(fā)環(huán)境搭建
關(guān)于16nm UltraScale+ 器件的工具與文檔分析和介紹
Xilinx 宣布Vivado設(shè)計(jì)套件開始支持16nm UltraScale+產(chǎn)品早期試用
使用VIVADO對7系列FPGA的高效設(shè)計(jì)心得
Vivado中使用debug工具步驟與調(diào)試技巧

16 款優(yōu)秀的Web開發(fā)輔助工具推薦

Vivado不是FPGA的設(shè)計(jì)EDA工具嘛?
xilinx Vivado工具使用技巧
Vivado 開發(fā)教程(一) 創(chuàng)建新硬件工程

Xilinx FPGA Vivado開發(fā)流程介紹
使用P4和Vivado工具簡化數(shù)據(jù)包處理設(shè)計(jì)

評(píng)論