0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

技術(shù) | 如何解決PCB設(shè)計(jì)中的阻抗匹配問(wèn)題

LUZq_Line_pcbla ? 來(lái)源:YXQ ? 2019-06-21 17:03 ? 次閱讀

在高速PCB設(shè)計(jì)時(shí)為了防止反射就要考慮阻抗匹配,但由于PCB的加工工藝限制了阻抗的連續(xù)性而仿真又仿不到,在原理圖的設(shè)計(jì)時(shí)怎樣來(lái)考慮這個(gè)問(wèn)題?另外關(guān)于IBIS模型,不知在那里能提供比較準(zhǔn)確的IBIS模型庫(kù)。我們從網(wǎng)上下載的庫(kù)大多數(shù)都不太準(zhǔn)確,很影響仿真的參考性。

在設(shè)計(jì)高速PCB電路時(shí),阻抗匹配是設(shè)計(jì)的要素之一。而阻抗值跟走線方式有絕對(duì)的關(guān)系, 例如是走在表面層(microstrip)或內(nèi)層(stripline/double stripline),與參考層(電源層或地層)的距離,走線寬度,PCB材質(zhì)等均會(huì)影響走線的特性阻抗值。也就是說(shuō)要在布線后才能確定阻抗值。一般仿真軟件會(huì)因線路模型或所使用的數(shù)學(xué)算法的限制而無(wú)法考慮到一些阻抗不連續(xù)的布線情況,這時(shí)候在原理圖上只能預(yù)留一些terminators(端接),如串聯(lián)電阻等,來(lái)緩和走線阻抗不連續(xù)的效應(yīng)。真正根本解決問(wèn)題的方法還是布線時(shí)盡量注意避免阻抗不連續(xù)的發(fā)生。 IBIS模型的準(zhǔn)確性直接影響到仿真的結(jié)果?;旧螴BIS可看成是實(shí)際芯片I/O buffer等效電路的電氣特性資料,一般可由SPICE模型轉(zhuǎn)換而得 (亦可采用測(cè)量, 但限制較多),而SPICE的資料與芯片制造有絕對(duì)的關(guān)系,所以同樣一個(gè)器件不同芯片廠商提供,其SPICE的資料是不同的,進(jìn)而轉(zhuǎn)換后的IBIS模型內(nèi)之資料也會(huì)隨之而異。也就是說(shuō),如果用了A廠商的器件,只有他們有能力提供他們器件準(zhǔn)確模型資料,因?yàn)闆](méi)有其它人會(huì)比他們更清楚他們的器件是由何種工藝做出來(lái)的。如果廠商所提供的IBIS不準(zhǔn)確, 只能不斷要求該廠商改進(jìn)才是根本解決之道。

在高速PCB設(shè)計(jì)時(shí)我們使用的軟件都只不過(guò)是對(duì)設(shè)置好的EMC、EMI規(guī)則進(jìn)行檢查,而設(shè)計(jì)者應(yīng)該從那些方面去考慮EMC、EMI的規(guī)則?怎樣設(shè)置規(guī)則?

一般EMI/EMC設(shè)計(jì)時(shí)需要同時(shí)考慮輻射(radiated)與傳導(dǎo)(conducted)兩個(gè)方面。 前者歸屬于頻率較高的部分(》30MHz)后者則是較低頻的部分(《30MHz)。 所以不能只注意高頻而忽略低頻的部分。 一個(gè)好的EMI/EMC設(shè)計(jì)必須一開(kāi)始布局時(shí)就要考慮到器件的位置 PCB迭層的安排 重要聯(lián)機(jī)的走法 器件的選擇等 如果這些沒(méi)有事前有較佳的安排 事后解決則會(huì)事倍功半 增加成本。 例如時(shí)鐘產(chǎn)生器的位置盡量不要靠近對(duì)外的連接器 高速信號(hào)盡量走內(nèi)層并注意特性阻抗匹配與參考層的連續(xù)以減少反射 器件所推的信號(hào)之斜率(slew rate)盡量小以減低高頻成分 選擇去耦合(decoupling/bypass)電容時(shí)注意其頻率響應(yīng)是否符合需求以降低電源層噪聲。 另外 注意高頻信號(hào)電流之回流路徑使其回路面積盡量?。ㄒ簿褪腔芈纷杩筶oop impedance盡量小)以減少輻射。 還可以用分割地層的方式以控制高頻噪聲的范圍。 最后 適當(dāng)?shù)倪x擇PCB與外殼的接地點(diǎn)。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4338

    文章

    23297

    瀏覽量

    403911
  • 阻抗
    +關(guān)注

    關(guān)注

    17

    文章

    964

    瀏覽量

    46698

原文標(biāo)題:如何解決PCB設(shè)計(jì)中的阻抗匹配問(wèn)題

文章出處:【微信號(hào):Line_pcblayout,微信公眾號(hào):Line_pcblayout】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    阻抗匹配怎么設(shè)計(jì)?

    阻抗匹配設(shè)計(jì)有什么資料嗎?求推薦
    發(fā)表于 03-10 07:37

    Aigtek:功率放大器如何進(jìn)行阻抗匹配

    )和電容(C)組成。在功率放大器,輸入和輸出端口的阻抗通常是不同的,因此需要進(jìn)行阻抗匹配,以確保信號(hào)的有效傳輸。 阻抗匹配的目標(biāo)是使功率放大器的輸入
    的頭像 發(fā)表于 03-05 11:02 ?187次閱讀
    Aigtek:功率放大器如何進(jìn)行<b class='flag-5'>阻抗匹配</b>

    Cadence技術(shù)解讀 天線的阻抗匹配技術(shù)

    本文要點(diǎn) 天線的阻抗匹配技術(shù)旨在確保將最大功率傳輸?shù)教炀€,從而使天線元件能夠強(qiáng)烈輻射。 天線阻抗匹配是指將天線饋線末端的輸入阻抗與饋線的特
    的頭像 發(fā)表于 12-16 15:44 ?1534次閱讀
    Cadence<b class='flag-5'>技術(shù)</b>解讀 天線的<b class='flag-5'>阻抗匹配</b><b class='flag-5'>技術(shù)</b>

    100M到200M的ADC在PCB設(shè)計(jì)時(shí),要進(jìn)行嚴(yán)格的阻抗匹配嗎?

    100M到200M的ADC在PCB設(shè)計(jì)時(shí),要進(jìn)行嚴(yán)格的阻抗匹配
    發(fā)表于 12-06 06:50

    阻抗匹配計(jì)算和差分走線設(shè)置

    ad,cadense 阻抗匹配計(jì)算和差分走線設(shè)置
    發(fā)表于 10-17 16:59 ?2次下載

    阻抗匹配50歐姆好像是一個(gè)很特殊的值,為什么呢?

    阻抗匹配50歐姆好像是一個(gè)很特殊的值,為什么呢?各種的阻抗匹配情況是怎樣考慮的?因?yàn)樽罱囊粋€(gè)問(wèn)題對(duì)阻抗匹配的原理開(kāi)始模糊起來(lái),請(qǐng)專家指教。
    發(fā)表于 09-19 07:26

    為什么要阻抗匹配

    電子行業(yè)的工程師經(jīng)常會(huì)遇到阻抗匹配問(wèn)題。什么是阻抗匹配?為什么要進(jìn)行阻抗匹配?本文帶您一探究竟!什么是阻抗在電學(xué),常把對(duì)電路
    的頭像 發(fā)表于 07-10 08:25 ?1554次閱讀
    為什么要<b class='flag-5'>阻抗匹配</b>?

    PCB阻抗匹配過(guò)孔的多個(gè)因素你知道哪些?

    在高速PCB設(shè)計(jì),阻抗匹配是至關(guān)重要的。過(guò)孔作為連接不同層信號(hào)的關(guān)鍵元素,也需要進(jìn)行阻抗匹配以確保信號(hào)的完整性。捷多邦小編今天就與大家聊聊PCB
    的頭像 發(fā)表于 07-04 17:39 ?1962次閱讀

    電路的阻抗如何匹配

    。這在射頻電路和高速數(shù)字電路設(shè)計(jì)中非常關(guān)鍵。以下是實(shí)現(xiàn)阻抗匹配的一些基本方法:1.傳輸線匹配:保證傳輸線的特性阻抗與源和負(fù)載阻抗匹配。例如
    的頭像 發(fā)表于 06-28 08:29 ?3082次閱讀
    電路的<b class='flag-5'>阻抗</b>如何<b class='flag-5'>匹配</b>

    阻抗匹配有煩惱?來(lái)嘮一嘮~

    一、 阻抗匹配電路的作用 二、 阻抗匹配的理想模型 三、 電感電容的高頻特性 四、 Smith圓圖在RF匹配電路調(diào)試的應(yīng)用 五、 RF匹配
    的頭像 發(fā)表于 06-11 14:15 ?764次閱讀
    <b class='flag-5'>阻抗匹配</b>有煩惱?來(lái)嘮一嘮~

    什么是阻抗?為什么要做阻抗匹配

    和容抗正好相等,整體上呈現(xiàn)純電阻。如果感抗大于容抗,整體上則呈現(xiàn)感性,反之呈現(xiàn)容性。 2、為什么要做阻抗匹配 根據(jù)我們要達(dá)到的不同目的,阻抗匹配也可以有不同的理解。比如說(shuō)一個(gè)直流或低頻信號(hào)源,通過(guò)導(dǎo)線
    發(fā)表于 06-04 06:46

    輸入阻抗、輸出阻抗、阻抗匹配到底是個(gè)啥?

    ,則對(duì)電流源的負(fù)載就越輕。因此,我們可以這樣認(rèn)為:如果是用電壓源來(lái)驅(qū)動(dòng)的,則輸入阻抗越大越好;如果是用電流源來(lái)驅(qū)動(dòng)的,則阻抗越小越好(注:只適合于低頻電路,在高頻電路,還要考慮阻抗匹配
    發(fā)表于 06-01 08:08

    如何利用矢量網(wǎng)絡(luò)分析儀對(duì)新材料進(jìn)行阻抗匹配測(cè)試?

    利用矢量網(wǎng)絡(luò)分析儀(VNA)對(duì)新材料進(jìn)行阻抗匹配測(cè)試是高頻電路設(shè)計(jì)和新材料研發(fā)的一個(gè)重要環(huán)節(jié)。
    的頭像 發(fā)表于 05-17 15:58 ?1513次閱讀

    高速差分信號(hào)阻抗匹配詳解

    在高速數(shù)據(jù)傳輸系統(tǒng),差分信號(hào)作為一種常見(jiàn)的信號(hào)傳輸方式,具有抗噪聲能力強(qiáng)、傳輸距離遠(yuǎn)等優(yōu)點(diǎn)。然而,差分信號(hào)的傳輸質(zhì)量受到諸多因素的影響,其中阻抗匹配是確保信號(hào)穩(wěn)定傳輸?shù)年P(guān)鍵因素之一。本文將詳細(xì)探討高速差分信號(hào)阻抗匹配的原理、方
    的頭像 發(fā)表于 05-16 16:32 ?3366次閱讀

    阻抗匹配的原理分析?

    由電路結(jié)構(gòu)的不同,阻抗匹配有如下五種形式,首端串聯(lián),末端并聯(lián)下拉,末端并聯(lián)上拉,末端戴維南(既有上拉又有下拉),阻容串聯(lián)下拉。有幾個(gè)問(wèn)題請(qǐng)教。 1、阻抗匹配只是針對(duì)傳輸線過(guò)程嗎,對(duì)輸出端口和輸入
    發(fā)表于 05-09 23:05

    電子發(fā)燒友

    中國(guó)電子工程師最喜歡的網(wǎng)站

    • 2931785位工程師會(huì)員交流學(xué)習(xí)
    • 獲取您個(gè)性化的科技前沿技術(shù)信息
    • 參加活動(dòng)獲取豐厚的禮品