0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

瞻博網(wǎng)絡(luò)憑借Fusion技術(shù)的IC Compiler II將ECO周轉(zhuǎn)時(shí)間縮短近一半

新思科技 ? 來(lái)源:yxw ? 2019-06-14 08:42 ? 次閱讀

新思科技近日宣布采用先進(jìn)Fusion技術(shù)的創(chuàng)新型IC Compiler? II布局布線解決方案已在瞻博網(wǎng)絡(luò)(Juniper Networks)部署,為瞻博網(wǎng)絡(luò)實(shí)現(xiàn)了更好的功耗和面積結(jié)果。此外,在IC Compiler II布局布線解決方案內(nèi)執(zhí)行時(shí),工程變更指令(ECO)周轉(zhuǎn)時(shí)間可縮短40%以上。

新思科技Fusion Design Platform?的關(guān)鍵組成部分IC Compiler II和先進(jìn)Fusion技術(shù)通過(guò)執(zhí)行過(guò)程中的金牌signoff精確度實(shí)現(xiàn)獨(dú)特的優(yōu)化能力,從而帶來(lái)更好的結(jié)果質(zhì)量。采用先進(jìn)Fusion技術(shù)的設(shè)計(jì)大大提高了功耗、時(shí)序和電源網(wǎng)格signoff引擎之間的相關(guān)性,同時(shí)盡量減少設(shè)計(jì)收斂所需的ECO迭代次數(shù)。

瞻博網(wǎng)絡(luò)正在拓展對(duì)采用先進(jìn)Fusion技術(shù)的IC Compiler II的使用,為其由數(shù)十億個(gè)晶體管組成的新一代7納米網(wǎng)絡(luò)系統(tǒng)級(jí)芯片(SoC)設(shè)計(jì)提供所需的額外功耗和可靠性。為了節(jié)約6%的面積和14%的功耗,瞻博網(wǎng)絡(luò)部署了數(shù)項(xiàng)IC Compiler II技術(shù),如多位寄存器、低功耗布局、時(shí)鐘數(shù)據(jù)同步優(yōu)化(CCD)和基于網(wǎng)格的時(shí)鐘樹綜合等。瞻博網(wǎng)絡(luò)部署的具體的先進(jìn)Fusion技術(shù)包括使設(shè)計(jì)面積縮小了多達(dá)3%,而且不影響時(shí)序的邏輯重構(gòu),以及提高可靠性的電源網(wǎng)格增強(qiáng)功能(PGA)。在7納米流片設(shè)計(jì)的局部使用了PGA,動(dòng)態(tài)壓降改善了22.5%。瞻博還評(píng)估了在有挑戰(zhàn)性的設(shè)計(jì)模塊上使用ECO Fusion的情況,其得出結(jié)果的速度提高了43%,同時(shí)還節(jié)省了2%的功耗。

“芯片是瞻博網(wǎng)絡(luò)所有高性能網(wǎng)絡(luò)產(chǎn)品的核心,這些產(chǎn)品的耗電量往往超過(guò)100瓦,因此我們的主要目標(biāo)是顯著降低設(shè)計(jì)功耗?;?a href="http://www.wenjunhu.com/article/zt/" target="_blank">最新IC Compiler II和先進(jìn)Fusion技術(shù)的部署,幫助我們實(shí)現(xiàn)了最佳PPA,降低了面積和功耗,且不影響7納米流片的時(shí)序。此外,“開箱即用”清除signoff時(shí)序違例是我們的又一個(gè)主要目標(biāo),ECO Fusion有助于進(jìn)一步縮短得到結(jié)果的時(shí)間,同時(shí)帶來(lái)更多結(jié)果質(zhì)量的改進(jìn)?!?/p>

——Narayan Subramaniam

大約一年前發(fā)布的先進(jìn)Fusion技術(shù)最近得到了提升,包含了更多的優(yōu)化功能,如為實(shí)現(xiàn)最優(yōu)功耗、性能和面積(PPA)而進(jìn)行的邏輯重構(gòu)、IR電壓降驅(qū)動(dòng)的布局和優(yōu)化、基于窮舉路徑分析(PBA)的PrimeTime?時(shí)延計(jì)算以及signoff精度的ECO。在IC Compiler II環(huán)境內(nèi)使用,先進(jìn)Fusion技術(shù)帶來(lái)了無(wú)與倫比的結(jié)果質(zhì)量和設(shè)計(jì)收斂。

“采用先進(jìn)Fusion技術(shù)的IC Compiler II提供了最好的PPA,同時(shí)證明了ECO迭代和周轉(zhuǎn)時(shí)間可以減少40%。瞻博網(wǎng)絡(luò)是提供先進(jìn)網(wǎng)絡(luò)解決方案方面的領(lǐng)導(dǎo)者,對(duì)采用先進(jìn)Fusion技術(shù)的IC Compiler II的部署是幫助其以更低成本提供對(duì)環(huán)境更有利的低功耗芯片的關(guān)鍵?!?/p>

——Sanjay Bali

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    456

    文章

    51019

    瀏覽量

    425407
  • 新思科技
    +關(guān)注

    關(guān)注

    5

    文章

    801

    瀏覽量

    50374
  • 瞻博網(wǎng)絡(luò)
    +關(guān)注

    關(guān)注

    0

    文章

    14

    瀏覽量

    7635

原文標(biāo)題:瞻博網(wǎng)絡(luò)憑借Fusion技術(shù)的IC Compiler II將ECO周轉(zhuǎn)時(shí)間縮短近一半

文章出處:【微信號(hào):Synopsys_CN,微信公眾號(hào):新思科技】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    關(guān)于逆變器的電流峰值控制,為啥電流波形只有一半?

    我是用電流峰值控制方法去做反激式逆變器的。為啥我副邊電流波形只有一半呢。硬件定是好的,軟件是我自己寫的,不知道是程序哪里出了問(wèn)題,希望能解答
    發(fā)表于 12-10 16:24

    ADS1291采集得到的信號(hào)幅值是方波的一半還少,怎樣處理?

    ), GPIO(0C) ,通過(guò)心電發(fā)生器發(fā)出心率60,幅值1mv的信號(hào),比對(duì)發(fā)現(xiàn),采集得到的信號(hào)幅值是方波的一半還少,請(qǐng)問(wèn)這個(gè)該怎樣處理,怎么回事
    發(fā)表于 11-22 06:59

    ADS8686S讀取值為實(shí)際值一半,是什么原因?qū)е碌模?/a>

    ADS8686S使用SPI串行通訊,軟件模式;SDOA單線數(shù)據(jù),終端配置±5V量程,剛開開始運(yùn)行均正常,校準(zhǔn)系數(shù)都對(duì),突然code值變?yōu)?b class='flag-5'>一半;改變輸入值也成比例變化,錄波波形也正常,幅值也是一半
    發(fā)表于 11-18 07:48

    TPA3255如果僅使用一半,如何處理最好?

    TPA3255只用其中一半做BTL功放,A/B輸入,A/B輸出。請(qǐng)問(wèn)C/D 輸入端和C/D 輸出端如何處理。還有,22、23、24、25、26、27、28、29、30、31(所有僅涉及C/D輸入輸出的引腳)如何處理,對(duì)于芯片比較安全。
    發(fā)表于 09-30 06:10

    在頻率較高時(shí),如果用50Ω進(jìn)行匹配,那么電壓是不是衰減一半

    在頻率較高時(shí),需要考慮阻抗匹配,如果用50Ω進(jìn)行匹配,那么電壓是不是衰減一半?
    發(fā)表于 09-20 08:24

    用opa842連了個(gè)簡(jiǎn)單的跟隨器,就是輸出端直接反饋到反向端,為什么輸出會(huì)衰減為一半?

    我用opa842連了個(gè)簡(jiǎn)單的跟隨器,就是輸出端直接反饋到反向端,為什么輸出會(huì)衰減為一半? 第二個(gè)問(wèn)題,用opa842連個(gè)同相放大器(反饋網(wǎng)絡(luò)電阻為1:1),為什么輸出會(huì)放大十倍甚至幾十?
    發(fā)表于 09-19 07:50

    如何輸出電壓降低一半?

    需要將輸出電壓降低一半,之前輸出電壓大概是0到10V左右,大家能給個(gè)方案嗎?后面還要進(jìn)行AD轉(zhuǎn)換,所以需要精確,不要電阻分壓。最好用TI的芯片。
    發(fā)表于 09-14 06:20

    使用VCA821進(jìn)行可調(diào)增益倍數(shù)放大,輸出的信號(hào)只有一半放大了,另一半沒(méi)有變化,為什么?

    使用VCA821進(jìn)行可調(diào)增益倍數(shù)放大,下面是VCA821的原理圖,Vin是DA輸出信號(hào),Vg是可調(diào)的搞電平輸出,Amax=20dB, 但是VCA821輸出的信號(hào)只有一半放大了,另一半沒(méi)有變化。這個(gè)是偏置的問(wèn)題嗎?有什么解決的方法嗎? 輸出波形:
    發(fā)表于 09-12 07:48

    惠普回應(yīng)將一半PC生產(chǎn)遷出中國(guó)傳聞

    針對(duì)近期外媒關(guān)于惠普計(jì)劃一半以上個(gè)人電腦(PC)生產(chǎn)遷出中國(guó)的傳聞,惠普中國(guó)方面迅速作出回應(yīng),明確指出該報(bào)道不實(shí)。惠普強(qiáng)調(diào),中國(guó)在其全球供應(yīng)鏈中占據(jù)著不可或缺的重要地位,是公司持續(xù)發(fā)展的基石。
    的頭像 發(fā)表于 08-09 10:34 ?512次閱讀

    STM8下載一半ST Visual Develop沒(méi)有響應(yīng)是什么原因?

    STM8下載一半ST Visual Develop 沒(méi)有響應(yīng),是什么原因?
    發(fā)表于 05-16 07:19

    STM32L496 DMA收集到數(shù)據(jù)一半產(chǎn)生中斷,但是仿真時(shí)發(fā)現(xiàn)并不是數(shù)據(jù)的一半,為什么?

    在使用定時(shí)器觸發(fā)ADC+DMA,做數(shù)據(jù)采集發(fā)現(xiàn),DMA收集到數(shù)據(jù)一半產(chǎn)生中斷,但是仿真時(shí)發(fā)現(xiàn)并不是數(shù)據(jù)的一半
    發(fā)表于 04-12 06:46

    cubemx在配置的時(shí)候加上freertos,freertos配置為時(shí)間輪換,會(huì)在驅(qū)動(dòng)調(diào)用一半切換到另個(gè)任務(wù)嗎?

    我想咨詢下貴司的cubemx在配置的時(shí)候加上freertos。freertos配置為時(shí)間輪換,會(huì)在驅(qū)動(dòng)調(diào)用一半切換到另個(gè)任務(wù)嗎?另外驅(qū)動(dòng)會(huì)有競(jìng)爭(zhēng),貴司cubemx生成的HAL層會(huì)加
    發(fā)表于 03-29 07:14

    分享種大型SOC設(shè)計(jì)中功能ECO加速的解決方案

    大型SOC項(xiàng)目的綜合非常耗時(shí)間,常常花費(fèi)好幾天。當(dāng)需要做功能ECO時(shí),代碼的改動(dòng)限定在某些子模塊里,設(shè)計(jì)人員并不想重跑次完整的綜合,這種方法縮短
    的頭像 發(fā)表于 03-11 10:41 ?505次閱讀
    分享<b class='flag-5'>一</b>種大型SOC設(shè)計(jì)中功能<b class='flag-5'>ECO</b>加速的解決方案

    L432ADC量程一半的數(shù)值異常是什么原因造成的?

    用ADC采集的正余弦電壓可以很明顯的看到在固定位置會(huì)有數(shù)據(jù)異常,放大之后如下圖標(biāo)記下發(fā)現(xiàn)固定出現(xiàn)在2048位置,正好是量程的一半 使用的芯片是L432,相同的布局使用F103沒(méi)這個(gè)問(wèn)題,想問(wèn)下是L432有這個(gè)問(wèn)題嗎
    發(fā)表于 03-11 07:34

    芯電子1200V/650V SiC塑封橋模塊獲車規(guī)認(rèn)證

    在科技不斷進(jìn)步和新能源汽車產(chǎn)業(yè)迅速崛起的當(dāng)下,高效、穩(wěn)定且符合車規(guī)標(biāo)準(zhǔn)的電子元器件成為市場(chǎng)的迫切需求。上海芯電子科技有限公司(簡(jiǎn)稱“芯電子”)憑借其深厚的碳化硅(SiC)半導(dǎo)體技術(shù)
    的頭像 發(fā)表于 03-07 09:37 ?1228次閱讀