算法:采用MATLAB仿真,分別對(duì)具體的目標(biāo)速度,距離,角度等有一個(gè)深刻的認(rèn)識(shí),掌握如何檢測(cè)判別目標(biāo),升華到如何進(jìn)行一維距離像的識(shí)別,雷達(dá)總體參數(shù)設(shè)計(jì)。
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。
舉報(bào)投訴
-
FPGA
+關(guān)注
關(guān)注
1630文章
21778瀏覽量
604841 -
matlab
+關(guān)注
關(guān)注
185文章
2980瀏覽量
230757 -
雷達(dá)
+關(guān)注
關(guān)注
50文章
2957瀏覽量
117784
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
利用DSP和FPGA技術(shù)的低信噪比雷達(dá)信號(hào)檢測(cè)設(shè)計(jì)介紹
dB時(shí)能測(cè)到雷達(dá)信號(hào),使雷達(dá)的有效作用距離提高。本文主要介紹基于DSP和FPGA技術(shù)的低信噪比情況下雷達(dá)
發(fā)表于 07-04 06:55
基于DSP+FPGA的雷達(dá)信號(hào)模擬器系統(tǒng)設(shè)計(jì)
在實(shí)際的外場(chǎng)試飛過(guò)程中是不可能實(shí)現(xiàn)的,這也是雷達(dá)信號(hào)模擬器對(duì)場(chǎng)外試飛的一大優(yōu)勢(shì)。FPGA作為高性能數(shù)字信號(hào)處理系統(tǒng)中的關(guān)鍵部件,在雷達(dá)
發(fā)表于 07-15 06:48
如何利用DSP和FPGA技術(shù)檢測(cè)低信噪比雷達(dá)信號(hào)?
dB時(shí)能測(cè)到雷達(dá)信號(hào),使雷達(dá)的有效作用距離提高。有哪些方法能檢測(cè)低信噪比雷達(dá)信號(hào) ? 可以利用DSP和
發(fā)表于 08-05 07:30
幾種最基本的通訊方式解釋與總結(jié)
幾種最基本的通訊方式解釋與總結(jié)出發(fā)點(diǎn)在讀書的時(shí),對(duì)于幾種通訊總是一知半解,沒(méi)有刻意的去學(xué)習(xí)使用,直到工作后,才發(fā)現(xiàn),對(duì)于知識(shí)的應(yīng)用不能只是一知半解,要想對(duì)其熟練應(yīng)用,就必須理解透徹。如果文中有寫的有
發(fā)表于 02-23 07:30
一種基于DSP和FPGA的雷達(dá)信號(hào)分選電路設(shè)計(jì)
設(shè)計(jì)了一種基于DSP 和FPGA 的雷達(dá)信號(hào)分選電路,對(duì)密集的雷達(dá)信號(hào)進(jìn)行分選識(shí)別。系統(tǒng)利用FPGA
發(fā)表于 07-16 10:52
?26次下載
FPGA在雷達(dá)信號(hào)模擬器中的應(yīng)用
基于FPGA的各種雷達(dá)信號(hào)產(chǎn)生方法,介紹了在FPGA中實(shí)現(xiàn)直接數(shù)字頻率合成器(DDS)以及提高輸出信號(hào)質(zhì)量的方法,編程實(shí)現(xiàn)了頻率捷變、線性調(diào)
發(fā)表于 11-29 18:02
?31次下載
基于DSP和FPGA技術(shù)的低信噪比雷達(dá)信號(hào)檢測(cè)
基于DSP和FPGA技術(shù)的低信噪比雷達(dá)信號(hào)檢測(cè)
我國(guó)目前的海事雷達(dá)大多為進(jìn)口雷達(dá),有效探測(cè)距離小,在信噪比降為3 dB時(shí)已經(jīng)無(wú)法識(shí)別
發(fā)表于 11-05 10:33
?576次閱讀
基于FPGA嵌入式系統(tǒng)的雷達(dá)信號(hào)模擬器
基于FPGA嵌入式系統(tǒng)的雷達(dá)信號(hào)模擬器
在現(xiàn)代雷達(dá)系統(tǒng)的研制和調(diào)試過(guò)程中,對(duì)雷達(dá)性能和指標(biāo)的測(cè)試是一個(gè)重要環(huán)節(jié),在這個(gè)環(huán)節(jié)中,利用模擬目標(biāo)
發(fā)表于 02-06 09:25
?854次閱讀
基于FPGA的雷達(dá)數(shù)字信號(hào)處理機(jī)設(shè)計(jì)
本文提出了一種基于FPGA的雷達(dá)數(shù)字信號(hào)處理機(jī)設(shè)計(jì),接收機(jī)采用了脈沖多普勒、數(shù)字波束形成等主流雷達(dá)技術(shù)。
發(fā)表于 03-31 09:53
?3548次閱讀
基于FPGA的雷達(dá)信號(hào)處理系統(tǒng)設(shè)計(jì)
基于FPGA的雷達(dá)信號(hào)處理系統(tǒng)設(shè)計(jì)的論文
發(fā)表于 10-30 10:38
?6次下載
基于FPGA 的雷達(dá)信號(hào)采集系統(tǒng)設(shè)計(jì)
近年來(lái),雷達(dá)在軍用和民用領(lǐng)域都獲得了巨大的發(fā)展。雷達(dá)信號(hào)處理系統(tǒng)是雷達(dá)的關(guān)鍵模塊,對(duì)雷達(dá)定位精度起著決定性作用。
發(fā)表于 11-22 07:25
?4785次閱讀
雷達(dá)信號(hào)處理:FPGA還是GPU?
FPGA和CPU一直是雷達(dá)信號(hào)處理不可分割的組成部分。傳統(tǒng)上FPGA用于前端處理,CPU用于后端處理。隨著雷達(dá)系統(tǒng)的處理能力越來(lái)越強(qiáng),越來(lái)越
評(píng)論