Quartus II 是Altera公司的綜合性CPLD/FPGA開發(fā)軟件,原理圖、VHDL、VerilogHDL以及AHDL(Altera Hardware 支持Description Language)等多種設(shè)計(jì)輸入形式,內(nèi)嵌自有的綜合器以及仿真器,可以完成從設(shè)計(jì)輸入到硬件配置的完整PLD設(shè)計(jì)流程。Quartus II可以在Windows、Linux以及Unix上使用,除了可以使用Tcl腳本完成設(shè)計(jì)流程外,提供了完善的用戶圖形界面設(shè)計(jì)方式。具有運(yùn)行速度快,界面統(tǒng)一,功能集中,易學(xué)易用等特點(diǎn)。
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。
舉報(bào)投訴
相關(guān)推薦
Quartus II的仿真實(shí)驗(yàn)資料
選擇Quartus II軟件“File”菜單的“New”選項(xiàng),打開新建其他文件對(duì)話框,選擇新建波形圖
發(fā)表于 02-08 16:59
?114次下載
特權(quán)同學(xué)的FPGA/CPLD入門級(jí)學(xué)習(xí)板基礎(chǔ)資料,入門選手可以看看哦
發(fā)表于 12-02 09:44
?21次下載
BJ-EPM240學(xué)習(xí)板是特權(quán)同學(xué)推出的一款FPGA/CPLD入門級(jí)學(xué)習(xí)板,該
發(fā)表于 08-31 17:09
?2次下載
本文檔的主要內(nèi)容詳細(xì)介紹的是FPGA學(xué)習(xí)合集教程之開發(fā)板數(shù)據(jù)手冊(cè)和三個(gè)仿真測(cè)試的視頻教程內(nèi)容包括了:CPLD
發(fā)表于 12-27 08:00
?29次下載
本文檔的主要內(nèi)容詳細(xì)介紹的是FPGA視頻教程之使用BJ-EPM240學(xué)習(xí)板進(jìn)行數(shù)碼管顯示實(shí)驗(yàn)的資料說明
發(fā)表于 02-28 10:35
?5次下載
本文檔的主要內(nèi)容詳細(xì)介紹的是FPGA視頻教程之BJ-EPM240學(xué)習(xí)板的詳細(xì)資料說明免費(fèi)下載,BJ-EP
發(fā)表于 03-01 11:35
?20次下載
本文檔的主要內(nèi)容詳細(xì)介紹的是FPGA視頻教程之Quartus.II調(diào)用ModelSim仿真實(shí)例詳細(xì)資料說明。
發(fā)表于 03-05 10:46
?13次下載
主芯片使用的是Altera公司的MAXII系列EPM240T100C5,該芯片有240個(gè)邏輯單元,等效宏單元192個(gè),資源比較豐富,內(nèi)有8KbitFlash的存儲(chǔ)空間。
發(fā)表于 03-06 14:31
?7531次閱讀
本視頻主要內(nèi)容詳細(xì)介紹的是FPGA視頻教程之BJ-EPM240學(xué)習(xí)板計(jì)數(shù)器實(shí)驗(yàn)的詳細(xì)資料說明。
發(fā)表于 03-06 14:57
?5351次閱讀
本文檔的主要內(nèi)容詳細(xì)介紹的是FPGA視頻教程之Quartus II的基礎(chǔ)知識(shí)免費(fèi)下載內(nèi)容包括了:1.Altera和器件介紹,2.Quartus
發(fā)表于 03-21 16:54
?10次下載
BJ-EPM240學(xué)習(xí)板主芯片使用的是Altera公司的MAXII系列EPM240T100C5,該芯片有240個(gè)邏輯單元,等效宏單元192個(gè)
發(fā)表于 12-23 07:05
?3047次閱讀
ModeSim是業(yè)界唯一的單內(nèi)核支持VHDL和Verilog混合仿真的仿真器。它采用直接優(yōu)化的編譯技術(shù)、Tcl/Tk技術(shù)、和單一內(nèi)核仿真技術(shù),編譯仿
發(fā)表于 12-16 07:02
?2231次閱讀
BJ-EPM240學(xué)習(xí)板基本配置:主芯片使用的是Altera公司的MAXII系列EPM240T100C5,該芯片有240個(gè)邏輯單元,等效宏單
發(fā)表于 12-16 07:00
?1724次閱讀
Altera的MAX? II 系列在所有CPLD系列中,其單位I/O引腳的功耗和成本都是最低的。MAX II CPLD支持高級(jí)功能集成,以降低系統(tǒng)設(shè)計(jì)成本。
發(fā)表于 12-12 07:02
?2708次閱讀
BJ-EPM240學(xué)習(xí)板的主芯片使用的是Altera公司的MAXII系列EPM240T100C5,該芯片有240個(gè)邏輯單元,等效宏單元192
發(fā)表于 12-10 07:09
?3772次閱讀
評(píng)論