- Load:0 second
- Duration:0 second
- Size:0x0
- Volume:0%
- Fps:61fps
- Sudio decoded:0 Byte
- Video decoded:0 Byte
Quartus II 是Altera公司的綜合性CPLD/FPGA開發(fā)軟件,原理圖、VHDL、VerilogHDL以及AHDL(Altera Hardware 支持Description Language)等多種設(shè)計輸入形式,內(nèi)嵌自有的綜合器以及仿真器,可以完成從設(shè)計輸入到硬件配置的完整PLD設(shè)計流程。
Quartus II可以在Windows、Linux以及Unix上使用,除了可以使用Tcl腳本完成設(shè)計流程外,提供了完善的用戶圖形界面設(shè)計方式。具有運行速度快,界面統(tǒng)一,功能集中,易學易用等特點。
-
FPGA
+關(guān)注
關(guān)注
1644文章
21993瀏覽量
615452 -
cpld
+關(guān)注
關(guān)注
32文章
1257瀏覽量
171179 -
quartus
+關(guān)注
關(guān)注
17文章
172瀏覽量
75313
發(fā)布評論請先 登錄
【正點原子FPGA連載】第十二章 動態(tài)數(shù)碼管顯示實驗
分享正點原子FPGA開發(fā)板全套資料
正點原子開拓者FPGA開發(fā)板資料連載第二十一章 VGA圖片顯示實驗
正點原子開拓者FPGA開發(fā)板資料連載第四十三章 以太網(wǎng)通信實驗(2)
正點開拓者FPGA開發(fā)板使用問題
正點原子開拓者FPGA Qsys視頻:uC/GUI圖片/數(shù)字顯示實驗

正點原子開拓者FPGA視頻:Modelsim軟件的使用

正點原子開拓者FPGA視頻:SignalTap II軟件的使用

正點原子開拓者FPGA Qsys視頻:uCOS II任務(wù)管理與時間管理(2)

正點原子開拓者FPGA Qsys視頻:自定義IP核之數(shù)碼管(2)

評論