- Load:0 second
- Duration:0 second
- Size:0x0
- Volume:0%
- Fps:29fps
- Sudio decoded:0 Byte
- Video decoded:0 Byte
程序設(shè)計(jì)是給出解決特定問題程序的過程,是軟件構(gòu)造活動(dòng)中的重要組成部分。程序設(shè)計(jì)往往以某種程序設(shè)計(jì)語(yǔ)言為工具,給出這種語(yǔ)言下的程序。程序設(shè)計(jì)過程應(yīng)當(dāng)包括分析、設(shè)計(jì)、編碼、測(cè)試、排錯(cuò)等不同階段。專業(yè)的程序設(shè)計(jì)人員常被稱為程序員。
-
FPGA
+關(guān)注
關(guān)注
1640文章
21902瀏覽量
611416 -
設(shè)計(jì)
+關(guān)注
關(guān)注
4文章
820瀏覽量
70227 -
程序
+關(guān)注
關(guān)注
117文章
3816瀏覽量
82091
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
【正點(diǎn)原子FPGA連載】第三章 硬件資源詳解 -摘自【正點(diǎn)原子】新起點(diǎn)之FPGA開發(fā)指南_V2.1

【正點(diǎn)原子FPGA連載】第二十五章HDMI方塊移動(dòng)實(shí)驗(yàn) -摘自【正點(diǎn)原子】新起點(diǎn)之FPGA開發(fā)指南_V2.1

【正點(diǎn)原子FPGA連載】第九章按鍵控制LED燈實(shí)驗(yàn) -摘自【正點(diǎn)原子】新起點(diǎn)之FPGA開發(fā)指南_V2.1

【正點(diǎn)原子FPGA連載】第三十七章雙路高速AD實(shí)驗(yàn) -摘自【正點(diǎn)原子】新起點(diǎn)之FPGA開發(fā)指南_V2.1

【正點(diǎn)原子FPGA連載】第三十五章高速AD/DA實(shí)驗(yàn) -摘自【正點(diǎn)原子】新起點(diǎn)之FPGA開發(fā)指南_V2.1

【正點(diǎn)原子FPGA連載】第十五章 窗口門狗(WWDG)實(shí)驗(yàn) -摘自【正點(diǎn)原子】新起點(diǎn)之FPGA開發(fā)指南_V2.1

評(píng)論