0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

sram作用

工程師 ? 來(lái)源:未知 ? 作者:姚遠(yuǎn)香 ? 2019-04-01 16:28 ? 次閱讀

SRAM主要用于二級(jí)高速緩存。它利用晶體管來(lái)存儲(chǔ)數(shù)據(jù)。與DRAM相比,SRAM的速度快,但在相同面積中SRAM的容量要比其他類型的內(nèi)存小。

SRAM的速度快但昂貴,一般用小容量的SRAM作為更高速CPU和較低速DRAM 之間的緩存.SRAM也有許多種,如AsyncSRAM (異步SRAM)、Sync SRAM (同步SRAM)、PBSRAM (流水式突發(fā)SRAM),還有INTEL沒(méi)有公布細(xì)節(jié)的CSRAM等。

基本的SRAM的架構(gòu)如圖1所示,SRAM一般可分為五大部分:存儲(chǔ)單元陣列,行/列地址譯碼器,靈敏放大器,控制電路,緩沖/驅(qū)動(dòng)電路。SRAM是靜態(tài)存儲(chǔ)方式,以雙穩(wěn)態(tài)電路作為存儲(chǔ)單元,SRAM不像DRAM一樣需要不斷刷新,而且工作速度較快,但由于存儲(chǔ)單元器件較多,集成度不太高,功耗也較大。

sram作用

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • sram
    +關(guān)注

    關(guān)注

    6

    文章

    768

    瀏覽量

    114759
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    關(guān)于hpm6364的femc同時(shí)使用外接sdram和sram的問(wèn)題

    femc連接32Mb的sdram,同時(shí)連接fpga,用sram方式與fpga通信。 配置上IO口都配置了IOC_PAD_FUNC_CTL_ALT_SELECT_SET(12);當(dāng)作femc接口
    發(fā)表于 11-20 14:45

    SRAM和DRAM有什么區(qū)別

    靜態(tài)隨機(jī)存儲(chǔ)器(Static Random Access Memory,簡(jiǎn)稱SRAM)和動(dòng)態(tài)隨機(jī)存儲(chǔ)器(Dynamic Random Access Memory,簡(jiǎn)稱DRAM)是兩種不同類
    的頭像 發(fā)表于 09-26 16:35 ?2947次閱讀

    SRAM1/2/3可以使用LPDMA通過(guò)LPTIM觸發(fā)ADC4搬運(yùn)數(shù)據(jù)到SRAM4嗎?

    請(qǐng)教一下各位大佬 使用STM32U575LPBAM我看官方例程中 所有的代碼運(yùn)行域都是SRAM4,正常模式也是在SRAM4 但是目前我這邊SRAM4 的16K 在正常模式下 不夠用,我在正常模式用
    發(fā)表于 09-20 15:17

    SRAM中的錯(cuò)誤檢測(cè)

    電子發(fā)燒友網(wǎng)站提供《SRAM中的錯(cuò)誤檢測(cè).pdf》資料免費(fèi)下載
    發(fā)表于 09-20 11:15 ?0次下載
    <b class='flag-5'>SRAM</b>中的錯(cuò)誤檢測(cè)

    請(qǐng)問(wèn)如何使用片外SRAM?

    Hi , 在項(xiàng)目中,我們需要增加片外SRAM,型號(hào)是IS62WVS5128GALL 大小是512kb,請(qǐng)問(wèn)你們是否支持此IC,能否提供驅(qū)動(dòng)或者demo?
    發(fā)表于 06-25 08:01

    探索存內(nèi)計(jì)算—基于 SRAM 的存內(nèi)計(jì)算與基于 MRAM 的存算一體的探究

    本文深入探討了基于SRAM和MRAM的存算一體技術(shù)在計(jì)算領(lǐng)域的應(yīng)用和發(fā)展。首先,介紹了基于SRAM的存內(nèi)邏輯計(jì)算技術(shù),包括其原理、優(yōu)勢(shì)以及在神經(jīng)網(wǎng)絡(luò)領(lǐng)域的應(yīng)用。其次,詳細(xì)討論了基于MRAM的存算一體
    的頭像 發(fā)表于 05-16 16:10 ?3016次閱讀
    探索存內(nèi)計(jì)算—基于 <b class='flag-5'>SRAM</b> 的存內(nèi)計(jì)算與基于 MRAM 的存算一體的探究

    Microchip推出容量更大、速度更快的串行SRAM產(chǎn)品線

    為滿足客戶對(duì)更大更快的SRAM的普遍需求,MicrochipTechnology(微芯科技公司)擴(kuò)展了旗下串行SRAM產(chǎn)品線,容量最高可達(dá)4Mb,并將串行外設(shè)接口/串行四通道輸入/輸出接口(SPI
    的頭像 發(fā)表于 04-12 08:23 ?420次閱讀
    Microchip推出容量更大、速度更快的串行<b class='flag-5'>SRAM</b>產(chǎn)品線

    先進(jìn)工藝下的SRAM功耗和性能挑戰(zhàn)

    隨著AI設(shè)計(jì)對(duì)內(nèi)部存儲(chǔ)器訪問(wèn)的要求越來(lái)越高,SRAM在工藝節(jié)點(diǎn)遷移中進(jìn)一步增加功耗已成為一個(gè)的問(wèn)題。
    發(fā)表于 04-09 10:17 ?1175次閱讀

    Microchip推出容量更大、速度更快的串行 SRAM產(chǎn)品線

    該產(chǎn)品線提供了并行SRAM的低成本替代方案,容量高達(dá) 4 Mb,具有143 MHz SPI/SQI? 通信功能 ? 為滿足客戶對(duì)更大更快的 SRAM 的普遍需求,Microchip
    發(fā)表于 04-03 15:24 ?1205次閱讀

    STM32G4如何把所有程序都在SRAM中運(yùn)行?

    通過(guò)外部引腳可配置BOOT從SRAM中啟動(dòng),上電過(guò)程SRAM沒(méi)有初始化,BOOT從SRAM啟動(dòng)的作用是什么,這個(gè)我不能理解。 我想實(shí)現(xiàn)所有程序都在S
    發(fā)表于 03-12 07:30

    GPIF ii sram-master mode如何配讀寫地址?

    FX3自帶SDK中的例程GPIF ii sram-master:讀寫sram指令中的地址由狀態(tài)機(jī)中的地址計(jì)數(shù)器來(lái)決定,請(qǐng)教一下如何在FX3固件代碼中指定讀寫sram的地址,可否提供一個(gè)例程或相關(guān)文檔
    發(fā)表于 02-27 07:20

    SRAM如何克服其擴(kuò)展問(wèn)題?有哪些方法呢?

    在高級(jí)節(jié)點(diǎn)使用 SRAM 需要新的方法。
    的頭像 發(fā)表于 02-25 10:05 ?1019次閱讀
    <b class='flag-5'>SRAM</b>如何克服其擴(kuò)展問(wèn)題?有哪些方法呢?

    GD32F4的TCMSRAM(緊耦合SRAM)該如何使用?

    如下圖所示,GD32F4系列內(nèi)部SRAM分為通用SRAM空間和TCMSRAM空間,其中通用SRAM為從0x20000000開(kāi)始的空間,TCMSRAM為從0x10000000開(kāi)始的64KB空間。大家
    的頭像 發(fā)表于 02-24 09:43 ?1932次閱讀
    GD32F4的TCMSRAM(緊耦合<b class='flag-5'>SRAM</b>)該如何使用?

    SRAM主示例在SDK 1.3.4的USB 2.0模式下不起作用是為什么?

    嗨,你好, SRAM Master GPIF 示例在 SDK 1.3.4 的 USB 2.0 模式下不起作用。 通過(guò) USB 編程后,控制中心看不到設(shè)備(CYPRESS
    發(fā)表于 02-22 07:40

    SRAM CLA和SRAM有什么區(qū)別

    每個(gè)SRAM單元的核心由兩個(gè)CMOS反相器構(gòu)成,這兩個(gè)反相器相互連接,每個(gè)反相器的輸出電位被用作另一個(gè)反相器的輸入。這種結(jié)構(gòu)使得每個(gè)SRAM單元都可以保存一個(gè)二進(jìn)制位(0或1),直到它被新的數(shù)據(jù)覆蓋。
    的頭像 發(fā)表于 02-19 11:02 ?1023次閱讀
    <b class='flag-5'>SRAM</b> CLA和<b class='flag-5'>SRAM</b>有什么區(qū)別