光刻是芯片制造技術(shù)的主要環(huán)節(jié)之一。目前主流的芯片制造是基于193nm***進(jìn)行的。但是193nm的光刻技術(shù)依然無法支撐40nm以下的工藝生產(chǎn),為了突破工藝極限,廠商不得不將193nm液浸技術(shù)和各種多重成像技術(shù)結(jié)合起來使用,但這在無形中提升了制造成本,拉長了工藝周期。為了通過提升技術(shù)成本來平衡工序成本和周期成本,廠商們將底牌壓在了EUV***身上,但是EUV真的能夠滿足廠商們的期盼嗎?
EUV技術(shù)再度突破
在半導(dǎo)體制程中,光刻工藝決定了集成電路的線寬,而線寬的大小直接決定了整個(gè)電路板的功耗以及性能,這就凸顯出***的重要性。傳統(tǒng)的***,按照光源的不同,分為DUV***(深紫外光)以及EUV***(極紫外光)。工藝制程還在28nm徘徊時(shí),DUV***無疑是最佳的選擇,但是隨著工藝制程的升級(jí),想要邁向更小的線路,就只能使用EUV光刻工藝。
目前最先進(jìn)的EUV光刻工藝使用的是13nm光源,能夠滿足7nm線寬制程工藝的要求。全球能夠達(dá)到這種水平的***制造商暫時(shí)只有一家——ASML。據(jù)記者了解,目前ASML具有16500人,研發(fā)人員超過6000人,占比約為36%,整個(gè)公司主要的業(yè)務(wù)為***,技術(shù)絕對(duì)處于世界領(lǐng)先水平,市占率100%,處于輕松壟斷全球市場的地位。
2018年,ASML財(cái)報(bào)全年?duì)I收凈額達(dá)到109億歐元,凈收入26億歐元,雖然火災(zāi)影響了2019年第一季度的業(yè)績,但是其2019年第一季度的營收凈額依然達(dá)到了21億歐元,毛利率約為40%。ASML總裁兼首席執(zhí)行官Peter Wennink介紹,ASML在2018年完成了技術(shù)創(chuàng)新的里程碑突破,并表示這一突破將為未來幾年不斷筑能。
據(jù)了解,在2017年,ASML就曾表示達(dá)到過“里程碑的突破”,原因便是完成了250瓦的EUV光源技術(shù)的升級(jí)迭代,讓EUV的生產(chǎn)率達(dá)到125片/小時(shí)的實(shí)用化。
EUV***的極限挑戰(zhàn)
據(jù)ASML 2018年財(cái)報(bào),目前ASML推出的NXE:3400C極紫外***EUV,產(chǎn)量可達(dá)每小時(shí)170片晶元,妥善率高達(dá)90%以上。該機(jī)型預(yù)計(jì)于2019年下半年出貨至客戶。除此之外,對(duì)于3D NAND客戶,ASML還提供了一系列處理翹曲的晶圓的輔助方案,擴(kuò)大可處理晶圓變形范圍。據(jù)ASML官方透露,目前其產(chǎn)品可幫助用戶實(shí)現(xiàn)每天超過6000片晶圓的產(chǎn)量。
“要實(shí)現(xiàn)強(qiáng)大的功能,EUV就必須克服電能消耗以及光源等因素的影響?!敝袊?a target="_blank">電子科技集團(tuán)公司第四十五研究所集團(tuán)首席專家柳濱向記者表示,EUV雖然售價(jià)超過了一億美元,但是高額的價(jià)格并不是它最大的問題?!癊UV最大的問題是電能消耗。電能利用率低,是傳統(tǒng)193nm***的10倍,因?yàn)闃O紫外光的波長僅有13.5nm,投射到晶圓表面曝光的強(qiáng)度只有光進(jìn)入EUV設(shè)備光路系統(tǒng)前的2%。在7nm成本比較中,7nm的EUV生產(chǎn)效率在80片/小時(shí)的耗電成本將是14nm的傳統(tǒng)光刻生產(chǎn)效率在240片/小時(shí)的耗電成本的一倍,這還不算設(shè)備購置成本和掩膜版設(shè)計(jì)制造成本。”柳濱說。
據(jù)了解,除了電能以及光源,光刻膠也是EUV技術(shù)另一個(gè)需要面對(duì)的問題。據(jù)專家介紹,光刻膠本身對(duì)于光的敏感度就十分高,但是對(duì)于不同波長的光源,光刻膠的敏感度也有差異,這就對(duì)EUV***產(chǎn)生了一些要求。***選擇的波長必須要和光刻膠對(duì)應(yīng)的波長處于同一個(gè)波段,這樣才能提升光刻膠對(duì)于光源的吸收率,從而更好地實(shí)現(xiàn)化學(xué)變化。但是目前,EUV***在材料搭配方面還不成熟,很多專家將這個(gè)問題列為“***極限挑戰(zhàn)之一”。
發(fā)展EUV仍需大力支持
雖然EUV***設(shè)備還有諸多挑戰(zhàn)尚未克服,但不得不承認(rèn)的是,高端工藝制程的發(fā)展依舊難以離開EUV***的輔助?!耙淮骷?,一代工藝,一代設(shè)備”點(diǎn)出了當(dāng)今半導(dǎo)體工業(yè)發(fā)展的精髓。尤其是當(dāng)線程工藝進(jìn)入納米時(shí)代之后,工藝設(shè)備對(duì)于制造技術(shù)的突破越發(fā)重要。
自上世紀(jì)90年代起,中國便開始關(guān)注并發(fā)展EUV技術(shù)。最初開展的基礎(chǔ)性關(guān)鍵技術(shù)研究主要分布在EUV光源、EUV多層膜、超光滑拋光技術(shù)等方面。2008年“極大規(guī)模集成電路制造裝備及成套工藝”專項(xiàng)將EUV技術(shù)列為下一代光刻技術(shù)重點(diǎn)攻關(guān)的方向。中國企業(yè)將EUV列為了集成電路制造領(lǐng)域的發(fā)展重點(diǎn)對(duì)象,并計(jì)劃在2030年實(shí)現(xiàn)EUV***的國產(chǎn)化。
然而,追求實(shí)用技術(shù)是企業(yè)的本能,追求最新技術(shù)卻不符合企業(yè)效益。因此先進(jìn)的EUV技術(shù),光靠企業(yè)和社會(huì)資本是無法支撐起來的,對(duì)于企業(yè)來說,研發(fā)技術(shù)缺少資金的支持;對(duì)于社會(huì)資本來說,缺乏熱情的投入,因此,這項(xiàng)技術(shù)需要政府的支持,需要國家政策的推進(jìn)。
-
半導(dǎo)體
+關(guān)注
關(guān)注
334文章
27583瀏覽量
220617 -
EUV
+關(guān)注
關(guān)注
8文章
607瀏覽量
86086 -
ASML
+關(guān)注
關(guān)注
7文章
719瀏覽量
41279
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
評(píng)論