PCB設(shè)計(jì)者對(duì)于一個(gè)電路原理圖,首先應(yīng)當(dāng)知道其信號(hào)電流的流向。不過(guò)這個(gè)問(wèn)題很簡(jiǎn)單,根據(jù)國(guó)際慣例,輸入端都位于電路原理圖的左側(cè),輸出端都位于電路原理圖的右側(cè),一目了然。
接下來(lái),需要了解的問(wèn)題是電路中信號(hào)電流的大小以及工作頻率為多少。在信號(hào)電流大小用增益表示的情況下,也可以將對(duì)電流大小的了解改換成對(duì)信號(hào)電平高低的了解。
一般情況下,模擬電路輸出端的電流都大于輸入端的電流;多數(shù)情況下,數(shù)字電路的電流都遠(yuǎn)大于模擬電路的電流。當(dāng)小信號(hào)電流電路與一個(gè)大信號(hào)電流電路相鄰時(shí),或者同一個(gè)電路的輸入端與輸出端緊靠在一起時(shí),電路的工作容易產(chǎn)生不穩(wěn)定狀態(tài)或者自激振蕩,這種現(xiàn)象必須絕對(duì)避免。例如,在數(shù)字電路中,信號(hào)電壓的大小與電源電壓的大小在同一個(gè)水平上,而收音機(jī)和電視機(jī)中接收端高頻電路的信號(hào)電壓卻大約只有它的1/180 000 ,因此哪怕只有1/500 000 的數(shù)字電路信號(hào)串入后一種高頻電路,都會(huì)嚴(yán)重地妨礙聲音信號(hào)與電視信號(hào)的收昕與收視。
例如,在PCB設(shè)計(jì)一個(gè)(模擬)光碟(CD) 機(jī)或者數(shù)字光碟(DVD) 機(jī)的電路時(shí),在整個(gè)電器裝置的印制線路板中,既有模擬電路又有數(shù)字電路,這時(shí)候應(yīng)當(dāng)特別注意不要讓數(shù)字電路的信號(hào)干擾模擬電路的正常工作。為此,往往將這類電路原理圖首先分割成各部分分別具有不同功能的方框圖,并且明顯地標(biāo)識(shí)出哪些導(dǎo)線是信號(hào)線,哪些導(dǎo)線是電摞線,哪些導(dǎo)線是接地線或屏蔽線。
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。
舉報(bào)投訴
原文標(biāo)題:PCB設(shè)計(jì)者應(yīng)如何考慮信號(hào)電平與工作頻率
文章出處:【微信號(hào):circuit-ele,微信公眾號(hào):PCB工藝技術(shù)】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
相關(guān)推薦
存在的EMC問(wèn)題、時(shí)序問(wèn)題和信號(hào)完整性問(wèn)題,并找出適當(dāng)?shù)慕鉀Q方案。II. 目的A. 本規(guī)范歸定了我司PCB設(shè)計(jì)的流程和設(shè)計(jì)原則,主要目的是為PCB設(shè)計(jì)者提供必須遵循的規(guī)則和約定。B. 提高PC
發(fā)表于 07-08 19:31
POWER-PCB,PROTEL99,PADS2000,Allegro;4、我們擁有全套先進(jìn)的實(shí)驗(yàn)設(shè)備,能測(cè)試PCB板線路信號(hào)的所有狀態(tài),以保證PCB設(shè)計(jì)達(dá)到要求;5、設(shè)計(jì)過(guò)的產(chǎn)品有:
發(fā)表于 04-13 17:21
PCB設(shè)計(jì)者必需面對(duì)的問(wèn)題。阻抗匹配、合理端接、正確拓?fù)浣Y(jié)構(gòu)解決信號(hào)完整性問(wèn)題的關(guān)鍵。傳輸線上信號(hào)的傳輸速度是有限的,信號(hào)線的布線長(zhǎng)度產(chǎn)生的信號(hào)
發(fā)表于 07-25 17:07
PCB設(shè)計(jì)考慮EMC的接地技巧PCB設(shè)計(jì)中,接地是抑制噪聲和防止干擾的重要措施。根據(jù)電路的不同,有不同的接地方法,只有正確的接地才能減少或避免電路間的相互干擾。日常中主要的接地方式有兩種:?jiǎn)吸c(diǎn)接地
發(fā)表于 09-27 15:45
,改進(jìn)了PCB設(shè)計(jì)的流程,簡(jiǎn)化后期硬件調(diào)試中許多繁雜的工作。同時(shí),IC內(nèi)部也要充分考慮到EMC/EMI的問(wèn)題。目前,大部分芯片廠商都會(huì)處理好IC內(nèi)部的EMC/EMI的問(wèn)題。但廣大的設(shè)計(jì)者
發(fā)表于 12-22 11:52
的原理圖信號(hào)定義會(huì)導(dǎo)致PCB布線不順、布線層數(shù)增加;(5)PCB廠家加工能力基線:PCB設(shè)計(jì)者給出的層疊設(shè)計(jì)方案(疊層方式、疊層厚度 等),必須要充分
發(fā)表于 03-01 15:29
詳細(xì)的給設(shè)計(jì)人員提供相關(guān)的要求,在實(shí)際中相對(duì)應(yīng)用情況較好。而根據(jù)筆者的了解,真正在實(shí)際中沒(méi)有受到足夠重視的,是第二類,即面向電子裝聯(lián)的可制造性設(shè)計(jì)。本文的重點(diǎn)也在于描述在PCB設(shè)計(jì)的階段,設(shè)計(jì)者必需
發(fā)表于 12-26 08:00
PCB設(shè)計(jì)者必看,18種特殊走線的畫法與技巧01PCB設(shè)計(jì)者必看,AD布蛇形線方法Tool里選Interactive length tuning要先布好線再改成蛇形,這里用的是布線時(shí)直接走蛇形:先
發(fā)表于 06-24 08:03
。參考:PCB設(shè)計(jì)中要考慮電源信號(hào)的完整性電源完整性| PCB設(shè)計(jì)資源...
發(fā)表于 12-27 07:17
PCB設(shè)計(jì)考慮EMC的接地技巧
PCB設(shè)計(jì)中,接地是抑制噪聲和防止干擾的重要措施。根據(jù)電路的不同,有不同的接地方法,只有正確
發(fā)表于 11-17 09:10
?1424次閱讀
pcb設(shè)計(jì)考慮emc的接地技巧,有需要的下來(lái)看看。
發(fā)表于 03-29 16:39
?42次下載
PCB*估需考慮很多因素。設(shè)計(jì)者要尋找的開發(fā)工具的類型依靠于他們所從事的設(shè)計(jì)工作的復(fù)雜性。因?yàn)橄到y(tǒng)正趨于越來(lái)越復(fù)雜,物理走線和電氣元件布放的控制已經(jīng)發(fā)展到很廣泛的地步,以至于必需為設(shè)計(jì)
發(fā)表于 04-15 14:43
?840次閱讀
PCB設(shè)計(jì)工作完成后,需要進(jìn)行投板生產(chǎn),而在投板之前,PCB設(shè)計(jì)者必須進(jìn)行自檢,并將自檢出的問(wèn)題進(jìn)行正確處理,在處理過(guò)程中有不能單獨(dú)確定的問(wèn)題時(shí)應(yīng)與相關(guān)人員溝通解決。 自檢:PCB設(shè)計(jì)后期處理
發(fā)表于 11-02 15:37
?2834次閱讀
一站式PCBA智造廠家今天為大家講講pcb板設(shè)計(jì)時(shí)應(yīng)注意的問(wèn)題?PCB設(shè)計(jì)時(shí)應(yīng)滿足的要求。 PCB設(shè)計(jì)如何
發(fā)表于 11-25 09:13
?787次閱讀
考慮EMC的PCB設(shè)計(jì)
發(fā)表于 12-30 09:22
?17次下載
評(píng)論