串擾是指一個信號在傳輸時,因電磁耦合等原因,對相鄰的傳輸線產(chǎn)生不期望的影響,在被干擾信號表現(xiàn)為被注入了一定的耦合電壓和耦合電流。過大的串擾可能引起電路的誤觸發(fā),導致系統(tǒng)無法正常工作。
電子產(chǎn)品的發(fā)展,朝著小體積、高速度的方向發(fā)展,體積減小會導致電路的布局布線密度變大,而信號的頻率卻在提高,使得串擾高發(fā)。PCB的設計、生產(chǎn)中,串擾是一個必須嚴肅對待的問題。
那么,我們在設計PCB的時候,應該注意什么呢?
1.線之間的間距盡量大,因為間距越大,電容電感之間的影響就越小,電磁場耦合也會變小。
2.傳輸線和參考平面間的距離越小越好,這樣會使其更緊密地耦合,減少臨近線的干擾。
3.如果不同層的信號存在干擾,那么走線時讓這兩層走線方向垂直,因為相互垂直的線,電場和磁場也是相互垂直的,可以減少相互間的串擾。
4.盡可能使用介電常數(shù)最低的疊層介質(zhì)材料,這樣做可以在給定特性阻抗的情況下,使得信號路徑與返回路徑間的介質(zhì)厚度保持最小。
5.如果使用防護布線,盡量達到其所需要的寬度,并用過孔使防護線與返回路徑短接。
6.如果信號改變參考平面,則參考平面應盡量靠近信號平面。
發(fā)布評論請先 登錄
相關(guān)推薦
評論