0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

邏輯IC在工藝技術的進步的體現(xiàn)

電子工程師 ? 來源:ZYD ? 2019-02-25 09:24 ? 次閱讀

IC產業(yè)的進步取決于IC制造商繼續(xù)提供更多性能和功能的能力。隨著主流CMOS工藝在理論,實踐和經濟方面的限制,降低IC成本(基于每個功能或每個性能)比以往任何時候都更具挑戰(zhàn)性和挑戰(zhàn)性。2019年版IC Insights的McClean報告(500頁),有關集成電路行業(yè)的完整分析和預測(2019年1月發(fā)布)表明,公司提供的面向邏輯的工藝技術比以往任何時候都多。
圖1列出了公司目前使用的幾種領先的高級邏輯技術。主要節(jié)點之間的每個過程生成的衍生版本已成為常規(guī)事件。

英特爾- 其2018年末推出的第九代處理器的代號為“Coffee Lake-S”,有時也稱為“Coffee Lake Refresh”。英特爾稱這些處理器是新一代產品,但它們似乎更多增強了第八代產品。細節(jié)很少,但這些處理器似乎是在14nm ++工藝的增強版本上制造的,或者可能被認為是14nm +++工藝。

使用其10nm工藝的大規(guī)模生產將在2019年推出,它將于2018年12月推出新的“Sunny Cove”系列處理器??雌饋鞸unny Cove架構基本上取代了應該是10nm的Cannon Lake架構。預計到2020年發(fā)布,當然10nm +衍生工藝將進入批量生產階段。

臺積電- 臺積電的10nm finFET工藝于2016年底投入批量生產,但已從10納米迅速發(fā)展至7納米。臺積電相信7nm產品將成為28nm和16nm等長壽命節(jié)點。

臺積電5納米工藝正在開發(fā)中,預計將于2019年上半年進入風險生產階段,到2020年將開始量產。該工藝將使用EUV,但它不會是臺積電利用EUV技術的第一個流程。首先是該公司7nm技術的改進版本。N7 +工藝僅在關鍵層(四層)上使用EUV,而N5工藝將廣泛使用EUV(最多14層)。N7 +計劃于2019年第二季度投入量產。

三星- 在2018年初,三星開始批量生產第二代10nm工藝,稱為10LPP(低功率+)。在2018年晚些時候,三星推出了第三代10nm工藝,稱為10LPU(低功耗終極),提供了另一項性能提升。三星采用10nm的三重圖案光刻技術。與臺積電不同,三星認為其10納米工藝系列(包括8納米衍生產品)的生命周期很長。

三星的7nm技術于2018年10月投入風險生產。該公司不再提供采用浸沒式光刻技術的7nm工藝,而是決定直接采用基于EUV的7nm工藝。該公司正在將EUV用于7nm的8-10層。

GlobalFoundries- GF將其22nm FD-SOI工藝視為其市場,并與其14nm finFET技術相輔相成。該公司稱22FDX平臺的性能與finFET非常接近,但制造成本與28nm技術相同。

2018年8月,GlobalFoundries宣布將停止7nm開發(fā),因為該技術節(jié)點的生產成本增加,并且因為有太少的代工客戶計劃使用下一代工藝,因此對戰(zhàn)略進行了重大轉變。因此,該公司轉向其研發(fā)工作,以進一步增強其14nm和12nm finFET工藝及其完全耗盡的SOI技術。

五十年來,集成電路技術的生產率和性能得到了驚人的改善。雖然該行業(yè)已經克服了擺在它面前的許多障礙,但似乎障礙仍在不斷擴大。盡管如此,IC設計人員和制造商正在開發(fā)比增加芯片功能更具革命性的解決方案。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • CMOS
    +關注

    關注

    58

    文章

    5718

    瀏覽量

    235513
  • IC
    IC
    +關注

    關注

    36

    文章

    5950

    瀏覽量

    175610

原文標題:邏輯IC在工藝技術的進步

文章出處:【微信號:TopStorage,微信公眾號:存儲加速器】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    如何優(yōu)化CMOS邏輯IC的性能

    在上期的芝識課堂中,我們介紹了一部分CMOS邏輯IC設計的常見問題以及處理辦法。本期課堂將繼續(xù)探討如何優(yōu)化CMOS邏輯IC的性能,特別是負載電容連接技巧和功耗計算,這些因素對于電路的設
    的頭像 發(fā)表于 12-24 18:12 ?551次閱讀
    如何優(yōu)化CMOS<b class='flag-5'>邏輯</b><b class='flag-5'>IC</b>的性能

    安森美推出基于BCD工藝技術的Treo平臺

    近日,安森美(onsemi,納斯達克股票代號:ON)宣布推出Treo平臺,這是一個采用先進的65nm節(jié)點的BCD(Bipolar–CMOS-DMOS)工藝技術構建的模擬和混合信號平臺。該平臺為安森美
    的頭像 發(fā)表于 11-12 11:03 ?412次閱讀

    晶圓鍵合工藝技術詳解(69頁PPT)

    共讀好書歡迎掃碼添加小編微信掃碼加入知識星球,領取公眾號資料 原文標題:晶圓鍵合工藝技術詳解(69頁
    的頭像 發(fā)表于 11-01 11:08 ?250次閱讀

    金線鍵合工藝技術詳解(69頁PPT)

    金線鍵合工藝技術詳解(69頁PPT)
    的頭像 發(fā)表于 11-01 11:08 ?1933次閱讀
    金線鍵合<b class='flag-5'>工藝技術</b>詳解(69頁PPT)

    雙極型工藝制程技術簡介

    本章主要介紹了集成電路是如何從雙極型工藝技術一步一步發(fā)展到CMOS 工藝技術以及為了適應不斷變化的應用需求發(fā)展出特色工藝技術的。
    的頭像 發(fā)表于 07-17 10:09 ?1146次閱讀
    雙極型<b class='flag-5'>工藝</b>制程<b class='flag-5'>技術</b>簡介

    邏輯芯片:現(xiàn)代電子技術的基石

    邏輯芯片作為現(xiàn)代電子技術的基石,推動科技進步和產業(yè)發(fā)展方面發(fā)揮著重要作用。隨著技術的不斷進步
    的頭像 發(fā)表于 07-10 09:29 ?617次閱讀

    揭秘邏輯芯片與存儲芯片背后的工藝差異!

    隨著科技的飛速發(fā)展,半導體技術已成為現(xiàn)代電子工業(yè)的核心。邏輯芯片和存儲芯片作為半導體技術的兩大支柱,它們各種電子設備中發(fā)揮著至關重要的作用。盡管它們都源于半導體材料,但
    的頭像 發(fā)表于 07-05 10:25 ?2585次閱讀
    揭秘<b class='flag-5'>邏輯</b>芯片與存儲芯片背后的<b class='flag-5'>工藝</b>差異!

    概倫電子NanoSpice通過三星代工廠3/4nm工藝技術認證

    概倫電子(股票代碼:688206.SH)近日宣布其新一代大容量、高性能并行SPICE仿真器NanoSpice通過三星代工廠3/4nm工藝技術認證,滿足雙方共同客戶對高精度、大容量和高性能的高端電路仿真需求。
    的頭像 發(fā)表于 06-26 09:49 ?646次閱讀

    CMOS工藝技術的概念、發(fā)展歷程、優(yōu)點以及應用場景介紹

    CMOS(Complementary Metal Oxide Semiconductor, 互補金屬氧化物半導體)工藝技術是當今集成電路制造的主流技術,99% 的 IC 芯片,包括大多數(shù)數(shù)字、模擬和混合信號
    的頭像 發(fā)表于 03-12 10:20 ?9679次閱讀
    CMOS<b class='flag-5'>工藝技術</b>的概念、發(fā)展歷程、優(yōu)點以及應用場景介紹

    是德科技攜手Intel Foundry成功驗證支持Intel 18A工藝技術的電磁仿真軟件

    是德科技與Intel Foundry的這次合作,無疑半導體和集成電路設計領域引起了廣泛的關注。雙方成功驗證了支持Intel 18A工藝技術的電磁仿真軟件,為設計工程師們提供了更加先進和高效的設計工具。
    的頭像 發(fā)表于 03-08 10:30 ?765次閱讀

    Cadence數(shù)字和定制/模擬流程通過Intel 18A工藝技術認證

    Cadence近日宣布,其數(shù)字和定制/模擬流程Intel的18A工藝技術上成功通過認證。這一里程碑式的成就意味著Cadence的設計IP將全面支持Intel的代工廠在這一關鍵節(jié)點上的工作,并提
    的頭像 發(fā)表于 02-27 14:02 ?627次閱讀

    MEMS封裝中的封帽工藝技術

    密性等。本文介紹了五種用于MEMS封裝的封帽工藝技術,即平行縫焊、釬焊、激光焊接、超聲焊接和膠粘封帽??偨Y了不同封帽工藝的特點以及不同MEMS器件對封帽工藝的選擇。本文還介紹了幾種常用的吸附劑類型,針對吸附劑易于飽和問題,給出了
    的頭像 發(fā)表于 02-25 08:39 ?947次閱讀
    MEMS封裝中的封帽<b class='flag-5'>工藝技術</b>

    MEMS和硅光集成工藝成果入選《2023年上海科技進步報告》

    近日,上海發(fā)布了《2023年上??萍?b class='flag-5'>進步報告》,來自上海工研院的MEMS標準工藝模塊及90納米硅光集成工藝2項國際先進水平技術成果入選。
    的頭像 發(fā)表于 02-22 09:42 ?917次閱讀

    三星與Arm攜手,運用GAA工藝技術提升下一代Cortex-X CPU性能

    三星繼續(xù)推進工藝技術進步,近年來首次量產了基于2022年GAA技術的3nm MBCFET ? 。GAA技術不僅能夠大幅減小設備尺寸,降低供電電壓,增強功率效率,同時也能增強驅動電流,
    的頭像 發(fā)表于 02-22 09:36 ?670次閱讀

    DOH新工藝技術助力提升功率器件性能及使用壽命

    DOH新工藝技術助力提升功率器件性能及使用壽命
    的頭像 發(fā)表于 01-11 10:00 ?624次閱讀
    DOH新<b class='flag-5'>工藝技術</b>助力提升功率器件性能及使用壽命