0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何避免高頻干擾?差分布線是什么?PCB設(shè)計(jì)的15個(gè)問題解答

電子工程師 ? 來源:未知 ? 2019-01-29 08:45 ? 次閱讀

1、在PCB板上線寬及過孔的大小與所通過的電流大小的關(guān)系是怎樣的?

答:一般的PCB的銅箔厚度為1盎司,約1.4mil的話,大致1mil線寬允許的最大電流為1A。過孔比較復(fù)雜,除了與過孔焊盤大小有關(guān)外,還與加工過程中電鍍后孔壁沉銅厚度有關(guān)。

2、PCB與PCB的連接,通??拷硬邋兘鸹蜚y的“手指”實(shí)現(xiàn),如果“手指”與插座間接觸不良怎么辦?

答:如果是清潔問題,可用專用的電器觸點(diǎn)清潔劑清洗,或用寫字用的橡皮擦清潔PCB。還要考慮1、金手指是否太薄,焊盤是否和插座不吻合;2、插座是否進(jìn)了松香水或雜質(zhì);3、插座的質(zhì)量是否可靠。

3、在PROTEL中如何畫綁定IC?

答:具體講,在PCB中使用機(jī)械層畫邦定圖,IC襯底襯根據(jù)IC SPEC.決定接vccgndfloat,用機(jī)械層print bonding drawing即可。

4、PCB單層板手工布線時(shí),跳線要如何表示?

答:跳線是PCB設(shè)計(jì)中特別的器件,只有兩個(gè)焊盤,距離可以定長的,也可以是可變長度的。手工布線時(shí)可根據(jù)需要添加。板上會(huì)有直連線表示,料單中也會(huì)出現(xiàn)。

5、如果只是在主板上貼有四片DDRmemory,要求時(shí)鐘能達(dá)到150Mhz,在布線方面有什么具體要求?

答:150Mhz的時(shí)鐘布線,要求盡量減小傳輸線長度,降低傳輸線對(duì)信號(hào)的影響。如果還不能滿足要求,仿真一下,看看匹配、拓?fù)洹⒆杩箍刂频炔呗允怯行А?/p>

6、在做pcb板的時(shí)候,為了減小干擾,地線是否應(yīng)該構(gòu)成閉和形式?

答:在做PCB板的時(shí)候,一般來講都要減小回路面積,以便減少干擾,布地線的時(shí)候,也不 應(yīng)布成閉合形式,而是布成樹枝狀較好,還有就是要盡可能增大地的面積。

7、如果仿真器用一個(gè)電源,pcb板用一個(gè)電源,這兩個(gè)電源的地是否應(yīng)該連在一起?

答:如果可以采用分離電源當(dāng)然較好,因?yàn)槿绱穗娫撮g不易產(chǎn)生干擾,但大部分設(shè)備是有具體要求的。既然仿真器和PCB板用的是兩個(gè)電源,按我的想法是不該將其共地的。

8、Mentor的PCB設(shè)計(jì)軟件對(duì)差分線隊(duì)的處理又如何?

答:Mentor軟件在定義好差分對(duì)屬性后,兩根差分對(duì)可以一起走線,嚴(yán)格保證差分對(duì)線寬,間距和長度差,遇到障礙可以自動(dòng)分開,在換層時(shí)可以選擇過孔方式。

9、何謂差分布線?

答:差分信號(hào),有些也稱差動(dòng)信號(hào),用兩根完全一樣,極性相反的信號(hào)傳輸一路數(shù)據(jù),依*兩根信號(hào)電平差進(jìn)行判決。為了保證兩根信號(hào)完全一致,在布線時(shí)要保持并行,線寬、線間距保持不變。

10、怎樣調(diào)整走線的拓?fù)浼軜?gòu)來提高信號(hào)的完整性?

答:這種網(wǎng)絡(luò)信號(hào)方向比較復(fù)雜,因?yàn)閷?duì)單向,雙向信號(hào),不同電平種類信號(hào),拓樸影響都不一樣,很難說哪種拓樸對(duì)信號(hào)質(zhì)量有利。而且作前仿真時(shí),采用何種拓樸對(duì)工程師要求很高,要求對(duì)電路原理,信號(hào)類型,甚至布線難度等都要了解。

11、差分信號(hào)線中間可否加地線?

答:差分信號(hào)中間一般是不能加地線。因?yàn)椴罘中盘?hào)的應(yīng)用原理最重要的一點(diǎn)便是利用差分信號(hào)間相互耦合(coupling)所帶來的好處,如flux cancellation,抗噪聲(noise immunity)能力等。若在中間加地線,便會(huì)破壞耦合效應(yīng)。

12、在高速設(shè)計(jì)中,如何解決信號(hào)的完整性問題?

答:信號(hào)完整性基本上是阻抗匹配的問題。而影響阻抗匹配的因素有信號(hào)源的架構(gòu)和輸出阻抗(output impedance),走線的特性阻抗,負(fù)載端的特性,走線的拓樸(topology)架構(gòu)等。解決的方式是*端接(termination)與調(diào)整走線的拓樸。

13、如何避免高頻干擾?

答:避免高頻干擾的基本思路是盡量降低高頻信號(hào)電磁場(chǎng)的干擾,也就是所謂的串?dāng)_(Crosstalk)。可用拉大高速信號(hào)和模擬信號(hào)之間的距離,或加ground guard/shunt traces在模擬信號(hào)旁邊。還要注意數(shù)字地對(duì)模擬地的噪聲干擾。

14、對(duì)于只有一個(gè)輸出端的時(shí)鐘信號(hào)線,如何實(shí)現(xiàn)差分布線?

要用差分布線一定是信號(hào)源和接收端也都是差分信號(hào)才有意義。所以對(duì)只有一個(gè)輸出端的時(shí)鐘信號(hào)是無法使用差分布線的。

15、差分信號(hào)線中間可否加地線?

答:差分信號(hào)中間一般是不能加地線。因?yàn)椴罘中盘?hào)的應(yīng)用原理最重要的一點(diǎn)便是利用差分信號(hào)間相互耦合(coupling)所帶來的好處,如flux cancellation,抗噪聲(noise immunity)能力等。若在中間加地線,便會(huì)破壞耦合效應(yīng)。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4319

    文章

    23099

    瀏覽量

    397845
  • Mentor
    +關(guān)注

    關(guān)注

    5

    文章

    109

    瀏覽量

    113849
  • PROTEL
    +關(guān)注

    關(guān)注

    27

    文章

    1033

    瀏覽量

    136908

原文標(biāo)題:【技術(shù)問答】如何避免高頻干擾?何謂差分布線?

文章出處:【微信號(hào):FANYPCB,微信公眾號(hào):凡億PCB】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    PCB設(shè)計(jì)常見問題解答(一)

    (side-by-side),一為兩條線走在上下相鄰兩層(over-under)。一般以前者side-by-side實(shí)現(xiàn)的方式較多。5、對(duì)于只有一個(gè)輸出端的時(shí)鐘信號(hào)線,如何實(shí)現(xiàn)分布線?要用
    發(fā)表于 08-27 10:24

    PCB設(shè)計(jì)常見問題解答

    (side-by-side),一為兩條線走在上下相鄰兩層(over-under)。一般以前者side-by-side實(shí)現(xiàn)的方式較多。5、對(duì)于只有一個(gè)輸出端的時(shí)鐘信號(hào)線,如何實(shí)現(xiàn)分布線?要用
    發(fā)表于 07-08 15:47

    PCB設(shè)計(jì)常見問題解答

    PCB設(shè)計(jì)常見問題解答(一)1、如何選擇PCB板材?選擇PCB板材必須在滿足設(shè)計(jì)需求和可量產(chǎn)性及成本中間取得平衡點(diǎn)。設(shè)計(jì)需求包含電氣和機(jī)構(gòu)這兩部分。通常在設(shè)計(jì)非常高速的
    發(fā)表于 04-16 11:58

    PCB設(shè)計(jì)常見問題解答(二)

    PCB設(shè)計(jì)常見問題解答(二)31、請(qǐng)推薦一種適合于高速信號(hào)處理和傳輸?shù)腅DA軟件。常規(guī)的電路設(shè)計(jì),INNOVEDA 的 PADS 就非常不錯(cuò),且有配合用的仿真軟件,而這類設(shè)計(jì)往往占據(jù)了70%的應(yīng)用場(chǎng)
    發(fā)表于 04-29 15:11

    70個(gè)高頻PCB電路設(shè)計(jì)問題解答

    (side-by-side),一為兩條線走在上下相鄰兩層(over-under)。一般以前者side-by-side(并排,并肩) 實(shí)現(xiàn)的方式較多。5、對(duì)于只有一個(gè)輸出端的時(shí)鐘信號(hào)線,如何實(shí)現(xiàn)分布線?要用
    發(fā)表于 06-24 07:25

    華強(qiáng)PCB #PCB打樣設(shè)計(jì)問題解答

    個(gè)輸出端的時(shí)鐘信號(hào)線,如何實(shí)現(xiàn)分布線?  要用分布線一定是信號(hào)源和接收端也都是分信號(hào)才有
    發(fā)表于 09-06 18:54

    PCB設(shè)計(jì)常見問題解答都在這里

    如何選擇PCB板材?如何避免高頻干擾?分布線方式是如何實(shí)現(xiàn)的?
    發(fā)表于 04-22 07:19

    VxWorks常見問題解答

    VxWorks常見問題解答
    發(fā)表于 03-28 09:53 ?18次下載

    CCS問題解答

    CCS問題解答
    發(fā)表于 08-03 08:13 ?43次下載

    PC 音質(zhì)常見問題解答

    PC 音質(zhì)常見問題解答 。
    發(fā)表于 08-02 14:24 ?18次下載

    晶閘管實(shí)用技術(shù)問題解答

    晶閘管實(shí)用技術(shù)問題解答
    發(fā)表于 09-12 08:27 ?6次下載
    晶閘管實(shí)用技術(shù)<b class='flag-5'>問題解答</b>

    PCB布局布線的100個(gè)基本問題解答

    PCB 布局布線的最基本的原則和技巧,這樣才可以讓自己的設(shè)計(jì)完美無缺,《PCB布局布線100問!》涵蓋了 PCB 布局
    的頭像 發(fā)表于 03-20 10:03 ?9463次閱讀

    關(guān)于PCB設(shè)計(jì)技巧的100問

    關(guān)于PCB設(shè)計(jì)技巧的100問問題解答。
    發(fā)表于 03-23 11:08 ?0次下載
    關(guān)于<b class='flag-5'>PCB設(shè)計(jì)</b>技巧的100問

    CAN總線常見問題解答

    CAN總線常見問題解答,面試中常問。
    的頭像 發(fā)表于 12-27 13:47 ?1488次閱讀
    CAN總線常見<b class='flag-5'>問題解答</b>

    PCB設(shè)計(jì)分布線要求及操作技巧

    PCBA加工廠家為大家介紹下。 PCB設(shè)計(jì)分布線要求 各類分線的阻抗要求不同,根據(jù)PCB設(shè)計(jì)要求,通過阻抗計(jì)算軟件計(jì)算出差分阻抗和對(duì)應(yīng)的
    的頭像 發(fā)表于 07-07 09:25 ?5577次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b><b class='flag-5'>差</b><b class='flag-5'>分布線</b>要求及操作技巧