0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

高速電路設(shè)計(jì)中如何完善信號(hào)的完整性

lPCU_elecfans ? 來(lái)源:cc ? 2019-01-23 10:00 ? 次閱讀

1、隔離

一塊PCB板上的元器件有各種各樣的邊值(edge rates)和各種噪聲差異。對(duì)改善SI最直接的方式就是依據(jù)器件的邊值和靈敏度,通過(guò)PCB板上元器件的物理隔離來(lái)實(shí)現(xiàn)。

圖1是一個(gè)實(shí)例。在例子中,供電電源、數(shù)字I/O端口和高速邏輯這些對(duì)時(shí)鐘和數(shù)據(jù)轉(zhuǎn)換電路的高危險(xiǎn)電路將被特別考慮。

第一個(gè)布局中放置時(shí)鐘和數(shù)據(jù)轉(zhuǎn)換器在相鄰于噪聲器件的附近。噪聲將會(huì)耦合到敏感電路及降低他們的性能。第二個(gè)布局做了有效的電路隔離將有利于系統(tǒng)設(shè)計(jì)的信號(hào)完整性。

2、阻抗、反射及終端匹配

阻抗控制和終端匹配是高速電路設(shè)計(jì)中的基本問(wèn)題。通常每個(gè)電路設(shè)計(jì)中射頻電路均被認(rèn)為是最重要的部分,然而一些比射頻更高頻率的數(shù)字電路設(shè)計(jì)反而忽視了阻抗和終端匹配。

由于阻抗失配產(chǎn)生的幾種對(duì)數(shù)字電路致命的影響,參見(jiàn)下圖:

a.數(shù)字信號(hào)將會(huì)在接收設(shè)備輸入端和發(fā)射設(shè)備的輸出端間造成反射。反射信號(hào)被彈回并且沿著線的兩端傳播直到最后被完全吸收。

b.反射信號(hào)造成信號(hào)在通過(guò)傳輸線的響鈴效應(yīng),響鈴將影響電壓和信號(hào)時(shí)延和信號(hào)的完全惡化。

c.失配信號(hào)路徑可能導(dǎo)致信號(hào)對(duì)環(huán)境的輻射。

由阻抗不匹配引起的問(wèn)題可以通過(guò)終端電阻降到最小。終端電阻通常是在靠近接收端的信號(hào)線上放置一到兩個(gè)分立器件,簡(jiǎn)單的做法就是串接小的電阻。

終端電阻限制了信號(hào)上升時(shí)間及吸收了部分反射的能量。值得注意的是利用阻抗匹配并不能完全消除破壞性因素。然而認(rèn)真的選用合適的器件,終端阻抗可以很有效的控制信號(hào)的完整性。

并不是所有的信號(hào)線都需要阻抗控制,在一些諸如緊湊型 PCI 規(guī)格要求中的特征阻抗和終端阻抗特性。對(duì)于別的沒(méi)有阻抗控制規(guī)范要求的其他標(biāo)準(zhǔn)以及設(shè)計(jì)者并沒(méi)有特意關(guān)注的。

最終的標(biāo)準(zhǔn)可能發(fā)生變化從一個(gè)應(yīng)用到另一個(gè)應(yīng)用中。因此需要考慮信號(hào)線的長(zhǎng)度(相關(guān)與延遲 Td)以及信號(hào)上升時(shí)間(Tr)。通用的對(duì)阻抗控制規(guī)則是 Td(延遲)應(yīng)大于 Tr 的 1/6。

3、內(nèi)電層及內(nèi)電層分割

電流環(huán)路設(shè)計(jì)中會(huì)被數(shù)字電路設(shè)計(jì)者忽視的因素,包括對(duì)單端信號(hào)在兩個(gè)門(mén)電路間傳送的考慮(圖2)。從門(mén) A 流向門(mén) B 的電流環(huán)路,然后再?gòu)牡仄矫娣祷氐介T(mén) A。

圖2 門(mén)電路電流環(huán)路

門(mén)電路電流環(huán)路中存在兩個(gè)潛在的問(wèn)題:

a、 A 和 B 兩點(diǎn)間地平面需要被連接通過(guò)一個(gè)低阻抗的通路

如果地平面間連接了較大的阻抗,在地平面引腳間將會(huì)出現(xiàn)電壓倒灌。這就必將會(huì)導(dǎo)致所有器件的信號(hào)幅值的失真并且疊加輸入噪聲。

b、 電流回流環(huán)的面積應(yīng)盡可能的小

環(huán)路好比天線。通常說(shuō)話,一種更大環(huán)路面積將會(huì)增大了環(huán)路輻射和傳導(dǎo)的機(jī)會(huì)。每一個(gè)電路設(shè)計(jì)者都希望回流電流都可直接沿著信號(hào)線,這樣就最小的環(huán)路面積。

用大面積接地可以同時(shí)解決以上兩個(gè)問(wèn)題。大面積接地可以提供所有接地點(diǎn)間小的阻抗,同時(shí)允許返回電流盡量直接沿著信號(hào)線返回。

在 PCB 設(shè)計(jì)中一個(gè)常見(jiàn)的錯(cuò)誤是在層間打過(guò)孔和開(kāi)槽。圖3顯示了當(dāng)一條信號(hào)線在一個(gè)開(kāi)過(guò)槽的不同層上的電流流向?;芈冯娏鲗⒈黄壤@過(guò)開(kāi)槽,這就必然會(huì)產(chǎn)生一個(gè)大的環(huán)流回路。

圖3 PCB層間回路電流流向

通常而言,在地電源平面上是不可以開(kāi)槽的。然而,在一些不可避免要開(kāi)槽的場(chǎng)合,PCB 設(shè)計(jì)者必須首先確定在開(kāi)槽的區(qū)域沒(méi)有信號(hào)回路經(jīng)過(guò)。

同樣的規(guī)則也適用于混合信號(hào)電路 PCB 板中除非用到多個(gè)地層。特別是在高性能ADC 電路中可以利用分離模擬信號(hào)、數(shù)字信號(hào)及時(shí)鐘電路的地層有效的減少信號(hào)間的干擾。

需要再次強(qiáng)調(diào)的,在一些不可避免要開(kāi)槽的場(chǎng)合,PCB 設(shè)計(jì)者必須首先確定在開(kāi)槽的區(qū)域沒(méi)有信號(hào)回路經(jīng)過(guò)。在帶有一個(gè)鏡像差異的電源層中也應(yīng)注意層間區(qū)域的面積(圖4)。

在板卡的邊緣存在電源平面層對(duì)地平面層的輻射效應(yīng)。從邊沿泄漏的電磁能量將破壞臨近的板卡。見(jiàn)下圖4a。適當(dāng)?shù)臏p少電源平面層的面積(圖4 b),以至于地平面層在一定的區(qū)域內(nèi)交疊。這將減少電磁泄漏對(duì)鄰近板卡的影響。

圖4 地電層的輻射效應(yīng)

4、串?dāng)_

PCB設(shè)計(jì)中,串?dāng)_問(wèn)題是另一個(gè)值得關(guān)注的問(wèn)題。下圖中顯示出在一個(gè)PCB中相鄰的三對(duì)并排信號(hào)線間的串?dāng)_區(qū)域及關(guān)聯(lián)的電磁區(qū)。當(dāng)信號(hào)線間的間隔太小時(shí),信號(hào)線間的電磁區(qū)將相互影響,從而導(dǎo)致信號(hào)的變化就是串?dāng)_。

串?dāng)_可以通過(guò)增加信號(hào)線間距解決。然而,PCB 設(shè)計(jì)者通常受制于日益緊縮的布線空間和狹窄的信號(hào)線間距;由于在設(shè)計(jì)中沒(méi)有更多的選擇,從而不可避免的在設(shè)計(jì)中引入一些串?dāng)_問(wèn)題。顯然,PCB 設(shè)計(jì)者需要一定的管理串?dāng)_問(wèn)題的能力。

通常業(yè)界認(rèn)可的規(guī)則是 3W 規(guī)則,即相鄰信號(hào)線間距至少應(yīng)為信號(hào)線寬度的 3 倍。但是,實(shí)際工程應(yīng)用中可接受的信號(hào)線間距依賴于實(shí)際的應(yīng)用、工作環(huán)境及設(shè)計(jì)冗余等因素。

信號(hào)線間距從一種情況轉(zhuǎn)變成另一種以及每次的計(jì)算。因此,當(dāng)串?dāng)_問(wèn)題不可避免時(shí),就應(yīng)該對(duì)串?dāng)_定量化。這都可以通過(guò)計(jì)算機(jī)仿真技術(shù)表示。利用仿真器, 設(shè)計(jì)者可以決定信號(hào)完整性效果和評(píng)估系統(tǒng)的串?dāng)_影響效果。

5、電源去耦

電源去耦是數(shù)字電路設(shè)計(jì)中慣例,退耦有助于減少電源線上噪聲問(wèn)題。迭加在電源上的高頻噪聲將會(huì)對(duì)相鄰的數(shù)字設(shè)備都會(huì)帶來(lái)問(wèn)題。典型的噪聲來(lái)源于地彈、信號(hào)輻射或者數(shù)字器件自身。

最簡(jiǎn)單的解決電源噪聲方式是利用電容對(duì)地上的高頻噪聲去耦。理想的退耦電容為高頻噪聲提供了一條對(duì)地的低阻通路,從而清除了電源噪聲。

依據(jù)實(shí)際應(yīng)用選擇去耦電容,大多數(shù)的設(shè)計(jì)者會(huì)選擇表貼電容在盡可能靠近電源引腳,而容值應(yīng)大到足夠?yàn)榭深A(yù)見(jiàn)的電源噪聲提供一條低阻對(duì)地通路。

采用退耦電容通常會(huì)遇到的問(wèn)題是不能將退耦電容簡(jiǎn)單的當(dāng)成電容。有以下幾種情況:

a、 電容的封裝會(huì)導(dǎo)致寄生電感;

b、 電容會(huì)帶來(lái)一些等效電阻;

c、 在電源引腳和退耦電容間的導(dǎo)線會(huì)帶來(lái)一些等效電感;

d、 在地引腳和地平面間的導(dǎo)線會(huì)帶來(lái)一些等效電感;

由此而引發(fā)的效應(yīng):

a、 電容將會(huì)對(duì)特定的頻率引發(fā)共振效應(yīng)和由其產(chǎn)生的網(wǎng)絡(luò)阻抗對(duì)相鄰頻段的信號(hào)造成更大的影響;

b、 等效電阻(ESR)還將影響對(duì)高速噪聲退耦所形成的低阻通路;

圖5 現(xiàn)實(shí)中的去耦

以下總結(jié)了由此對(duì)一個(gè)數(shù)字設(shè)計(jì)者產(chǎn)生的效應(yīng):

a、 從器件上 Vcc 和 GND 引腳引出的引線需要被當(dāng)作小的電感。因此建議在設(shè)計(jì)中盡可能使 Vcc 和 GND 的引線短而粗。

b、 選擇低 ESR 效應(yīng)的電容,這有助于提高對(duì)電源的退耦;

c、 選擇小封裝電容器件將會(huì)減少封裝電感。改換更小封裝的器件將導(dǎo)致溫度特性的變化。

因此在選擇一個(gè)小封裝電容后,需要調(diào)整設(shè)計(jì)中器件的布局。在設(shè)計(jì)中,用 Y5V 型號(hào)的電容替換 X7R 型號(hào)的電容器件,可保證更小的封裝和更低的等效電感,但同時(shí)也會(huì)為保證高的溫度特性花費(fèi)更多的器件成本。

在設(shè)計(jì)中還應(yīng)考慮用大容量電容對(duì)低頻噪聲的退耦。采用分離的電解電容鉭電容可以很好的提高器件的性價(jià)比。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4324

    文章

    23143

    瀏覽量

    398960
  • 電路設(shè)計(jì)
    +關(guān)注

    關(guān)注

    6678

    文章

    2459

    瀏覽量

    204988

原文標(biāo)題:高速電路設(shè)計(jì)完善信號(hào)完整性的措施

文章出處:【微信號(hào):elecfans,微信公眾號(hào):電子發(fā)燒友網(wǎng)】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    高速電路設(shè)計(jì)信號(hào)完整性分析

    高速電路設(shè)計(jì)信號(hào)完整性分析由于系統(tǒng)時(shí)鐘頻率和上升時(shí)間的增長(zhǎng),信號(hào)完整性設(shè)計(jì)變得越來(lái)越重要。不
    發(fā)表于 10-14 09:32

    高速電路信號(hào)完整性設(shè)計(jì)培訓(xùn)

    高速IC(芯片)、PCB(電路印制板)和系統(tǒng)的核心技術(shù)就是微波背景下的互連設(shè)計(jì)與信號(hào)完整性分析。全世界高速高密度
    發(fā)表于 04-21 17:11

    高速信號(hào)的電源完整性分析

    高速信號(hào)的電源完整性分析在電路設(shè)計(jì),設(shè)計(jì)好一個(gè)高質(zhì)量的高速PCB板,應(yīng)該從
    發(fā)表于 08-02 22:18

    高速電路信號(hào)完整性

    關(guān)于信號(hào)完整性高速電路設(shè)計(jì)不可多得的好東西。
    發(fā)表于 04-16 19:19

    高速電路設(shè)計(jì)信號(hào)完整性問(wèn)題是什么?怎么解決這些問(wèn)題?

    本文分析了高速電路設(shè)計(jì)信號(hào)完整性問(wèn)題,提出了改善信號(hào)完整
    發(fā)表于 06-03 06:22

    高速電路設(shè)計(jì)信號(hào)完整性問(wèn)題是什么?怎么解決?

    本文分析了高速電路設(shè)計(jì)信號(hào)完整性問(wèn)題,提出了改善信號(hào)完整
    發(fā)表于 06-04 06:16

    電路設(shè)計(jì)的電源完整性設(shè)計(jì)

      在電路設(shè)計(jì),一般我們很關(guān)心信號(hào)的質(zhì)量問(wèn)題,但有時(shí)我們往往局限在信號(hào)線上進(jìn)行研究,而把電源和地當(dāng)成理想的情況來(lái)處理,雖然這樣做能使問(wèn)題簡(jiǎn)化,但在
    發(fā)表于 12-30 07:05

    高速電路信號(hào)完整性分析

    摘要! 介紹了高速+,& 設(shè)計(jì)信號(hào)完整性概念以及破壞信號(hào)完整性的原因!從理論和計(jì)算的層面上分
    發(fā)表于 10-15 08:15 ?0次下載

    高速電路信號(hào)完整性分析與設(shè)計(jì)二

    2.1 基本電磁理論 本書(shū)主要討論高速數(shù)字電路信號(hào)完整性分析與高速電路設(shè)計(jì)的基本方法,而
    發(fā)表于 05-25 16:26 ?102次下載
    <b class='flag-5'>高速</b><b class='flag-5'>電路</b><b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>分析與設(shè)計(jì)二

    高速電路信號(hào)完整性分析與設(shè)計(jì)—高速信號(hào)完整性的基本理論

    2.1 基本電磁理論 本書(shū)主要討論高速數(shù)字電路信號(hào)完整性分析與高速電路設(shè)計(jì)的基本方法,而
    發(fā)表于 05-25 16:21 ?1766次閱讀

    如何在高速電路設(shè)計(jì)完善信號(hào)完整性詳細(xì)方法說(shuō)明

    高速PCB電路設(shè)計(jì)過(guò)程,經(jīng)常會(huì)遇到信號(hào)完整性問(wèn)題,導(dǎo)致信號(hào)傳輸質(zhì)量不佳甚至出錯(cuò)。那么如何區(qū)分
    的頭像 發(fā)表于 08-17 11:37 ?3615次閱讀
    如何在<b class='flag-5'>高速</b><b class='flag-5'>電路設(shè)計(jì)</b><b class='flag-5'>中</b><b class='flag-5'>完善</b><b class='flag-5'>信號(hào)</b>的<b class='flag-5'>完整性</b>詳細(xì)方法說(shuō)明

    無(wú)故障高速電路設(shè)計(jì)信號(hào)完整性分析

    高速電路設(shè)計(jì),元件和元件封裝可能影響芯片內(nèi)以及PCB的信號(hào)完整性。實(shí)際上,信號(hào)
    的頭像 發(fā)表于 02-10 09:23 ?2132次閱讀
    無(wú)故障<b class='flag-5'>高速</b><b class='flag-5'>電路設(shè)計(jì)</b>的<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>分析

    高速電路信號(hào)完整性分析與設(shè)計(jì)—信號(hào)完整性仿真

    高速電路信號(hào)完整性分析與設(shè)計(jì)—信號(hào)完整性仿真
    發(fā)表于 02-10 17:29 ?0次下載

    高速電路設(shè)計(jì)信號(hào)完整性分析

    隨著電子系統(tǒng)和高集成度芯片向高速度、高密度、大功耗、低電壓、大電流的趨勢(shì)發(fā)展,電路信號(hào)完整性問(wèn)題日益嚴(yán)重。
    發(fā)表于 09-25 14:46 ?1次下載

    高速電路信號(hào)完整性和電源完整性研究

    高速電路信號(hào)完整性和電源完整性研究
    發(fā)表于 09-25 14:44 ?0次下載