0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

解析IC設(shè)計中同步復(fù)位與異步復(fù)位的差異

貿(mào)澤電子設(shè)計圈 ? 2019-01-04 08:59 ? 次閱讀

IC設(shè)計中同步復(fù)位與異步復(fù)位有什么區(qū)別?

異步復(fù)位是不受時鐘影響的,在一個芯片系統(tǒng)初始化(或者說上電)的時候需要這么一個全局的信號來對整個芯片進行整體的復(fù)位,到一個初始的確定狀態(tài)。而同步復(fù)位需要在時鐘沿來臨的時候才會對整個系統(tǒng)進行復(fù)位。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • IC設(shè)計
    +關(guān)注

    關(guān)注

    38

    文章

    1296

    瀏覽量

    103964
  • 同步復(fù)位
    +關(guān)注

    關(guān)注

    0

    文章

    27

    瀏覽量

    10720
  • 異步復(fù)位
    +關(guān)注

    關(guān)注

    0

    文章

    47

    瀏覽量

    13315

原文標(biāo)題:【M博士問答】IC設(shè)計中同步復(fù)位與異步復(fù)位有什么區(qū)別?

文章出處:【微信號:Mouser-Community,微信公眾號:貿(mào)澤電子設(shè)計圈】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    Xilinx FPGA異步復(fù)位同步釋放—同步后的復(fù)位該當(dāng)作同步復(fù)位還是異步復(fù)位

    針對異步復(fù)位、同步釋放,一直沒搞明白在使用同步化以后的復(fù)位信號時,到底是使用同步
    發(fā)表于 06-21 09:59 ?1490次閱讀
    Xilinx FPGA<b class='flag-5'>異步</b><b class='flag-5'>復(fù)位</b><b class='flag-5'>同步</b>釋放—<b class='flag-5'>同步</b>后的<b class='flag-5'>復(fù)位</b>該當(dāng)作<b class='flag-5'>同步</b><b class='flag-5'>復(fù)位</b>還是<b class='flag-5'>異步</b><b class='flag-5'>復(fù)位</b>?

    如何區(qū)分同步復(fù)位異步復(fù)位?

    同步復(fù)位,何時采用異步復(fù)位;2. 復(fù)位電路是用來干嘛的;3. 激勵和響應(yīng)的分析(單拍潛伏期)是否適用與復(fù)
    發(fā)表于 04-24 13:23

    同步復(fù)位異步復(fù)位有什么聯(lián)系與區(qū)別,優(yōu)缺點!

     異步復(fù)位原理:異步復(fù)位只要有復(fù)位信號系統(tǒng)馬上復(fù)位,因此異步
    發(fā)表于 11-30 08:45 ?9.9w次閱讀
    <b class='flag-5'>同步</b><b class='flag-5'>復(fù)位</b>和<b class='flag-5'>異步</b><b class='flag-5'>復(fù)位</b>有什么聯(lián)系與區(qū)別,優(yōu)缺點!

    FPGA設(shè)計異步復(fù)位同步釋放問題

    異步復(fù)位同步釋放 首先要說一下同步復(fù)位異步復(fù)位的區(qū)
    發(fā)表于 06-07 02:46 ?2153次閱讀

    簡談同步復(fù)位異步復(fù)位

    大家好,談到同步復(fù)位異步復(fù)位,那咱們就不得不來聊一聊復(fù)位這個詞了。在數(shù)字邏輯電路設(shè)計,電路通
    的頭像 發(fā)表于 05-17 09:30 ?1.3w次閱讀
    簡談<b class='flag-5'>同步</b><b class='flag-5'>復(fù)位</b>和<b class='flag-5'>異步</b><b class='flag-5'>復(fù)位</b>

    如何區(qū)分同步復(fù)位異步復(fù)位

    同步復(fù)位,何時采用異步復(fù)位;2. 復(fù)位電路是用來干嘛的;3. 激勵和響應(yīng)的分析(單拍潛伏期)是否適用與復(fù)
    的頭像 發(fā)表于 06-11 15:15 ?6847次閱讀

    Xilinx FPGA的同步復(fù)位異步復(fù)位

    對于xilinx 7系列的FPGA而言,flip-flop支持高有效的異步復(fù)/置位和同步復(fù)位/置位。對普通邏輯設(shè)計,同步復(fù)位
    發(fā)表于 07-13 09:31 ?6650次閱讀

    同步復(fù)位異步復(fù)位電路簡介

    同步復(fù)位異步復(fù)位都是狀態(tài)機的常用復(fù)位機制,圖1復(fù)位
    的頭像 發(fā)表于 08-12 15:20 ?7432次閱讀
    <b class='flag-5'>同步</b><b class='flag-5'>復(fù)位</b>和<b class='flag-5'>異步</b><b class='flag-5'>復(fù)位</b>電路簡介

    同步復(fù)位異步復(fù)位的優(yōu)缺點和對比說明

    同步復(fù)位:顧名思義,同步復(fù)位就是指復(fù)位信號只有在時鐘上升沿到來時,才能有效。否則,無法完成對系統(tǒng)的復(fù)位
    發(fā)表于 09-14 08:00 ?0次下載
    <b class='flag-5'>同步</b><b class='flag-5'>復(fù)位</b>和<b class='flag-5'>異步</b><b class='flag-5'>復(fù)位</b>的優(yōu)缺點和對比說明

    詳細講解同步后的復(fù)位同步復(fù)位還是異步復(fù)位?

    針對異步復(fù)位同步釋放,一直沒搞明白在使用同步化以后的復(fù)位信號時,到底是使用同步
    的頭像 發(fā)表于 04-27 18:12 ?4769次閱讀
    詳細講解<b class='flag-5'>同步</b>后的<b class='flag-5'>復(fù)位</b>是<b class='flag-5'>同步</b><b class='flag-5'>復(fù)位</b>還是<b class='flag-5'>異步</b><b class='flag-5'>復(fù)位</b>?

    【FPGA】異步復(fù)位同步釋放的理解

    異步復(fù)位,同步釋放的理解目錄目錄 同步復(fù)位異步復(fù)位
    發(fā)表于 01-17 12:53 ?4次下載
    【FPGA】<b class='flag-5'>異步</b><b class='flag-5'>復(fù)位</b>,<b class='flag-5'>同步</b>釋放的理解

    同步復(fù)位異步復(fù)位的區(qū)別

    請簡述同步復(fù)位異步復(fù)位的區(qū)別,說明兩種復(fù)位方式的優(yōu)缺點,并解釋“異步
    的頭像 發(fā)表于 08-14 11:49 ?7267次閱讀

    淺析異步復(fù)位同步釋放與同步復(fù)位打拍模塊

    異步復(fù)位同步釋放:rst_synchronizer.v
    的頭像 發(fā)表于 08-21 09:27 ?1000次閱讀
    淺析<b class='flag-5'>異步</b><b class='flag-5'>復(fù)位</b><b class='flag-5'>同步</b>釋放與<b class='flag-5'>同步</b><b class='flag-5'>復(fù)位</b>打拍模塊

    同步復(fù)位異步復(fù)位到底孰優(yōu)孰劣呢?

    同步復(fù)位異步復(fù)位到底孰優(yōu)孰劣呢? 同步復(fù)位異步
    的頭像 發(fā)表于 01-16 16:25 ?1768次閱讀

    FPGA同步復(fù)位異步復(fù)位

    FPGA(Field-Programmable Gate Array,現(xiàn)場可編程門陣列)復(fù)位操作是設(shè)計過程不可或缺的一環(huán),它負責(zé)將電路恢復(fù)到初始狀態(tài),以確保系統(tǒng)的正確啟動和穩(wěn)定運行。在FPGA設(shè)計
    的頭像 發(fā)表于 07-17 11:12 ?1574次閱讀