0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

Xilinx 16nm Virtex UltraScale+ FPGA的展示

Xilinx視頻 ? 作者:郭婷 ? 2018-11-27 05:55 ? 次閱讀
00:00/00:00
0
倍速
50%
75%
100%
10:17:18
下载
  • Load:
    0 second
  • Duration:
    0 second
  • Size:
    0x0
  • Volume:
    0%
  • Fps:
    61fps
  • Sudio decoded:
    0 Byte
  • Video decoded:
    0 Byte

另一個行業(yè)首先,該演示展示了Xilinx 16nm Virtex UltraScale + FPGA,其集成的100G以太網MAC和RS-FEC協(xié)同工作,通過具有挑戰(zhàn)性的電氣光學互連發(fā)送數據。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1643

    文章

    21927

    瀏覽量

    612752
  • 以太網
    +關注

    關注

    40

    文章

    5557

    瀏覽量

    174400
  • 賽靈思
    +關注

    關注

    33

    文章

    1795

    瀏覽量

    132064
收藏 0人收藏

    評論

    相關推薦
    熱點推薦

    Xilinx Ultrascale系列FPGA的時鐘資源與架構解析

    Ultrascale是賽靈思開發(fā)的支持包含步進功能的增強型FPGA架構,相比7系列的28nm工藝,Ultrascale采用20nm的工藝,主
    的頭像 發(fā)表于 04-24 11:29 ?518次閱讀
    <b class='flag-5'>Xilinx</b> <b class='flag-5'>Ultrascale</b>系列<b class='flag-5'>FPGA</b>的時鐘資源與架構解析

    AI 應用場景全覆蓋!解碼超高端 VU+ FPGA 開發(fā)平臺 AXVU13F

    UltraScale+ XCVU13P(16nm工藝)FPGA 芯片,但從原先最大支持 16G DDR4 SODIMM 內存條插槽升級為最大支持 32G ,并且支持多達 4 個 FM
    的頭像 發(fā)表于 02-13 17:56 ?410次閱讀
    AI 應用場景全覆蓋!解碼超高端 VU+ <b class='flag-5'>FPGA</b> 開發(fā)平臺 AXVU13F

    解鎖4K,Xilinx MPSoC ARM + FPGA高清視頻采集與顯示方案!

    當下,隨著數字化多媒體技術以令人驚嘆的速度不斷演進,高清視頻處理成為眾多領域關注的焦點。今天為大家分享4K HDMI 高清視頻方案,基于Xilinx UltraScale+ MPSoC
    的頭像 發(fā)表于 01-24 10:27 ?391次閱讀
    解鎖4K,<b class='flag-5'>Xilinx</b> MPSoC ARM + <b class='flag-5'>FPGA</b>高清視頻采集與顯示方案!

    南京芯麒電子-基于KU15P的雙路100G光纖加速卡

    ? ? ? ? 該平臺是由16nm工藝的的Kintex UltraScale+系列主器件XCKU15P構建的一款加速卡平臺,支持 PCIE Gen3x16 模式,支持 2組 72-bit DDR4
    的頭像 發(fā)表于 01-15 10:11 ?310次閱讀
    南京芯麒電子-基于KU15P的雙路100G光纖加速卡

    今日看點丨美國擬管制16nm;Meta今年或開發(fā)出AI編程智能體

    1. 美國擬管制16nm ! ? 美國計劃擴大制程技術的管制范圍,包括16納米成熟制程,這可能對臺積電等全球晶圓代工廠商產生影響。外媒報道指出拜登政府將從現(xiàn)行7納米先進制程,延伸至16納米成熟制程
    發(fā)表于 01-13 10:40 ?569次閱讀

    Zynq UltraScale+ MPSoC數據手冊

    電子發(fā)燒友網站提供《Zynq UltraScale+ MPSoC數據手冊.pdf》資料免費下載
    發(fā)表于 12-30 14:37 ?2次下載

    ALINX 發(fā)布 AXVU13P:AMD Virtex UltraScale+ 高端 FPGA PCle 3.0 綜合開發(fā)平臺

    ALINX 正式發(fā)布 AMD Virtex UltraScale+ 系列 FPGA PCIe 3.0 綜合開發(fā)平臺?AXVU13P! 這款搭載 AMD 16nm 工藝 XCVU13P
    的頭像 發(fā)表于 12-20 16:46 ?639次閱讀
    ALINX 發(fā)布 AXVU13P:AMD <b class='flag-5'>Virtex</b> <b class='flag-5'>UltraScale+</b> 高端 <b class='flag-5'>FPGA</b> PCle 3.0 綜合開發(fā)平臺

    AMD/Xilinx Zynq? UltraScale+ ? MPSoC ZCU102 評估套件

    Zynq UltraScale+ MPSoC 器件,具有四核 Arm? Cortex-A53、雙核 Cortex-R5 實時處理器和基于 AMD/Xilinx 16nm FinFET+ 可編程邏輯
    的頭像 發(fā)表于 11-20 15:32 ?1256次閱讀
    AMD/<b class='flag-5'>Xilinx</b> Zynq? <b class='flag-5'>UltraScale+</b> ? MPSoC ZCU102 評估套件

    采用Xilinx FPGA的AFE79xx SPI啟動指南

    電子發(fā)燒友網站提供《采用Xilinx FPGA的AFE79xx SPI啟動指南.pdf》資料免費下載
    發(fā)表于 11-15 15:28 ?0次下載
    采用<b class='flag-5'>Xilinx</b> <b class='flag-5'>FPGA</b>的AFE79xx SPI啟動指南

    12G-SDI高清視頻開發(fā)案例,讓4K視頻采集更便捷!基于Xilinx MPSoC高性能平臺

    本帖最后由 Tronlong創(chuàng)龍科技 于 2024-10-29 10:35 編輯 本文主要介紹基于Xilinx UltraScale+ MPSoC XCZU7EV的12G-SDI高清視頻開發(fā)
    發(fā)表于 10-29 10:09

    為兩個Xilinx(TM)LX240 Virtex-6(TM)器件供電

    電子發(fā)燒友網站提供《為兩個Xilinx(TM)LX240 Virtex-6(TM)器件供電.pdf》資料免費下載
    發(fā)表于 10-10 10:51 ?0次下載
    為兩個<b class='flag-5'>Xilinx</b>(TM)LX240 <b class='flag-5'>Virtex</b>-6(TM)器件供電

    Xilinx? Zynq?UltraScale?系列多處理器中的VCCINT_VCU軌供電

    電子發(fā)燒友網站提供《為Xilinx? Zynq?UltraScale?系列多處理器中的VCCINT_VCU軌供電.pdf》資料免費下載
    發(fā)表于 09-25 10:54 ?0次下載
    為<b class='flag-5'>Xilinx</b>? Zynq?<b class='flag-5'>UltraScale</b>?系列多處理器中的VCCINT_VCU軌供電

    使用TPS65086x PMIC為Xilinx Zynq UltraScale MPSoC供電

    電子發(fā)燒友網站提供《使用TPS65086x PMIC為Xilinx Zynq UltraScale MPSoC供電.pdf》資料免費下載
    發(fā)表于 09-21 11:11 ?0次下載
    使用TPS65086x PMIC為<b class='flag-5'>Xilinx</b> Zynq <b class='flag-5'>UltraScale</b> MPSoC供電

    ALINX FPGA+GPU異架構視頻圖像處理開發(fā)平臺介紹

    Alinx 最新發(fā)布的新品 Z19-M 是一款創(chuàng)新的 FPGA+GPU 異構架構視頻圖像處理開發(fā)平臺,它結合了 AMD Zynq UltraScale+ MPSoC(FPGA)與 NVIDIA Jetson Orin NX(GP
    的頭像 發(fā)表于 08-29 14:43 ?1724次閱讀

    一個更適合工程師和研究僧的FPGA提升課程

    設計; ● UltraFast 設計方法; ● 使用UltraScaleUltraScale+架構進行設計; ● FPGA 功耗最優(yōu)化; ● 使用 Vivado Design Suite 4
    發(fā)表于 06-05 10:09
    ckplayer
    version:X3
    about

    電子發(fā)燒友

    中國電子工程師最喜歡的網站

    • 2931785位工程師會員交流學習
    • 獲取您個性化的科技前沿技術信息
    • 參加活動獲取豐厚的禮品