0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

簡(jiǎn)要分析PCB中常見錯(cuò)誤

GReq_mcu168 ? 作者:工程師之余 ? 2018-11-18 11:06 ? 次閱讀

原理圖常見錯(cuò)誤

1)ERC報(bào)告管腳沒(méi)有接入信號(hào)

a. 創(chuàng)建封裝時(shí)給管腳定義了I/O屬性;

b.創(chuàng)建元件或放置元件時(shí)修改了不一致的grid屬性,管腳與線沒(méi)有連上;

c. 創(chuàng)建元件時(shí)pin方向反向,必須非pin name端連線;

d.而最常見的原因,是沒(méi)有建立工程文件,這是初學(xué)者最容易犯的錯(cuò)誤。

2)元件跑到圖紙界外:沒(méi)有在元件庫(kù)圖表紙中心創(chuàng)建元件。

3)創(chuàng)建的工程文件網(wǎng)絡(luò)表只能部分調(diào)入pcb:生成netlist時(shí)沒(méi)有選擇為global。

4)當(dāng)使用自己創(chuàng)建的多部分組成的元件時(shí),千萬(wàn)不要使用annotate.

PCB中常見錯(cuò)誤

1)網(wǎng)絡(luò)載入時(shí)報(bào)告NODE沒(méi)有找到:

a. 原理圖中的元件使用了pcb庫(kù)中沒(méi)有的封裝;

b. 原理圖中的元件使用了pcb庫(kù)中名稱不一致的封裝;

c. 原理圖中的元件使用了pcb庫(kù)中pin number不一致的封裝。如三極管:sch中pin number 為e,b,c, 而pcb中為1,2,3。

2)打印時(shí)總是不能打印到一頁(yè)紙上:

a. 創(chuàng)建pcb庫(kù)時(shí)沒(méi)有在原點(diǎn);

b. 多次移動(dòng)和旋轉(zhuǎn)了元件,pcb板界外有隱藏的字符。選擇顯示所有隱藏的字符,縮小pcb, 然后移動(dòng)字符到邊界內(nèi)。

3)DRC報(bào)告網(wǎng)絡(luò)被分成幾個(gè)部分:

表示這個(gè)網(wǎng)絡(luò)沒(méi)有連通,看報(bào)告文件,使用選擇CONNECTED COPPER查找。

如果作較復(fù)雜得設(shè)計(jì),盡量不要使用自動(dòng)布線。

PCB制造過(guò)程中常見錯(cuò)誤

1)焊盤重疊:

a.造成重孔,在鉆孔時(shí)因?yàn)樵谝惶幎啻毋@孔導(dǎo)致斷鉆及孔的損傷。

b.多層板中,在同一位置既有連接盤,又有隔離盤,板子做出表現(xiàn)為 ? 隔離,連接錯(cuò)誤。

2)圖形層使用不規(guī)范:

a.違反常規(guī)設(shè)計(jì),如元件面設(shè)計(jì)在Bottom層,焊接面設(shè)計(jì)在TOP層, 使人造成誤解。

b.在各層上有很多設(shè)計(jì)垃圾,如斷線,無(wú)用的邊框,標(biāo)注等。

3)字符不合理:

a.字符覆蓋SMD焊片,給PCB通斷檢測(cè)及元件焊接帶來(lái)不便。

b.字符太小,造成絲網(wǎng)印刷困難,太大會(huì)使字符相互重疊,難以分辨,字體一般》40mil。

4)單面焊盤設(shè)置孔徑:

a.單面焊盤一般不鉆孔,其孔徑應(yīng)設(shè)計(jì)為零,否則在產(chǎn)生鉆孔數(shù)據(jù)時(shí),此位置出現(xiàn)孔的坐標(biāo)。如鉆孔應(yīng)特殊說(shuō)明。

b.如單面焊盤須鉆孔,但未設(shè)計(jì)孔徑,在輸出電、地層數(shù)據(jù)時(shí)軟件將此焊盤做為 SMT焊盤處理,內(nèi)層將丟掉隔離盤。

5)用填充塊畫焊盤:

這樣雖然能通過(guò)DRC檢查,但在加工時(shí)不能直接生成阻焊數(shù)據(jù),該焊盤覆蓋阻焊劑不能焊接。

6)電地層既設(shè)計(jì)散熱盤又有信號(hào)線,正像及負(fù)像圖形設(shè)計(jì)在一起,出現(xiàn)錯(cuò)誤。

7)大面積網(wǎng)格間距太?。?/p>

網(wǎng)格線間距《0.3mm,PCB制造過(guò)程中,圖形轉(zhuǎn)移工序在顯影后產(chǎn)生碎膜造成斷線。提高加工難度。

8)圖形距外框太近:

應(yīng)至少保證0.2mm以上的間距(V-cut處0.35mm以上),否則外型加工時(shí)引起銅箔起翹及阻焊劑脫落。影響外觀質(zhì)量(包括多層板內(nèi)層銅皮)。

9)外形邊框設(shè)計(jì)不明確:

很多層都設(shè)計(jì)了邊框,并且不重合,造成PCB廠家很難判斷以哪一條線成型,標(biāo)準(zhǔn)邊框應(yīng)設(shè)計(jì)在機(jī)械層或BOARD層,內(nèi)部挖空部位要明確。

10)圖形設(shè)計(jì)不均勻:

造成圖形電鍍時(shí),電流分布不勻,影響鍍層均勻,甚至造成翹曲。

11)異型孔短:

異型孔的長(zhǎng)/寬應(yīng)》2:1,寬度》1.0mm,否則數(shù)控鉆床無(wú)法加工。

12)未設(shè)計(jì)銑外形定位孔:

如有可能在PCB板內(nèi)至少設(shè)計(jì)2個(gè)直徑》1.5mm的定位孔。

13)孔徑標(biāo)注不清:

a.孔徑標(biāo)注應(yīng)盡量以公制標(biāo)注,并且以0.05遞增。

b.對(duì)有可能合并的孔徑盡可能合并成一個(gè)庫(kù)區(qū)。

c.是否金屬化孔及特殊孔的公差(如壓接孔)標(biāo)注清楚。

14)多層板內(nèi)層走線不合理:

a.散熱焊盤放到隔離帶上,鉆孔后容易出現(xiàn)不能連接的情況。

b.隔離帶設(shè)計(jì)有缺口,容易誤解。

c.隔離帶設(shè)計(jì)太窄,不能準(zhǔn)確判斷網(wǎng)絡(luò)

15)埋盲孔板設(shè)計(jì)問(wèn)題:

設(shè)計(jì)埋盲孔板的意義:

a.提高多層板的密度 30% 以上,減少多層板的層數(shù)及縮小尺寸

b.改善 PCB 性能,特別是特性阻抗的控制(導(dǎo)線縮短,孔徑減少)

c.提高 PCB 設(shè)計(jì)自由度

d.降低原材料及成本,有利于環(huán)境保護(hù)。

還有人將這些問(wèn)題歸納到工作習(xí)慣方面,出問(wèn)題的人常有這些不良習(xí)慣。

缺乏規(guī)劃

俗諺說(shuō), “如果一個(gè)人事前沒(méi)有計(jì)劃,便會(huì)發(fā)現(xiàn)麻煩會(huì)找上門。 ”這當(dāng)然也適用于PCB的設(shè)計(jì)。讓PCB設(shè)計(jì)可以成功的許多步驟之一是,選擇合適的工具?,F(xiàn)今的PCB設(shè)計(jì)工程師可在市面上找到許多功能強(qiáng)大且易于使用的EDA套件。每一款都有本身獨(dú)特的能力,優(yōu)點(diǎn)和局限性。另外,還應(yīng)該注意,沒(méi)有一款軟件是萬(wàn)無(wú)一失的,所以諸如組件封裝不匹配的問(wèn)題是一定會(huì)發(fā)生的。沒(méi)有一款單一工具可滿足你所有需求的情況是有可能發(fā)生的,雖然如此,你還是必須事先下功夫研究,努力找出最適合你需求的最佳產(chǎn)品。網(wǎng)絡(luò)上的一些信息,可以幫助你快速上手。

溝通不良

盡管將PCB的設(shè)計(jì)外包給其他廠商的作法正變得越來(lái)越普遍,而且往往非常具有成本效益,但這種做法可能不適合復(fù)雜度高的PCB設(shè)計(jì),因在這種設(shè)計(jì)中,性能和可靠性是極其關(guān)鍵的。隨著設(shè)計(jì)復(fù)雜度的增加,為實(shí)時(shí)地確保精確的組件布局和布線,工程師和PCB設(shè)計(jì)者之間的面對(duì)面溝通就變得非常重要,這種面對(duì)面的溝通將有助于省去日后昂貴的重做(rework)工作。

同樣重要的是,在設(shè)計(jì)過(guò)程的早期階段就要邀請(qǐng)PCB板制造商加入。他們可以對(duì)您的設(shè)計(jì)提供初步的反饋,他們可根據(jù)其流程和程序讓效率最大化,長(zhǎng)遠(yuǎn)來(lái)看,這將可幫助你省下可觀的時(shí)間和金錢。借著讓他們知道你的設(shè)計(jì)目標(biāo),及在PCB布局的早期階段邀請(qǐng)他們參與,你可以在產(chǎn)品投入生產(chǎn)之前即可避免任何潛在的問(wèn)題,并縮短產(chǎn)品上市的時(shí)間。

未能徹底測(cè)試早期的原型

原型板可以讓你證明你的設(shè)計(jì)是按照原來(lái)的規(guī)格在運(yùn)作。原型測(cè)試可以讓你在大批量生產(chǎn)之前驗(yàn)證PCB的功能和質(zhì)量,及其性能。成功的原型測(cè)試需要大量的時(shí)間和經(jīng)驗(yàn),但一個(gè)強(qiáng)大的測(cè)試計(jì)劃和一組明確的目標(biāo)可縮短評(píng)估時(shí)間,且也可以降低生產(chǎn)相關(guān)錯(cuò)誤的可能性。如果原型測(cè)試過(guò)程中發(fā)現(xiàn)任何問(wèn)題,就需要在重新配置過(guò)的電路板之上進(jìn)行第二次的測(cè)試。在設(shè)計(jì)過(guò)程的早期階段將高危險(xiǎn)因素納入,你將可從測(cè)試的多次迭代中受益,及早找出任何潛在的問(wèn)題,降低風(fēng)險(xiǎn),確保計(jì)劃可如期完成。

使用低效的布局技術(shù)或不正確的組件

更小,更快的設(shè)備讓PCB設(shè)計(jì)工程師要為復(fù)雜的設(shè)計(jì)布局,這種設(shè)計(jì)將采用更小的組件來(lái)減少占用面積,且它們也將放得更加靠近。采用一些技術(shù),例如內(nèi)部PCB層上的嵌入式分立器件,或引腳間距更小的球柵數(shù)組(BGA)封裝,都將有助于縮小電路板尺寸,提高性能,并保留空間,以便在遇到問(wèn)題后可以重做。當(dāng)與具有高引腳數(shù)和更小間距的組件搭配使用時(shí),在設(shè)計(jì)時(shí)間選擇正確的電路板布局技術(shù)是很重要的,如此即可避免在日后出現(xiàn)問(wèn)題,及盡量降低制造成本。

此外,一定要仔細(xì)研究,那些你打算使用的替代組件之取值范圍和性能特點(diǎn),即使是那些被標(biāo)示為可直接插入的替換組件(drop-in replacement)。替換組件特性的微小變化,可能就足以搞砸整個(gè)設(shè)計(jì)的性能。

忘記為你的工作備份

將重要數(shù)據(jù)備份起來(lái)。這還需要我來(lái)提醒嗎?至少,你應(yīng)該將你最重要的工作成果和其他難以替代的文件備份起來(lái)。盡管大多數(shù)的公司每天都會(huì)將公司的所有數(shù)據(jù)備份起來(lái),但一些規(guī)模較小的公司可能不會(huì)這樣做,或者如果你是在家工作的人也不會(huì)這樣做?,F(xiàn)今,將數(shù)據(jù)備份到云端是如此的方便和便宜,實(shí)在沒(méi)有任何借口不將數(shù)據(jù)備份起來(lái),將數(shù)據(jù)保存在安全的處所,以免它被竊、遇到火災(zāi)、和其他本地性的災(zāi)害。

成為單人島嶼

雖然你可能認(rèn)為你的設(shè)計(jì)是完美無(wú)瑕的,且犯錯(cuò)根本就不會(huì)是你的風(fēng)格,但很多時(shí)候,你的同儕會(huì)在你的設(shè)計(jì)看到一些你沒(méi)有注意到的錯(cuò)誤。有時(shí)候,即使你知道了設(shè)計(jì)的復(fù)雜細(xì)節(jié),對(duì)它接觸較少的人可能可以保持一種更客觀的態(tài)度,并提供寶貴的見解。與你的同儕經(jīng)常檢視你的設(shè)計(jì),有助于找到不可預(yù)見的問(wèn)題,并讓你的計(jì)劃保持在正確的軌道上,將費(fèi)用維持在預(yù)算之內(nèi)。

當(dāng)然,犯錯(cuò)不可避免,但只要能學(xué)到教訓(xùn),下次就能設(shè)計(jì)出優(yōu)秀的產(chǎn)品。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4319

    文章

    23099

    瀏覽量

    397913
  • 封裝
    +關(guān)注

    關(guān)注

    126

    文章

    7901

    瀏覽量

    142966
  • PCB庫(kù)
    +關(guān)注

    關(guān)注

    0

    文章

    29

    瀏覽量

    14434

原文標(biāo)題:PCB中常見錯(cuò)誤大全!

文章出處:【微信號(hào):mcu168,微信公眾號(hào):硬件攻城獅】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    PCB設(shè)計(jì)的常見錯(cuò)誤

    包含有 PCB 設(shè)計(jì)。由于設(shè)計(jì)過(guò)程錯(cuò)綜復(fù)雜,很多常見錯(cuò)誤會(huì)反復(fù)出現(xiàn)。下面羅列出在 PCB 設(shè)計(jì)中最常見到的五個(gè)設(shè)計(jì)問(wèn)題以及相應(yīng)的對(duì)策。
    發(fā)表于 07-13 16:06 ?785次閱讀
    <b class='flag-5'>PCB</b>設(shè)計(jì)的<b class='flag-5'>常見</b><b class='flag-5'>錯(cuò)誤</b>

    盤點(diǎn)PCB設(shè)計(jì)中的常見錯(cuò)誤

    搞技術(shù),難免存在錯(cuò)誤,只有經(jīng)歷過(guò)錯(cuò)誤,才能更快地成長(zhǎng)。PCB設(shè)計(jì)也一樣,今天就來(lái)盤點(diǎn)一下PCB設(shè)計(jì)中最常見
    的頭像 發(fā)表于 01-12 09:53 ?1414次閱讀
    盤點(diǎn)<b class='flag-5'>PCB</b>設(shè)計(jì)中的<b class='flag-5'>常見</b><b class='flag-5'>錯(cuò)誤</b>

    【轉(zhuǎn)】淺析PCB設(shè)計(jì)中常見錯(cuò)誤

    netlist時(shí)沒(méi)有選擇為global。(4)當(dāng)使用自己創(chuàng)建的多部分組成的元件時(shí),千萬(wàn)不要使用annotate.二、PCB中常見錯(cuò)誤(1)網(wǎng)絡(luò)載入時(shí)報(bào)告NODE沒(méi)有找到a. 原理圖中的元件使用了
    發(fā)表于 07-22 21:08

    PCB設(shè)計(jì)原理圖常見錯(cuò)誤

    ,必須非pin name端連線。(2)元件跑到圖紙界外:沒(méi)有在元件庫(kù)圖表紙中心創(chuàng)建元件。(3)創(chuàng)建的工程文件網(wǎng)絡(luò)表只能部分調(diào)入pcb:生成netlist時(shí)沒(méi)有選擇為global。(4)當(dāng)使用自己創(chuàng)建的多部分組成的元件時(shí),千萬(wàn)不要使用annotate.2.PCB
    發(fā)表于 11-11 06:13

    網(wǎng)絡(luò)設(shè)備中常見術(shù)語(yǔ)含義及故障分析

    網(wǎng)絡(luò)設(shè)備中常見術(shù)語(yǔ)含義及故障分析,詳細(xì)解釋了在網(wǎng)絡(luò)設(shè)備使用中常見的術(shù)語(yǔ)
    發(fā)表于 12-27 11:38 ?1.4w次閱讀

    一文了解PCB中常見14大錯(cuò)誤

    一文了解PCB中常見14大錯(cuò)誤,具體的跟隨小編一起來(lái)看一下。
    的頭像 發(fā)表于 07-22 11:29 ?5932次閱讀

    keil中常見的各種錯(cuò)誤警告以及相應(yīng)的解決方法資料說(shuō)明

    本文檔的主要內(nèi)容詳細(xì)介紹的是簡(jiǎn)單整理的keil中常見的各種錯(cuò)誤警告以及相應(yīng)的解決方法。
    發(fā)表于 03-08 08:00 ?14次下載
    keil<b class='flag-5'>中常見</b>的各種<b class='flag-5'>錯(cuò)誤</b>警告以及相應(yīng)的解決方法資料說(shuō)明

    PCB作業(yè)中常見14大錯(cuò)誤

    原理圖常見錯(cuò)誤
    的頭像 發(fā)表于 03-12 11:06 ?4114次閱讀

    PCB設(shè)計(jì)中常見錯(cuò)誤與解決方法

    ,必須非pin name端連線。(2)元件跑到圖紙界外:沒(méi)有在元件庫(kù)圖表紙中心創(chuàng)建元件。(3)創(chuàng)建的工程文件網(wǎng)絡(luò)表只能部分調(diào)入pcb:生成netlist時(shí)沒(méi)有選擇為global。(4)當(dāng)使用自己創(chuàng)建的多部分組成的元件時(shí),千萬(wàn)不要使用annotate.2.PCB
    發(fā)表于 11-06 17:36 ?13次下載
    <b class='flag-5'>PCB</b>設(shè)計(jì)<b class='flag-5'>中常見</b>的<b class='flag-5'>錯(cuò)誤</b>與解決方法

    PCB設(shè)計(jì)工作中常見錯(cuò)誤有哪些?

    一站式PCBA智造廠家今天為大家講講怎pcb設(shè)計(jì)過(guò)程中常見錯(cuò)誤有哪些?PCB設(shè)計(jì)過(guò)程中常見錯(cuò)誤
    的頭像 發(fā)表于 05-23 09:02 ?1487次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)工作中常見</b>的<b class='flag-5'>錯(cuò)誤</b>有哪些?

    干貨 | PCB中常見錯(cuò)誤大全,你都犯過(guò)嗎?

    ,必須非pin name端連線。 d、而最常見的原因,是沒(méi)有建立工程文件,這是初學(xué)者最容易犯的錯(cuò)誤。 (2)元件跑到圖紙界外:沒(méi)有在元件庫(kù)圖表紙中心創(chuàng)建元件。 (3)創(chuàng)建的工程文件網(wǎng)絡(luò)表只能部分調(diào)入PCB:生成netlist時(shí)沒(méi)
    的頭像 發(fā)表于 09-10 21:27 ?659次閱讀

    PCB設(shè)計(jì)中常見的走線等長(zhǎng)要求

    PCB設(shè)計(jì)中常見的走線等長(zhǎng)要求
    的頭像 發(fā)表于 11-24 14:25 ?3548次閱讀
    <b class='flag-5'>PCB</b>設(shè)計(jì)<b class='flag-5'>中常見</b>的走線等長(zhǎng)要求

    PCB設(shè)計(jì)工作中常見錯(cuò)誤有哪些?

    一站式PCBA智造廠家今天為大家講講PCB設(shè)計(jì)工作中常見錯(cuò)誤有哪些?PCB設(shè)計(jì)中最常見到的六個(gè)錯(cuò)誤。P
    的頭像 發(fā)表于 02-21 09:32 ?572次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)工作中常見</b>的<b class='flag-5'>錯(cuò)誤</b>有哪些?

    PCB線路板制造中常見錯(cuò)誤有哪些,如何避免?

    一站式PCBA智造廠家今天為大家講講避免常見pcb設(shè)計(jì)錯(cuò)誤的方法有哪些?避免常見PCB設(shè)計(jì)錯(cuò)誤
    的頭像 發(fā)表于 06-07 09:15 ?487次閱讀

    pcb板設(shè)計(jì)中的常見錯(cuò)誤

    錯(cuò)誤,這些錯(cuò)誤可能會(huì)導(dǎo)致電路性能下降、成本增加甚至項(xiàng)目失敗。 1. 布局不合理 錯(cuò)誤分析 布局是PCB設(shè)計(jì)的基礎(chǔ),不合理的布局會(huì)導(dǎo)致信號(hào)干
    的頭像 發(fā)表于 11-04 13:58 ?263次閱讀