0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

由MOS管構(gòu)成的開關(guān)電流電路延遲線的設(shè)計(jì)方法

電子設(shè)計(jì) ? 作者:電子設(shè)計(jì) ? 2018-09-29 08:57 ? 次閱讀

引言

開關(guān)電流技術(shù)是近年來提出的一種新的模擬信號(hào)采樣、保持、處理技術(shù)。與已成熟的開關(guān)電容技術(shù)相比,開關(guān)電流技術(shù)不需要線性電容和高性能運(yùn)算放大器,整個(gè)電路均由MOS管構(gòu)成,因此可與標(biāo)準(zhǔn)數(shù)字CMOS工藝兼容,可與數(shù)字電路使用相同工藝,并集成在同一塊芯片上,所以也有人稱之為數(shù)字工藝的模擬技術(shù)。但是開關(guān)電流電路中存在一些非理想因素,如時(shí)鐘饋通誤差和傳輸誤差,它直接影響到電路的性能。

本文詳細(xì)分析了第二代開關(guān)電流存儲(chǔ)單元存在的問題,提出了改進(jìn)方法,并設(shè)計(jì)了延遲線電路。此電路可以精確地對(duì)信號(hào)進(jìn)行采樣并延遲任意時(shí)鐘周期。解決了第二代開關(guān)電流存儲(chǔ)單元產(chǎn)生的誤差,利用此電路可以方便地構(gòu)造各種離散時(shí)間系統(tǒng)函數(shù)。

1、第二代開關(guān)電流存儲(chǔ)單元分析

第二代開關(guān)電流存儲(chǔ)單元,在φ1(n-1)相,S1,S2閉合,S3斷開,晶體管M連成二極管形式,輸入電流ii與偏置電流I之和給柵源極間電容C充電。隨著充電的進(jìn)行,柵極電壓vgs達(dá)到使M能維持整個(gè)輸入電流的電平,柵極充電電流減至零,達(dá)到穩(wěn)態(tài),此時(shí)M的漏極電流為:

由MOS管構(gòu)成的開關(guān)電流電路延遲線的設(shè)計(jì)方法

在φ2(n)相,S1,S2斷開,S3閉合,此時(shí)輸出端電流為:

由MOS管構(gòu)成的開關(guān)電流電路延遲線的設(shè)計(jì)方法

Z域傳輸函數(shù)為:

由MOS管構(gòu)成的開關(guān)電流電路延遲線的設(shè)計(jì)方法

綜上可看出,晶體管M既作為輸入存儲(chǔ)管又作為輸出管,輸出電流i0僅在φ2相期間獲得。

2、延遲線

從結(jié)果來看,由于時(shí)鐘饋通誤差和傳輸誤差的存在,第二代開關(guān)電流存儲(chǔ)單元(以下簡稱基本存儲(chǔ)單元)輸出波形嚴(yán)重失真,尤其是級(jí)聯(lián)后的電路失真更加嚴(yán)重,無法應(yīng)用到實(shí)際中,所以,設(shè)計(jì)延遲線電路。

電路原理如下:電路是一個(gè)由N+1個(gè)并聯(lián)存儲(chǔ)單元組成的陣列,且由時(shí)鐘序列控制。在時(shí)鐘的φ0。相,存儲(chǔ)單元M0接收輸入信號(hào),而單元M1提供其輸出。類似的,在φ1相,單元M1接收輸入信號(hào),單元M2提供其輸出。這個(gè)過程一直持續(xù)到單元MN接收其輸入信號(hào),單元M0提供其輸出信號(hào)為止,然后重復(fù)循環(huán)。顯然,每個(gè)單元都是在其下一個(gè)輸入之前一個(gè)周期,即在其前一個(gè)輸出相N個(gè)周期(NT)之后,提供輸出信號(hào)。如取N=1,則延遲線是一個(gè)反相單位延遲單元,或連續(xù)輸入信號(hào)時(shí),它是一個(gè)采樣保持電路,此時(shí),延遲線電路和基本存儲(chǔ)單元相同。請(qǐng)注意,對(duì)于循環(huán)的N-1個(gè)時(shí)鐘相,每個(gè)存儲(chǔ)單元既不接收信號(hào)也不提供信號(hào)。在這些時(shí)刻,存儲(chǔ)晶體管上的漏電壓值變化到迫使每個(gè)偏置電流和保持在其有關(guān)存儲(chǔ)晶體管中的電流之間匹配。給出Z域傳輸函數(shù)為:

由MOS管構(gòu)成的開關(guān)電流電路延遲線的設(shè)計(jì)方法

用基本存儲(chǔ)單元級(jí)聯(lián)延遲N個(gè)周期,則需要2N個(gè)基本存儲(chǔ)單元級(jí)聯(lián),并且電路的時(shí)鐘饋通誤差和傳輸誤差會(huì)隨著N的增加越來越嚴(yán)重,到最后原信號(hào)將淹沒在誤差信號(hào)中。延遲線電路若要實(shí)現(xiàn)信號(hào)延遲N個(gè)時(shí)鐘周期,則需要N+1個(gè)并聯(lián)存儲(chǔ)單元組成,并且需要N+1種時(shí)序。由于這種電路結(jié)構(gòu)不需要級(jí)聯(lián),所以并不會(huì)像基本存儲(chǔ)單元級(jí)聯(lián)那樣使得時(shí)鐘饋通誤差和傳輸誤差越來越大。但是時(shí)鐘饋通誤差和傳輸誤差仍然存在,以下給出解決辦法。

3、時(shí)鐘饋通誤差及傳輸誤差的改善

3.1 時(shí)鐘饋通誤差的改善

改善時(shí)鐘饋通誤差可采用S2I電路。它的工作原理為:在φ1a相,Mf的柵極與基準(zhǔn)電壓Vref相連,此時(shí)Mf為Mc提供偏置電流JoMc中存儲(chǔ)的電流為ic=I+ii。當(dāng)φ1b由高電平跳變?yōu)榈碗娖綍r(shí),由于時(shí)鐘饋通效應(yīng)等因素造成Mc單元存儲(chǔ)的電流中含有一個(gè)電流誤差值,假設(shè)它為△ii,則Mc中存儲(chǔ)的電流為ic=J+ii+△ii。在φ1b相期間,細(xì)存儲(chǔ)管Mf對(duì)誤差電流進(jìn)行取樣,由于輸入電流仍然保持著輸入狀態(tài),所以Mf中存儲(chǔ)的電流為If=J+△ii。當(dāng)φ1b由高電平跳變?yōu)榈碗娖綍r(shí),考慮到△ii

3.2 傳輸誤差的改善

傳輸誤差產(chǎn)生的原因是當(dāng)電路級(jí)聯(lián)時(shí),因?yàn)閭鬏數(shù)氖请娏餍盘?hào),要想信號(hào)完全傳輸?shù)较乱患?jí),必須做到輸出阻抗無窮大,但在實(shí)際中是不可能實(shí)現(xiàn)的,只能盡可能地增加輸出阻抗。

計(jì)算出輸出電阻為:

由MOS管構(gòu)成的開關(guān)電流電路延遲線的設(shè)計(jì)方法

與第二代基本存儲(chǔ)單元相比,輸出電阻增大

由MOS管構(gòu)成的開關(guān)電流電路延遲線的設(shè)計(jì)方法

倍。結(jié)合S2I電路與調(diào)整型共源共柵結(jié)構(gòu)電路的優(yōu)點(diǎn),構(gòu)造調(diào)整型共源共柵結(jié)構(gòu)S2I存儲(chǔ)單元。

采用O.5μm CMOS工藝,level 49 CMOS模型對(duì)電路仿真,仿真參數(shù)如下:

由MOS管構(gòu)成的開關(guān)電流電路延遲線的設(shè)計(jì)方法

所有NMOS襯底接地,所有PMOS襯底接電源,所有開關(guān)管寬長比均為0.5μm/O.5 μm。輸入信號(hào)為振幅50μA,頻率為200 kHz的正弦信號(hào),時(shí)鐘頻率為5 MHz,Vref=2.4 V,VDD=5 V。表1中給出了主要晶體管仿真參數(shù)。

將原電路按照延遲線的結(jié)構(gòu)連接并仿真,延遲3個(gè)時(shí)鐘周期(相當(dāng)于6個(gè)基本存儲(chǔ)單元級(jí)聯(lián)),仿真結(jié)果如圖l所示。

由MOS管構(gòu)成的開關(guān)電流電路延遲線的設(shè)計(jì)方法

4、結(jié)語

詳細(xì)分析了第二代開關(guān)電流存儲(chǔ)單元存在的缺點(diǎn),提出了改進(jìn)方法,并設(shè)計(jì)了可以延遲任意時(shí)鐘周期的延遲線電路,仿真結(jié)果表明,該電路具有極高的精度,從而使該電路能應(yīng)用于實(shí)際當(dāng)中。其Z域傳輸函數(shù)為:

在實(shí)際應(yīng)用中,該電路可作為離散時(shí)間系統(tǒng)的基本單元電路。

由于開關(guān)電流技術(shù)具有與標(biāo)準(zhǔn)數(shù)字CMOS工藝兼容的特點(diǎn),整個(gè)電路均由MOS管構(gòu)成,這一技術(shù)在以后的數(shù)?;旌?a href="http://www.wenjunhu.com/v/tag/123/" target="_blank">集成電路中將有廣闊的發(fā)展前景。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 存儲(chǔ)
    +關(guān)注

    關(guān)注

    13

    文章

    4328

    瀏覽量

    85942
  • MOS管
    +關(guān)注

    關(guān)注

    108

    文章

    2425

    瀏覽量

    67072
  • 開關(guān)電流
    +關(guān)注

    關(guān)注

    1

    文章

    37

    瀏覽量

    10438
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    亮度延遲線電路

    如圖所示是亮度延遲線應(yīng)用電路。當(dāng)亮度信號(hào)輸入到這一延遲線后,其輸出信號(hào)便經(jīng)過了一定時(shí)間的延遲,約延遲0.6us
    發(fā)表于 02-22 11:44 ?2600次閱讀
    亮度<b class='flag-5'>延遲線</b><b class='flag-5'>電路</b>

    有誰使用過延遲線······

    ·····我對(duì)延遲線不太了解·那位大蝦能夠介紹一下·和使用方法·我要對(duì)一個(gè)信號(hào)進(jìn)行幾微秒的延遲·····用哪款型號(hào)的比較好·最好能夠有使用方法·先謝謝了·
    發(fā)表于 09-05 09:16

    第二代開關(guān)電流存儲(chǔ)單元存在問題解決方法

    基于開關(guān)電流技術(shù)與數(shù)字CMOS工藝的延遲線電路設(shè)計(jì)
    發(fā)表于 04-26 11:41

    開關(guān)電流電路的時(shí)鐘饋通誤差和傳輸誤差的改善方法

    改善開關(guān)電流電路主要誤差的方案
    發(fā)表于 04-26 11:43

    基于CARRY4延遲線的設(shè)計(jì)怎么實(shí)現(xiàn)?

    對(duì)捕獲的信號(hào)進(jìn)行采樣,并將其與先前捕獲的信號(hào)進(jìn)行比較。正如您在附加的時(shí)序圖中看到的,我通過減去latched_output(延遲線捕獲)和thesampled_outout來檢測(cè)任何差異來提供
    發(fā)表于 06-19 12:44

    請(qǐng)問如何解決開關(guān)電流電路的誤差?

    開關(guān)電流電路中的時(shí)鐘饋通誤差和傳輸誤差分析,如何解決開關(guān)電流電路的誤差問題?
    發(fā)表于 04-12 07:04

    電視機(jī)的亮度延遲線的制作方法分享

    檢測(cè)時(shí),可通過測(cè)量亮度延遲線輸入端與輸出端之間的電阻值是否正常來判斷其是否損壞。用萬用表R×10 kΩ檔測(cè)量亮度延遲線輸入端與輸出端之間的電阻值(正常值為30~40 Ω)。若測(cè)得阻值為無窮大,則表明
    發(fā)表于 05-24 07:43

    Data Delay Device, Inc模擬和數(shù)字延遲線以及延遲線應(yīng)用模塊和濾波器的設(shè)計(jì)者

    Data Delay Device, Inc. 成立于 1964 年,其目標(biāo)是成為電子行業(yè)延遲線組件的主要供應(yīng)商,并強(qiáng)調(diào)質(zhì)量、可靠性和服務(wù)。產(chǎn)品包括所有主要的計(jì)算機(jī)和電信公司以及醫(yī)療、軍事和航空航天
    發(fā)表于 06-04 17:02

    延遲線電路,延遲線電路是什么意思

    延遲線電路,延遲線電路是什么意思 延遲線電路的定義
    發(fā)表于 03-09 11:30 ?1381次閱讀

    延遲線,延遲線是什么意思

    延遲線,延遲線是什么意思  延遲線  delay line  用于將電信號(hào)延遲一段時(shí)間的元件或器件稱為延遲線。
    發(fā)表于 03-09 11:33 ?9235次閱讀

    延遲線的分類有哪些?

    延遲線的分類有哪些? 延遲線可分為兩大類:即電磁延遲線和超聲波延遲線,尤以後者可獲較大時(shí)延。
    發(fā)表于 03-09 11:39 ?1715次閱讀

    基于開關(guān)電流技術(shù)與數(shù)字CMOS工藝的延遲線電路設(shè)計(jì)

      O 引言   開關(guān)電流技術(shù)是近年來提出的一種新的模擬信號(hào)采樣、保持、處理技術(shù)。與已成熟的開關(guān)電容技術(shù)相比,開關(guān)電流技術(shù)不需要線性電容和高性能運(yùn)算放大器,
    發(fā)表于 08-11 09:27 ?830次閱讀
    基于<b class='flag-5'>開關(guān)電流</b>技術(shù)與數(shù)字CMOS工藝的<b class='flag-5'>延遲線</b><b class='flag-5'>電路</b>設(shè)計(jì)

    超聲波色度延遲線應(yīng)用電路

    超聲波色度延遲線電路電路中的DL是超聲波色度延遲線。VT1是色度信號(hào)F延遲放大管,VT2是紅色差信號(hào)分量V信號(hào)放大管,VT3是藍(lán)色差信號(hào)分
    發(fā)表于 03-27 15:48 ?1501次閱讀
    超聲波色度<b class='flag-5'>延遲線</b>應(yīng)用<b class='flag-5'>電路</b>

    亮度與色度延遲線的選用、檢測(cè)與代換

    亮度延遲線的選用、檢測(cè)與代換,色度延遲線的選用、檢測(cè)與代換, 自制延遲線的結(jié)構(gòu)
    發(fā)表于 06-19 11:49 ?1705次閱讀
    亮度與色度<b class='flag-5'>延遲線</b>的選用、檢測(cè)與代換

    基于IIR數(shù)字網(wǎng)絡(luò)的開關(guān)電流電路小波變換方法

    基于IIR數(shù)字網(wǎng)絡(luò)的開關(guān)電流電路小波變換方法_童耀南
    發(fā)表于 01-07 21:45 ?0次下載