0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

利用FPGA和CPLD技術(shù)實現(xiàn)8位RISC微處理器的設(shè)計并進行仿真分析

電子設(shè)計 ? 來源:郭婷 ? 作者:電子設(shè)計 ? 2019-08-21 08:00 ? 次閱讀

20世紀80年代初興起的RISC技術(shù)一直是計算機發(fā)展的主流,RISC微處理器的一些基本理論則是計算機領(lǐng)域的重要基礎(chǔ)常識,但具體實現(xiàn)仍有難度。電子設(shè)計自動化(Electronic Design Automation,簡稱EDA)是現(xiàn)代電子設(shè)計的核心技術(shù)。利用EDA技術(shù)進行電子系統(tǒng)設(shè)計的主要目標是完成專用集成電路ASIC)的設(shè)計,而現(xiàn)場可編程門陣列(FPGA)和復(fù)雜可編程邏輯器件(CPLD)是實現(xiàn)這一途徑的主流器件?,F(xiàn)場可編程通用門陣列(Field Program mableGateArray,簡稱FPGA)的內(nèi)部具有豐富的可編程資源。FPGA外部連線很少、電路簡單、便于控制。FPGA目前已達千萬門標記(10million-gatemark),速度可達200~400MHz。本文介紹了一種基于FPGA技術(shù)用VHDL(VHSICHardw are Description Language)語言實現(xiàn)的8位RISC微處理器,并給出了仿真綜合結(jié)果。

微處理器功能、組成及指令集

本文設(shè)計的RISC微處理器遵循了RISC機器的一般原則:指令條數(shù)少而高效、指令長度固定、尋址方式不超過兩種、大量采用寄存器、為提高指令執(zhí)行速度、指令的解釋采用硬聯(lián)線控制等等。

RISC微處理器的功能和組成

微處理器是整個計算機系統(tǒng)的核心,它具有如下基本功能:指令控制、操作控制、時間控制、數(shù)據(jù)加工。本文設(shè)計的微處理器主要由控制器、運算器和寄存器組成,還包括程序計數(shù)器、譯碼器等一些其他的必要邏輯部件??刂破魇前l(fā)布命令的“決策機構(gòu)”,即完成協(xié)調(diào)和指揮整個計算機系統(tǒng)的操作。相對于控制器而言,運算器接受控制器的命令而進行動作,即運算器所進行的全部操作都是由控制器發(fā)出的控制信號來指揮的,所以它是執(zhí)行部件。存儲器是記憶設(shè)備,存儲單元長度是8位,用來存放程序和數(shù)據(jù)。

微處理器的指令集

微處理器的指令長度為16位定長,每條指令占兩個存儲單元,尋址方式僅有立即尋址、直接尋址兩種。該RISC微處理器選取了使用頻度較高的8種指令LDA、STO、JMP、ADD、AND、XOR、SKZ、HLT等。指令操作碼占用指令字的高4位,預(yù)留了空間,便于以后指令集的擴展。指令周期是由8個時鐘組成,每個時鐘都要完成固定的操作。部分典型指令的操作流程圖如圖1所示。

利用FPGA和CPLD技術(shù)實現(xiàn)8位RISC微處理器的設(shè)計并進行仿真分析

圖1部分指令操作流程

關(guān)鍵模塊的設(shè)計

RISC微處理器是一個復(fù)雜的數(shù)字邏輯電路,但其基本部件的邏輯并不復(fù)雜,可以把它分為時鐘產(chǎn)生器、指令寄存器、累加器、算術(shù)邏輯單元、數(shù)據(jù)控制器、狀態(tài)控制器、程序計數(shù)器、地址多路器等單元來考慮。在硬件驗證時還需要建立一些如ROM/RAM和地址譯碼器等必要的外圍器件。以下是幾個關(guān)鍵模塊的設(shè)計。

時鐘產(chǎn)生器的設(shè)計

利用FPGA和CPLD技術(shù)實現(xiàn)8位RISC微處理器的設(shè)計并進行仿真分析

圖2時鐘產(chǎn)生器電路的設(shè)計

時鐘產(chǎn)生器Pulse產(chǎn)生的電路如圖2所示,計算機的協(xié)調(diào)動作需要時間標志,它用時序信號體現(xiàn),時鐘產(chǎn)生器正是產(chǎn)生這些時序信號的器件。圖2中時鐘產(chǎn)生器利用外來時鐘信號clk產(chǎn)生一系列時鐘信號clk1,fetch,aluclk等,并送往微處理器的其他部件。rst控制著微處理器的復(fù)位和啟動操作,當(dāng)rst一進入高電平,微處理器就結(jié)束現(xiàn)行操作,并且只要rst停留在高電平狀態(tài),微處理器就維持復(fù)位狀態(tài)。rst回到低電平后在接著到來的fetch上升沿啟動微處理器開始工作。

由于時鐘產(chǎn)生器對微處理器各種操作實施時間上的控制,所以其性能好壞從根本上決定了整個微處理器的運行質(zhì)量。本設(shè)計采用的同步狀態(tài)機的設(shè)計方法,使得clk1,fetch,alu_clk在跳變時間同步性能上有顯著提升,為整個系統(tǒng)性能的提高打下良好的基礎(chǔ)。

狀態(tài)控制器的設(shè)計

狀態(tài)控制器的電路圖如圖3所示。從實現(xiàn)的途徑看,RISC微處理器與一般的微處理器的不同之處在于,它的時序控制信號的形成部件是用硬布線邏輯實現(xiàn)而不是采用微程序控制。由于器件本身設(shè)計比較復(fù)雜,且對各個控制信號的時序有嚴格要求,所以其VHDL程序用有限狀態(tài)機FSM來實現(xiàn)。

利用FPGA和CPLD技術(shù)實現(xiàn)8位RISC微處理器的設(shè)計并進行仿真分析

圖3狀態(tài)控制器電路

結(jié)構(gòu)體程序如下:

architecturertlofstatctlis

typemystateis(st0,st1,st2,st3,st4,st5,st6,st7);

signalcurstate:mystate;

begin

process(clk1,ena)

begin

iffallingedge(clk1)then

if(ena=’0’)then

curstate《=st0;incpc《=’0’;

load_acc《=’0’;loadpc《=’0’;

rd《=’0’;wr《=’0’;loadir《=’0’;

datactlena《=’0’;halt《=’0’;

else

casecurstateis

whenst0=》。..。..

whenst1=》。..。..

whenst2=》。..。..

whenst3=》cur_state《=st4;

if(opcode=hlt)then.。..。.

else.。..。.

whenst4=》curstate《=st5;

if(opcode=jmp)then.。..。.

elsif(opcode=addoropcode=ann

oropcode=“xoooropcode”=lda)then

elsif(opcode=sto)then.。.else.。.

whenst5=》curstate《=st6;

if(opcode=addoropcode=annor

opcode=“xoooropcode”=lda)

then.。..。.

elsif(opcode=skzandzero=’1’)

then.。..。.

elsif(opcode=jmp)then.。..。.

elsif(opcode=sto)then.。..。.

else.。..。.

whenst6=》curstate《=st7;

if(opcode=sto)then.。..。.

elsif(opcode=addoropcode=ann

oropcode=xoooropcode=lda)

then.。..。.

else.。..。.

whenst7=》curstate《=st0;

if(opcode=skzandzero=’1’)then.。..。.

else.。..。.

whenothers=》。..。..

endcase;

endif;

endif;

endprocess;

endrtl;

算術(shù)邏輯單元ALU的設(shè)計

ALU是絕大多數(shù)指令必須經(jīng)過的單元,所有的運算都在算術(shù)邏輯單元ALU進行。ALU接受指令寄存器IR送來的4位指令操作碼,根據(jù)不同的指令,ALU在信號alu_clk的正跳變沿觸發(fā)下完成各種算術(shù)邏輯運算。微處理器各部件結(jié)構(gòu)如圖4所示。

軟件綜合與仿真和硬件實現(xiàn)

微處理器的軟件綜合與仿真

該微處理器設(shè)計共有11個基本模塊,除前文分析的3個模塊外,還有指令寄存器IR、累加器ACC、程序計數(shù)器PC、簡單的存儲器ROM/RAM、地址多路器ADDR等模塊。所有的模塊采用Quartus4.2單獨綜合,并調(diào)試通過,且都生成有單獨的*.bsf文件,最后創(chuàng)建一個頂層文件top.bdf,把所有基本模塊的bsf文件連接成如圖4的形式。做完頂層設(shè)計后,采用Quartus4.2進行綜合與仿真。系統(tǒng)仿真的部分結(jié)果如圖5所示,從圖5可以看出,存放在存儲器不同地址中的2個操作數(shù)3CH(00111100)和18H(00011000)相異或時,結(jié)果24H(00100100)在信號wr的上升沿觸發(fā)下存入存儲器中。我們可清楚地看到每條指令都是在一個指令周期中完成。數(shù)據(jù)總線data上記錄著指令的運行情況,同時也可看到空閑時其呈高阻狀態(tài)。

利用FPGA和CPLD技術(shù)實現(xiàn)8位RISC微處理器的設(shè)計并進行仿真分析

圖4微處理器各部件的結(jié)構(gòu)

圖5仿真波形

主要的程序如下:

地址機器代碼匯編語言源程序

&

nbsp; 0011000000JMPL1;L1-》PC

0100000100

0410100000LDAR2;(0E)-》R2

0500001110

0610000000XORR1,R2;(R1)xor(R2)- 》(R1)

0700001111

0811000001STO;(R1)-》(0F)

0A00000000HLT;stop

0B00000000

0E00111100

0F00011000

微處理器的硬件實現(xiàn)

基于FPGA的RISC微處理器的最終硬件驗證在杭州康芯公司生產(chǎn)的GW48EDA系統(tǒng)上進行。前面的仿真結(jié)果確認無誤后,選用GW48EDA系統(tǒng)的電路模式No.5,查閱此系統(tǒng)的引腳對照表鎖定各引腳,之后需重新編譯一次,以便把引腳鎖定信息編譯進編程下載文件。最后把編譯好的top.sof文件對目標器件FPGA下載,得到滿足設(shè)計要求的芯片。本設(shè)計的載體選用Altera公司的Cyclone系列FPGA器件EP1C6Q240C6,硬件驗證結(jié)果表明,該RISC微處理器時鐘頻率為23.02MHz,其功能完全達到設(shè)計要求。

結(jié)束語

本文基于FPGA的微處理器具備了RISC微處理器的基本功能,而且其容易優(yōu)化升級。該微處理器不僅可作為一個模塊用于片上系統(tǒng)的設(shè)計,而且也充分展示了使用FPGA和VHDL進行EDA數(shù)字系統(tǒng)設(shè)計的優(yōu)越性,具有實用價值。


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1630

    文章

    21786

    瀏覽量

    605067
  • cpld
    +關(guān)注

    關(guān)注

    32

    文章

    1248

    瀏覽量

    169515
  • 微處理器
    +關(guān)注

    關(guān)注

    11

    文章

    2273

    瀏覽量

    82642
收藏 人收藏

    評論

    相關(guān)推薦

    處理器微處理器系統(tǒng)

    是32微處理器;Intel采用了IA-64架構(gòu)的處理器、PowerPC 970是64位處理器;類似地,還有更加古老的8
    發(fā)表于 02-07 11:41

    摩托羅拉MPC 8XX微處理器仿真分析解決方案

    摩托羅拉MPC 8XX微處理器仿真分析解決方案
    發(fā)表于 04-25 16:34

    基于AVR 8微處理器的FSPLC微處理器SOC設(shè)計

    兩個方面的內(nèi)容:IP核生成和IP核復(fù)用。文中采用IP核復(fù)用方法和SOC技術(shù)基于AVR 8微處理器AT90S1200IP Core設(shè)計專用PLC微處
    發(fā)表于 07-26 06:19

    基于80C186XL16嵌入式微處理器CPLD解決方案

    80C186XL16嵌入式微處理器是Intel公司在嵌入式微處理器市場的上導(dǎo)產(chǎn)品之一,已廣泛應(yīng)用于電腦終端、程控交換和工控等領(lǐng)域。在該嵌入式微處理器片內(nèi),集成有DRAM RCU單元,
    發(fā)表于 07-29 07:54

    FPGA技術(shù)如何用VHDL語言實現(xiàn)8RISC微處理器

    設(shè)計RISC微處理器需要遵循哪些原則?基于FPGA技術(shù)用VHDL語言實現(xiàn)8
    發(fā)表于 04-13 06:11

    求一種基于FPGA微處理器的IP的設(shè)計方法

    本文根據(jù)FPGA的結(jié)構(gòu)特點,圍繞在FPGA上設(shè)計實現(xiàn)微處理器軟核設(shè)計方法進行探討,研究了片上
    發(fā)表于 04-29 06:38

    ARM微處理器介紹

    ARM(Advanced RISC Machines),既可認為是一個公司的名字,也可認為是對一類微處理器的統(tǒng)稱。中文名ARM嵌入式外文名Advanced RISC Machines屬 于一類
    發(fā)表于 09-09 07:29

    ARM處理器設(shè)計RISC介紹(下)

    速度大為提高。RISC技術(shù)極大地簡化了流水線的設(shè)計,使流水線技術(shù)更容易實現(xiàn),以較低的成本實現(xiàn)了較高的性能。高時鐘頻率和單周期執(zhí)行。在20世紀
    發(fā)表于 04-24 10:02

    16低功耗微處理器的設(shè)計

    本文介紹一種與MSP430兼容的16低功耗微處理器的設(shè)計,面向醫(yī)療助聽器應(yīng)用提出一種新型結(jié)構(gòu),采用Verilog語言設(shè)計,通過FPGA實現(xiàn)硬件功能驗證,并使用Synopsys公司的E
    發(fā)表于 02-24 16:08 ?15次下載

    通用微處理器功能驗證中的仿真加速

    摘要:在使用傳統(tǒng)的動態(tài)仿真方法對通用微處理器這樣大規(guī)模的設(shè)計進行功能驗證時仿真速度成為了瓶頸,而使用FPGA物理原型驗證又不能提供很好的可調(diào)
    發(fā)表于 06-07 10:55 ?24次下載

    4 、8 與16微處理器

     4 、8 與16微處理器 1971 年,英特爾公司推出了世界上第一款微處理器
    發(fā)表于 06-17 07:51 ?4484次閱讀

    一個針對FPGA的完全可配置嵌入式32RISC處理器

    一個針對FPGA的完全可配置嵌入式32RISC處理器 使用嵌入式微處理器FPGA設(shè)計不斷增
    發(fā)表于 11-03 08:59 ?757次閱讀
    一個針對<b class='flag-5'>FPGA</b>的完全可配置嵌入式32<b class='flag-5'>位</b><b class='flag-5'>RISC</b><b class='flag-5'>處理器</b>

    新一代RISC微處理器ARM11的特點及關(guān)鍵技術(shù)

    新一代RISC微處理器ARM11的特點及關(guān)鍵技術(shù) ARM11系列微處理器是ARM公司近年推出
    發(fā)表于 01-12 09:50 ?1811次閱讀
    新一代<b class='flag-5'>RISC</b><b class='flag-5'>微處理器</b>ARM11的特點及關(guān)鍵<b class='flag-5'>技術(shù)</b>

    微處理器的發(fā)展概況

    通常以字長是48微處理器,典型的是美國Intel4004和Intel8008微處理器。Intel4004是一種4
    發(fā)表于 09-26 10:50 ?8908次閱讀

    基于FPGA的VLIW微處理器基本功能實現(xiàn)設(shè)計

    指令均勻地分配給芯片中的眾多執(zhí)行單元。本設(shè)計是針對VLIW微處理器的基本功能設(shè)計實現(xiàn)的,是針對64指令字和192數(shù)據(jù)進行操作
    發(fā)表于 01-31 16:55 ?1239次閱讀
    基于<b class='flag-5'>FPGA</b>的VLIW<b class='flag-5'>微處理器</b>基本功能<b class='flag-5'>實現(xiàn)</b>設(shè)計