傳統(tǒng)上,ADC制造商一般推薦采用線性穩(wěn)壓器為轉(zhuǎn)換器提供干凈的電源。線性穩(wěn)壓器能夠抑制系統(tǒng)電源中經(jīng)常出現(xiàn)的低頻噪聲。此外,鐵氧體磁珠和去耦電容相結(jié)合的方法可用來(lái)減少高頻噪聲。這種方法雖然有效,但卻限制了效率,特別是在線性穩(wěn)壓器必須從高出其輸出電壓幾伏的電源軌進(jìn)行降壓調(diào)節(jié)的系統(tǒng)中。
這些低功率 16 位 ADC 提供引腳兼容升級(jí)的范圍有:25Msps 至 125Msps、1.8V 低功率 ADC LTC2160、LTC2180 和 LTC2190 系列。這些器件采用緊湊的 QFN 封裝,設(shè)計(jì)師可受益于接口的靈活選擇,以最大限度地減少引腳數(shù)目,并易于進(jìn)行至 FPGA 的布線。這些 ADC 現(xiàn)已投產(chǎn),評(píng)估電路板和樣品可在線申請(qǐng),也可通過(guò)凌力爾特當(dāng)?shù)氐匿N售辦事處獲得。單通道 LTC2269 器件的千片批購(gòu)價(jià)為每片 30.00 美元。
照片說(shuō)明:最低噪聲 16 位 20Msps ADC
性能概要:LTC2270
16 位、20Msps 單通道和雙通道 ADC
84dB SNR、99dB SFDR
46VRMS 輸入?yún)⒖荚肼?/p>
±2.3LSB (最大值) INL 誤差
低功耗:每通道 80mW
單個(gè) 1.8V 電源
靈活的數(shù)字接口:
CMOS、DDR CMOS 或 DDR LVDS 輸出
串行 LVDS
可選輸入范圍:1Vp-p 至 2.1Vp-p
200MHz 全功率帶寬 S/H
可選數(shù)據(jù)輸出隨機(jī)函數(shù)發(fā)生器
可選時(shí)鐘占空比穩(wěn)定器
停機(jī)和打盹模式
用于配置的串行 SPI 端口
LTC2269、LTC2270 和 LTC2271,3 款低功率 16 位、20Msps 模數(shù)轉(zhuǎn)換器 (ADC),為準(zhǔn)確度非常高的 DC 測(cè)量提供了最低輸入?yún)⒖荚肼暫蛧?yán)格的積分非線性誤差 (INL)。憑借僅為 46?VRMS 的輸入噪聲和保證最大值為 ±2.3LSB 的 INL 誤差,這些 ADC 適合噪聲非常低和線性度非常高的采樣應(yīng)用,例如數(shù)字 X 射線、紅外和醫(yī)療成像、測(cè)厚儀、光譜儀和流式細(xì)胞儀。這些器件在基帶實(shí)現(xiàn)了 84dB 的信噪比 (SNR) 和 99dB 的 SFDR 性能。運(yùn)用良好設(shè)計(jì)的 2.1Vp-p 前端實(shí)現(xiàn)了很高的 AC 性能和低噪聲,這也極大地降低了 ADC 驅(qū)動(dòng)器電路所需的功率。ADC 本身每通道消耗大約 80mW.通過(guò)將這些器件置于備用 (12mW) 或停機(jī) (0.5mW) 模式,可以進(jìn)一步節(jié)省功率,從而使這些器件非常適用于手持式測(cè)試和測(cè)量應(yīng)用。
LTC2269 和 LTC2270具備可編程數(shù)字輸出定時(shí)、可編程 LVDS 輸出電流和可選 LVDS 輸出終止,分別是單通道和雙通道同時(shí)采樣并行 ADC,提供全速率 CMOS 或雙數(shù)據(jù)速率 (DDR) CMOS/LVDS 數(shù)字輸出選擇。LTC2271 包括具備串行 LVDS 輸出的雙通道同時(shí)采樣 ADC.這些器件包括凌力爾特的數(shù)字輸出隨機(jī)函數(shù)發(fā)生器和交替位極性 (ABP) 模式,可在應(yīng)用中最大限度地減小數(shù)字反饋。
-
adc
+關(guān)注
關(guān)注
98文章
6501瀏覽量
544771 -
模數(shù)轉(zhuǎn)換器
+關(guān)注
關(guān)注
26文章
3205瀏覽量
126849 -
數(shù)字反饋
+關(guān)注
關(guān)注
0文章
7瀏覽量
7561 -
LTC2269
+關(guān)注
關(guān)注
0文章
4瀏覽量
5997
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
評(píng)論