0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

基于FPGA與USB2.O控制器的IP-BX電話應(yīng)用系統(tǒng)設(shè)計

電子設(shè)計 ? 來源:郭婷 ? 作者:電子設(shè)計 ? 2018-12-30 09:34 ? 次閱讀

通用串行總線USB(Universal Serial Bus)是應(yīng)用于PC領(lǐng)域的接口技術(shù),已得到廣泛應(yīng)用。USB2.0已成為目前電腦中的標(biāo)準(zhǔn)擴(kuò)展接口。本系統(tǒng)設(shè)計的目的在于為公共交換電話網(wǎng)絡(luò)(PSTN)和PC機(jī)之間提供一個數(shù)字接口,設(shè)計中PC機(jī)是主機(jī),基于FPGA嵌入式系統(tǒng)是USB設(shè)備。該系統(tǒng)是IP-PBX的簡化系統(tǒng),大量工作由PC的服務(wù)器完成,而這里重點(diǎn)介紹以FPGA為控制核心的USB接口設(shè)計。

1 系統(tǒng)結(jié)構(gòu)設(shè)計

該系統(tǒng)通過TRM(Telephone Response Module)和PC服務(wù)器實(shí)現(xiàn)PSTN網(wǎng)絡(luò)和Internet網(wǎng)絡(luò)之間自由、高效通話。圖l為整個系統(tǒng)結(jié)構(gòu)示意圖。

基于FPGA與USB2.O控制器的IP-BX電話應(yīng)用系統(tǒng)設(shè)計

系統(tǒng)工作過程:當(dāng)有來電時,DAA向FPGA申請中斷。FPGA收到中斷后,使用USB的中斷傳輸向主機(jī)報告有外接來電,則PC的應(yīng)用軟件會提示用戶選擇摘機(jī)或拒絕。摘機(jī)后,F(xiàn)PGA在接收到命令后就會接通電話,然后語音數(shù)據(jù)通過USB的同步傳輸進(jìn)行雙向傳送。當(dāng)用戶向外撥號時,其過程與來電時的情況是相同的。

2 系統(tǒng)硬件模塊設(shè)計

2.1系統(tǒng)硬件框圖

本設(shè)計采用FPGA作為核心控制器件,其控制對象是USB2.0接口器件EZ-USB FX2 CY7C68013A-56。圖2為EZ-USB器件工作在Slave FIFO模式下時FX2 USB和FPGA的典型電路連接圖。

基于FPGA與USB2.O控制器的IP-BX電話應(yīng)用系統(tǒng)設(shè)計

2.2 FPGA和USB簡介

設(shè)計中的核心控制器件FPGA選用Ahrea公司的EP2C8Q208C8,而USB設(shè)備器件則選用Cypress公司的CY7C68013A-56。EP2C8Q208C8是Ahera Cyclone II系列器件中的一種,Cyclone II FPGA是基于Stratix II的90 nm工藝生產(chǎn)的低成本FPGA。Cyclone II FPGA的應(yīng)用主要定位在終端市場,如消費(fèi)類電子、計算機(jī)、工業(yè)和汽車等領(lǐng)域。EP2C8Q208C8內(nèi)部有2個鎖相環(huán)(PLL)和8個全局時鐘網(wǎng)絡(luò),8 256個邏輯單元(LE)個,36個M4K RAM,18個乘法器模塊,可用I/O數(shù)138個。EP2C8Q208C8具有低成本、高性能、低功耗和對IP-PBX系統(tǒng)的可擴(kuò)展性(足夠多的I/O接口)的優(yōu)點(diǎn),因此這里選擇該器件作為系統(tǒng)的控制器件。

CY7C68013A-56器件是第1個包含USB2.0的集成微控制器,其內(nèi)部集成有1個增強(qiáng)型的8051,1個智能USB串行接口引擎(SIE),1個USB數(shù)據(jù)收發(fā)器,3個8位。I/O、16位地址線、8.5 KB RAM和4 KB的FIFO等。增強(qiáng)型8051內(nèi)核完全與標(biāo)準(zhǔn)805l兼容,而性能可達(dá)到標(biāo)準(zhǔn)805l的3倍以上。圖3為CY7C68013A-56的結(jié)構(gòu)框圖。

基于FPGA與USB2.O控制器的IP-BX電話應(yīng)用系統(tǒng)設(shè)計

CY7C68013A器件在數(shù)據(jù)傳輸時利用4 KB的FIFO,包含7個端點(diǎn):EPOIN/OUT,EPlIN,EPlOUT,EP2,EP4,EP6,EP8。其中EPO、EPIIN和EPlOUT是3個64 B的緩沖端點(diǎn),只能被固件訪問,EP0是默認(rèn)的數(shù)據(jù)輸入輸出端口緩存,默認(rèn)工作于控制傳輸,EPlIN和EPlOUT是獨(dú)立的64 B緩存,可以配置成塊傳輸、中斷傳輸或同步傳輸。端點(diǎn)2、4、6、8是大容量高寬帶的數(shù)據(jù)傳輸端點(diǎn),可配置為各種帶寬以滿足實(shí)際需求。端點(diǎn)2、6能配置成每幀成512 B或l 024 B,并可配置為2、3、4級,則EP2,EP6最大能被配置為4 KB的緩存;端點(diǎn)4、8則能配置為每幀512 B的緩存。

3 系統(tǒng)軟件設(shè)計

3.1 USB Firmware設(shè)計

由于設(shè)計中使用FPGA控制USB設(shè)備進(jìn)行語音電話通信,所以在USB部分使用3種USB傳輸模式:控制傳輸、中斷傳輸、等時傳輸??刂苽鬏斢糜趯?shí)現(xiàn)設(shè)備枚舉主機(jī)的標(biāo)準(zhǔn)請求以及廠商自定義請求;中斷傳輸用于實(shí)現(xiàn)設(shè)備對主機(jī)的喚醒,是唯一的設(shè)備主動向主機(jī)發(fā)送數(shù)據(jù)的傳輸方式;等時傳輸用于實(shí)現(xiàn)語音數(shù)據(jù)的雙向同步傳輸。USB Firmware設(shè)計重點(diǎn)是語音的通信段。

CY7C68013A具有PORTS、Slave FIFO、GPlF共3種工作模式。PORTS模式是最基本的數(shù)據(jù)傳輸方式,其數(shù)據(jù)傳輸需CPU直接參與,適于傳輸速率要求不高的場合;GPIF模式是主機(jī)方式,內(nèi)部主機(jī)控制端點(diǎn)FIFO;Slave FIFO模式是從機(jī)方式,外部控制器,如FPGA、DSP。應(yīng)用中使用異步FIFO方式,采用內(nèi)部48 MHz時鐘,自動方式,而固件程序的編寫則以Cypress公司提供的固件程序框架為基礎(chǔ),在其初始化函數(shù)中添加自己的配置代碼。

在整個系統(tǒng)中,CY7C68013A的固件主要完成以下工作:初始化USB器件;作為USB接口與主機(jī)通信并傳輸數(shù)據(jù);利用CY7C68013A器件的Slave FlFO接口控制USB器件和外部控制器之間的數(shù)據(jù)傳輸。因此同件主程序比較復(fù)雜,除了上面的TD_lnit()初始化外,還需要大量函數(shù),但基本結(jié)構(gòu)相對簡單,包括3個過程:USB控制器的初始化;主函數(shù),包括處理標(biāo)準(zhǔn)設(shè)備請求的代碼;中斷處理,包括處理各種中斷的程序代碼。圖4為同件主程序流程。

基于FPGA與USB2.O控制器的IP-BX電話應(yīng)用系統(tǒng)設(shè)計

3.2 USB驅(qū)動程序

USB系統(tǒng)軟件由主機(jī)中的軟件和設(shè)備同件構(gòu)成。USB主機(jī)中的軟件主要包括USB設(shè)備驅(qū)動(USBDD)、USB總線驅(qū)動(USBD)和USB主控制器驅(qū)動(HCD)。

USB設(shè)備驅(qū)動程序(或客戶驅(qū)動程序)處于最頂層,它支持特定設(shè)備類的驅(qū)動,負(fù)責(zé)與其對應(yīng)的USB設(shè)備進(jìn)行通信和讀寫控制,實(shí)現(xiàn)各個USB設(shè)備特殊的功能應(yīng)用。連接USB設(shè)備的每種類型的功能單元都必須具有客戶驅(qū)動程序。客戶驅(qū)動程序把USB設(shè)備看作是一個可被訪問的端點(diǎn)的集合。USB設(shè)備可以被控制并與其功能單元通信。USB設(shè)備驅(qū)動程序通過I/O請求包(IRP)向USB總線驅(qū)動程序發(fā)送請求。這些請求包將一個給定的傳輸初始化。這種傳輸可以來自于一個USB目標(biāo)設(shè)備或發(fā)送到USB設(shè)備。

USB總線驅(qū)動(USBD)是在主機(jī)控制器驅(qū)動和USB設(shè)備驅(qū)動之間的模塊,它對應(yīng)USB協(xié)議的USBD,在Windows系統(tǒng)中由USBD.SYS模塊提供。它是在某一操作系統(tǒng)上對USB總線和協(xié)議提供支持的軟件,獨(dú)立于USB設(shè)備和USB設(shè)備驅(qū)動,并對它們進(jìn)行控制和提供統(tǒng)一編程接口。

USB主控制器驅(qū)動程序(HCD)處于最底層,它負(fù)責(zé)對主機(jī)控制器進(jìn)行抽象和對USB提供低級支持。

3.3 PC端的軟件設(shè)計

PC端的軟件設(shè)計采用面向?qū)ο蟪绦蛟O(shè)計,分為核心類(包括Provider,Data,Net)和應(yīng)用類(包括UI,Call,Record)。其中核心類提供對硬件、操作系統(tǒng)和網(wǎng)絡(luò)環(huán)境的支持,應(yīng)用類在核心類的基礎(chǔ)上提供對用戶操作的支持。Provider類定義對USB設(shè)備的讀寫操作,提供讀取數(shù)據(jù)方法(readusb())和寫數(shù)據(jù)方法(writeusb());Data類包括地址數(shù)據(jù)(Address)、音頻數(shù)據(jù)(Audio)和控制數(shù)據(jù)(Command)的定義,并提供數(shù)據(jù)的分解方法(Decompose())和組合方法(Compose());Net類提供對網(wǎng)絡(luò)的支持,包括網(wǎng)絡(luò)協(xié)議的選擇和數(shù)據(jù)的接收與發(fā)送。UI類提供對用戶界面的支持,包括窗口、對話框等,實(shí)現(xiàn)基本用戶框架與應(yīng)用入口;Call類提供通話功能;Record類則提供電話錄音功能;根據(jù)不同應(yīng)用要求,可擴(kuò)展其他應(yīng)用類。具體結(jié)構(gòu)如圖5所示。

基于FPGA與USB2.O控制器的IP-BX電話應(yīng)用系統(tǒng)設(shè)計

4 結(jié)束語

USB靈活的接口和可編程特性可簡化外部硬件的設(shè)計,提高系統(tǒng)可靠性。而USB2.O控制器CY7C68013A也廣泛應(yīng)用于許多數(shù)據(jù)傳輸領(lǐng)域。FPGA已成為通信、計算機(jī)、消費(fèi)類電子產(chǎn)品等領(lǐng)域的基礎(chǔ)器件。這里所介紹的USB設(shè)備就是一個基于FPGA的嵌入式系統(tǒng),該系統(tǒng)軟硬件都具有模塊化的特性,易于改造成其他應(yīng)用場合的語音控制系統(tǒng)(DAA除外)。該設(shè)計的應(yīng)用可節(jié)省大量的人力、物力。具有較大的推廣意義和使用價值。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1629

    文章

    21736

    瀏覽量

    603419
  • 控制器
    +關(guān)注

    關(guān)注

    112

    文章

    16361

    瀏覽量

    178071
  • usb
    usb
    +關(guān)注

    關(guān)注

    60

    文章

    7945

    瀏覽量

    264682
  • 服務(wù)器
    +關(guān)注

    關(guān)注

    12

    文章

    9160

    瀏覽量

    85426
收藏 人收藏

    評論

    相關(guān)推薦

    基于USB2.O的CMOS圖像采集系統(tǒng)的設(shè)計

    ;><strong>基于USB2.O的CMOS圖像采集系統(tǒng)的設(shè)計<br/></strong><
    發(fā)表于 12-16 11:04

    繪制USB2.O設(shè)備接口差分線的經(jīng)驗(yàn)

    ①在元件布局(PCB Layout)時,應(yīng)將USB2.O芯片放置在離地層最近的信號層,并盡量靠近USB插座,縮短差分線走線距離。②差分線上不應(yīng)加磁珠或者電容等濾波措施,否則會嚴(yán)重影響差分線的阻抗。
    發(fā)表于 05-23 08:54

    基于FPGAUSB2.0控制器設(shè)計

    /A。1 控制器結(jié)構(gòu)原理USB2.0控制器結(jié)構(gòu)框圖如圖2所示。控制器主要由兩個部分組成,其一為與外設(shè)的接口,另一個是內(nèi)部協(xié)議層邏輯PL(Pr
    發(fā)表于 06-29 07:30

    USB設(shè)備控制器IP Core 的設(shè)計與實(shí)現(xiàn)

    本文介紹一款USB 設(shè)備控制器IP CORE 的設(shè)計與實(shí)現(xiàn)。論文首先介紹了USB 設(shè)備控制器的設(shè)計原理,模塊劃分及每個模塊的功能。然后介紹了
    發(fā)表于 08-06 11:39 ?8次下載

    MCU USB設(shè)備控制器IP核的設(shè)計

    用硬件描述語言verilog HDL 設(shè)計實(shí)現(xiàn)了一種MCU&USB 設(shè)備控制器IP 核。論文首先簡要介紹了設(shè)計的背景,重點(diǎn)對自主研發(fā)的將MCU&USB
    發(fā)表于 01-20 11:44 ?22次下載

    基于FPGAUSB2.0控制器設(shè)計

    摘要:介紹了一種用VHDL設(shè)計USB2.0功能控制器的方法,詳術(shù)了其原理和設(shè)計思想,并在FPGA上予以實(shí)現(xiàn)。 關(guān)鍵詞:USB VHDL FPGA
    發(fā)表于 06-20 13:26 ?1658次閱讀
    基于<b class='flag-5'>FPGA</b>的<b class='flag-5'>USB</b>2.0<b class='flag-5'>控制器</b>設(shè)計

    MCU/USB設(shè)備控制器IP核的設(shè)計

    MCU/USB設(shè)備控制器IP核的設(shè)計  1 引言   在傳統(tǒng)的計算機(jī)系統(tǒng)上常采用串口(如RS232)和并口連接外圍設(shè)備,但串口和并口都存在著通信速度 慢
    發(fā)表于 12-08 11:11 ?721次閱讀
    MCU/<b class='flag-5'>USB</b>設(shè)備<b class='flag-5'>控制器</b><b class='flag-5'>IP</b>核的設(shè)計

    可視電話控制器是什么意思

    可視電話控制器是什么意思 控制器是整個可視電話系統(tǒng)控制核心。在
    發(fā)表于 03-06 16:53 ?1158次閱讀

    FPGA的嵌入式系統(tǒng)USB接口設(shè)計

    FPGA的嵌入式系統(tǒng)USB接口設(shè)計 摘要:設(shè)計基于FPGAIP-BX電話應(yīng)用
    發(fā)表于 04-03 10:52 ?1916次閱讀
    <b class='flag-5'>FPGA</b>的嵌入式<b class='flag-5'>系統(tǒng)</b><b class='flag-5'>USB</b>接口設(shè)計

    FPGA設(shè)計的電話遠(yuǎn)程控制系統(tǒng)

    本設(shè)計采用FPGA 作為控制器,通過電話網(wǎng)絡(luò)傳輸密碼與指令操作碼,實(shí)現(xiàn)有用戶權(quán)限的遠(yuǎn)程操作。具有可配置性強(qiáng),控制信號多,系統(tǒng)可靠穩(wěn)定等特點(diǎn)。
    發(fā)表于 12-19 14:32 ?44次下載
    <b class='flag-5'>FPGA</b>設(shè)計的<b class='flag-5'>電話</b>遠(yuǎn)程<b class='flag-5'>控制系統(tǒng)</b>

    基于FPGA的SOC外部組件控制器IP的設(shè)計

    本文側(cè)重于介紹IP 模塊中組件控制器的設(shè)計和實(shí)現(xiàn)。一個基于FPGA 的LCD 控制器設(shè)計作為例子被介紹。這個組件控制器設(shè)計屬于固核
    發(fā)表于 12-22 14:00 ?1333次閱讀
    基于<b class='flag-5'>FPGA</b>的SOC外部組件<b class='flag-5'>控制器</b><b class='flag-5'>IP</b>的設(shè)計

    基于FPGA的SD卡控制器IP

    基于FPGA的SD卡控制器IP,以驗(yàn)證可用。
    發(fā)表于 11-06 09:50 ?10次下載

    DDR2SDRAM控制器IP功能測試與FPGA驗(yàn)證_陳平

    DDR2SDRAM控制器IP功能測試與FPGA驗(yàn)證_陳平
    發(fā)表于 01-07 21:45 ?3次下載

    基于處理實(shí)現(xiàn)USB 0TG控制器芯片的IP核應(yīng)用設(shè)計

    OTGl.Oa補(bǔ)充規(guī)范對USB2.O進(jìn)行的最重要擴(kuò)展是其更具節(jié)能性、電源管理,并允許設(shè)備以主機(jī)和外設(shè)2種形式工作。OTG有兩種設(shè)備類型:兩用 OTG設(shè)備(dual—role 0TG device
    發(fā)表于 09-15 17:32 ?971次閱讀
    基于處理<b class='flag-5'>器</b>實(shí)現(xiàn)<b class='flag-5'>USB</b> 0TG<b class='flag-5'>控制器</b>芯片的<b class='flag-5'>IP</b>核應(yīng)用設(shè)計

    基于AT91SAM7X微控制器實(shí)現(xiàn)數(shù)據(jù)采集系統(tǒng)的設(shè)計

    本文設(shè)計的基于AT91SAM7X的多路USB2.O數(shù)據(jù)采集系統(tǒng)主要由6部分組成,如圖1所示,分別是輸入信號接口模塊、多路信號放大模塊、信號調(diào)理模塊、數(shù)據(jù)采集處理模塊、USB2.O接口模塊和上位機(jī)模塊
    的頭像 發(fā)表于 03-20 09:54 ?4443次閱讀
    基于AT91SAM7X微<b class='flag-5'>控制器</b>實(shí)現(xiàn)數(shù)據(jù)采集<b class='flag-5'>系統(tǒng)</b>的設(shè)計