0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

采用FPGA芯片的慢門限恒虛警處理電路設(shè)計及波形仿真分析

電子設(shè)計 ? 作者:電子設(shè)計 ? 2018-11-23 09:40 ? 次閱讀

慢門限恒虛警處理是一種對接收機內(nèi)部噪聲電平進行恒虛警處理的電路,內(nèi)部噪聲隨著溫度、電源等因素的改變而改變,這種變化是緩慢的,所以針對內(nèi)部噪聲的處理稱為慢門限恒虛警處理。通過對雷達信號的慢門限處理降低了虛警概率,為后處理提供了必要條件。

利用大規(guī)模可編程電路來實現(xiàn)慢門限恒虛警處理,具有方便、可靠的特點,可以方便地修改和仿真。雷達工作期,接收機輸出除噪聲外還有信號和地物雜波等,所以對噪聲的采樣應(yīng)在休止期進行。接收機檢測器后噪聲電壓的概率密度函數(shù)服從瑞利分布

采用FPGA技術(shù)的慢門限恒虛警處理電路設(shè)計及波形仿真分析

由式(2)可得出,P(y)與σ無關(guān),如果能將變量x歸一化為變量y,則噪聲強度σ變化時將保持輸出恒虛警;恒虛警處理裝置就是設(shè)法檢測出噪聲x的均方差σ值,再算出值;這個過程稱為歸一化,歸一化的結(jié)果就達到了恒虛警的目的。

數(shù)字電路實現(xiàn)除法運算比較復(fù)雜,故采用取對數(shù)的方法,將除法運算轉(zhuǎn)化為減法運算,簡化了電路實現(xiàn)

采用FPGA技術(shù)的慢門限恒虛警處理電路設(shè)計及波形仿真分析

1 工作原理

在休止期對噪聲值lgx采樣,得到lgσ。取雷達工作期的lgx減去lgσ,算出lgy式(3),完成了歸一化處理。設(shè)計中慢門限恒虛警處理電路是采用開環(huán)式噪聲電平恒定電路,省略了反對數(shù)電路,增加了部分檢測電路,原理如圖1所示。

采用FPGA技術(shù)的慢門限恒虛警處理電路設(shè)計及波形仿真分析

2 FPGA設(shè)計

在休止期選8位I/Q信號幅度值進行累加,并對累加值進行鎖存,當(dāng)累加128個單元后,取出平均值并鎖存作為第一門限值。在工作期選取8位I/Q信號幅度值一方面與噪聲平均值比較,另一方面減去噪聲平均值再與人工門限比較,如果兩次比較都為大于,則輸出1 bit過門限信號。人工門限值的選定要根據(jù)虛警率確定,如果虛警點多則調(diào)高門限值,反之降低門限,保持一定的虛警點數(shù)。

電路總框圖如圖2所示,包括3個子模塊分別為時序產(chǎn)生模塊、求噪聲平均值模塊、減法運算及比較模塊,虛框表示FPGA芯片外圍電路。

采用FPGA技術(shù)的慢門限恒虛警處理電路設(shè)計及波形仿真分析

設(shè)計遵從了流水線和模塊化設(shè)計原則,把總模塊劃分為幾個功能獨立又相互聯(lián)系的子模塊;上一個模塊的輸出即為下一個模塊的輸入,由最后一個模塊完成最終結(jié)果的輸出。

各子模塊電路設(shè)計完成后,建立相應(yīng)電路符號,在原理圖輸入方式下,將各單元電路符號按原理框圖邏輯關(guān)系連接,通過保存、編譯,再進行項目處理包括器件選擇、引腳定義,確認(rèn)正確無誤后便完成了FPCA內(nèi)部電路的設(shè)計,將設(shè)計項目下載至芯片,嵌入板級電路與其它器件配合使用,完成電路功能。

2.1 時序產(chǎn)生模塊

利用10 MHz時鐘產(chǎn)生τ脈沖RM;在休止期128 τ處產(chǎn)生平均值打入脈沖RM128和清除脈沖RST128。原理圖如圖3所示。

采用FPGA技術(shù)的慢門限恒虛警處理電路設(shè)計及波形仿真分析

2.2 求噪聲平均值模塊

當(dāng)休止期時,選8位I/Q信號幅度值進行累加,并對累加值進行鎖存,當(dāng)累加128個單元后取出平均值用RM128打入存儲器鎖存輸出作為第一門限值,然后清除脈沖RST128清除累加值。取平均值方法:128個單元8位I/Q信號幅度值累加最大能達到15位數(shù),平均值即為高8位值,所以取累加值的高8位作為平均值即可,原理如圖4所示。

采用FPGA技術(shù)的慢門限恒虛警處理電路設(shè)計及波形仿真分析

2.3 減法運算及比較模塊

在工作期選取8位I/Q信號幅度值一方面與噪聲平均值比較,另一方面減去噪聲平均值再與人工門限比較,如果兩次比較都為大于,則輸出 1 bit過門限信號。原理圖如圖5所示。

采用FPGA技術(shù)的慢門限恒虛警處理電路設(shè)計及波形仿真分析

3 仿真

慢門限恒虛警處理電路仿真波形如圖6所示。PM=‘1’時為休止期,PM=‘0’時為工作期;為使仿真波形更直觀、易理解,休止期恒取8位I/Q信號幅度值X[8..1]=“33”,128單元后送出平均值C[8..1]=“33”;人工門限為恒定門限,此處設(shè)為K[8..1]=“44”;在工作期,當(dāng)X[8..1]=“66”和“44”時,66-33<44、44-33<44故1 bit=‘0’,當(dāng)X[8..1]=“DC”時,DC>33,DC-33>44連續(xù)通過兩道門限故1 bit=‘1’。

采用FPGA技術(shù)的慢門限恒虛警處理電路設(shè)計及波形仿真分析

4 結(jié)束語

以上是在MaxplusⅡ環(huán)境中設(shè)計、編譯、仿真。一般為減少積累單元數(shù)和存儲計數(shù)設(shè)備,采用降低第一門限以達到高虛警率,而后面采用較高的人工門限以保證工作時的低虛警概率。該慢門限恒虛警處理電路的設(shè)計成功,為設(shè)計此類型電路提供了借鑒。采用8位二進制值累加128次,取高8位作為平均值的方法,使得電路易于實現(xiàn),該方法簡單、可靠。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1630

    文章

    21777

    瀏覽量

    604725
  • 芯片
    +關(guān)注

    關(guān)注

    456

    文章

    51037

    瀏覽量

    425495
  • 仿真
    +關(guān)注

    關(guān)注

    50

    文章

    4111

    瀏覽量

    133798
收藏 人收藏

    評論

    相關(guān)推薦

    雷達信號檢測程序,包括MTI,多普勒濾波器組,處...

    寫了個雷達信號檢測的程序,包括經(jīng)典的處理方法,MTI,多普勒濾波器組,單元平均選大門限檢測等。分享出來,請大神指點,多謝。
    發(fā)表于 04-29 21:31

    電路精選:怎么分析斷與短運放電路

    輸入端視為等電位,這一特性稱為虛假短路,簡稱短。顯然不能將兩輸入端真正短路。那么在電路設(shè)計中,如何分析斷與短運放
    發(fā)表于 03-27 09:39

    基于自動刪除算法的廣義變化性指標(biāo)檢測器

    基于自動刪除算法的廣義變化性指標(biāo)檢測器:針對自動刪除均值檢測器存在的排序時間過長的問題,先提出了一種修正自動刪除均值檢測器. 計算機仿真顯示,與自動刪除均值檢測
    發(fā)表于 11-08 16:39 ?13次下載

    噪聲處理電路的計算機仿真

    采用處理技術(shù),能夠連續(xù)地監(jiān)視噪聲或雜波平均電平的變化,及時調(diào)整檢測門限電平,使其始終保持在
    發(fā)表于 11-21 15:27 ?12次下載

    新的基于單元逼近的率檢測器

    基于刪除平均(CM)和單元平均(CA)提出了一種新型的率檢測器,它采用CM和CA產(chǎn)生局部估計,再將這兩個局部估計與檢測單元進行比較,取逼近于檢測單元的局部估計作為總的雜波
    發(fā)表于 02-29 11:45 ?37次下載
    新的基于單元逼近的<b class='flag-5'>恒</b><b class='flag-5'>虛</b><b class='flag-5'>警</b>率檢測器

    一種基于FPGA門限處理電路設(shè)計

    雷達信號的檢測多在干擾背景下進行,如何從干擾中提取目標(biāo)信號,不僅需要有一定的信噪比,而且必須有限處理設(shè)備。
    發(fā)表于 05-29 14:17 ?18次下載
    一種基于<b class='flag-5'>FPGA</b>的<b class='flag-5'>慢</b><b class='flag-5'>門限</b><b class='flag-5'>恒</b><b class='flag-5'>虛</b><b class='flag-5'>警</b><b class='flag-5'>處理</b><b class='flag-5'>電路設(shè)計</b>

    基于ADSP-TS201的著陸雷達電路實現(xiàn)

    在著陸雷達系統(tǒng)中有著重要的作用和地位。處理
    發(fā)表于 11-26 15:04 ?42次下載
    基于ADSP-TS201的著陸雷達<b class='flag-5'>恒</b><b class='flag-5'>虛</b><b class='flag-5'>警</b><b class='flag-5'>電路</b>實現(xiàn)

    基于頻譜分析技術(shù)的脈沖多普勒引信

    基于頻譜分析技術(shù)的脈沖多普勒引信,下來看看
    發(fā)表于 12-24 23:22 ?11次下載

    激光信號處理器的檢測和概率分析

    激光信號處理器的檢測和概率分析
    發(fā)表于 01-19 21:22 ?9次下載

    saber仿真軟件波形如何處理分析、saber仿真軟件如何畫電路

     saber仿真電路最主要的就是看電路某些點的電壓電流波形,當(dāng)仿真后,得到波形了,
    發(fā)表于 12-08 11:37 ?2.4w次閱讀
    saber<b class='flag-5'>仿真</b>軟件<b class='flag-5'>波形</b>如何<b class='flag-5'>處理</b><b class='flag-5'>分析</b>、saber<b class='flag-5'>仿真</b>軟件如何畫<b class='flag-5'>電路</b>圖

    基于數(shù)字技術(shù)實現(xiàn)閉環(huán)式噪聲電平恒定電路的設(shè)計

    干擾電平增加,將大大增加,使后面的計算機過載。本文介紹的是針對接收機內(nèi)部噪聲電平進行處理
    的頭像 發(fā)表于 04-29 09:19 ?3390次閱讀

    基于ADSP-TS201處理器實現(xiàn)雷達的軟硬件設(shè)計和系統(tǒng)仿真分析

    雷達(CFAR-Constant False Alarm Rate)在雷達系統(tǒng)中有著重要的作用和地位。
    發(fā)表于 05-07 09:48 ?1680次閱讀

    紅外預(yù)警衛(wèi)星系統(tǒng)抑制技術(shù)綜述

    針對上述問題,本文從紅外預(yù)警衛(wèi)星系統(tǒng)問題的表現(xiàn)形式出發(fā),分析的產(chǎn)生原因與分類,最后探討了當(dāng)前
    的頭像 發(fā)表于 06-24 15:23 ?3528次閱讀
    紅外預(yù)警衛(wèi)星系統(tǒng)<b class='flag-5'>虛</b><b class='flag-5'>警</b>抑制技術(shù)綜述

    如何使用FPGA實現(xiàn)激光雷達率控制技術(shù)研究說明

    研究了激光雷達中的雪崩光電二極管率控制技術(shù),提出了一種基于FPGA
    發(fā)表于 03-11 16:07 ?8次下載
    如何使用<b class='flag-5'>FPGA</b>實現(xiàn)激光雷達<b class='flag-5'>恒</b><b class='flag-5'>虛</b><b class='flag-5'>警</b>率控制技術(shù)研究說明

    基于ADSP-TS201的著陸雷達電路實現(xiàn)

    電子發(fā)燒友網(wǎng)站提供《基于ADSP-TS201的著陸雷達電路實現(xiàn).pdf》資料免費下載
    發(fā)表于 10-23 09:59 ?0次下載
    基于ADSP-TS201的著陸雷達<b class='flag-5'>恒</b><b class='flag-5'>虛</b><b class='flag-5'>警</b><b class='flag-5'>電路</b>實現(xiàn)