0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

LVDS長線傳輸方案的優(yōu)點(diǎn)及應(yīng)用前景

電子設(shè)計(jì) ? 來源:郭婷 ? 作者:電子設(shè)計(jì) ? 2019-01-15 08:01 ? 次閱讀

1 引言

某飛行器發(fā)射前,需測試飛行器各項(xiàng)參數(shù),參數(shù)測試是通過數(shù)據(jù)記錄器記錄飛行器數(shù)據(jù)并傳至地面測試臺。測試過程中,為了保證測試人員人身安全,飛行器和地面測試臺間距需有300 m,兩者間采用長線數(shù)據(jù)傳輸。現(xiàn)有的技術(shù)有:RS一485總線,在幾百米時(shí),傳輸速度較低;CAN總線雖具有較高的可靠性,但傳輸速度也較低;而千兆以太網(wǎng)接口的傳輸速度很快,但以太網(wǎng)協(xié)議復(fù)雜,不適用。為此,這里提出一種基于FPGA和LVDS接口器件的光纜傳輸技術(shù)。

2 LVDS簡介

低電壓差分信號(Low Voltage Differential Signaling,簡稱LVDS)是一種適應(yīng)高速數(shù)據(jù)傳輸?shù)耐ㄓ命c(diǎn)對點(diǎn)物理接口技術(shù)。它采用低擺幅差分信號技術(shù),使其信號能在差分PCB線對兒或平衡電纜上以幾百M(fèi)b/s的速度傳輸.其低擺幅和低電流驅(qū)動(dòng)輸出實(shí)現(xiàn)低噪聲和低功耗。

每個(gè)點(diǎn)到點(diǎn)連接的差分對兒由驅(qū)動(dòng)器、互連器和接收器組成。驅(qū)動(dòng)器和接收器主要完成TTL信號和LVDS信號之間的轉(zhuǎn)換?;ミB器包含電纜、PCB上差分線對兒以及匹配電阻。LVDS驅(qū)動(dòng)器由一個(gè)驅(qū)動(dòng)差分線對兒的電流源組成,LVDS接收器具有高輸入阻抗,因此驅(qū)動(dòng)器輸出的電流大部分都流經(jīng)100Ω的匹配電阻,并在接收器的輸入端產(chǎn)生約350 mV的電壓。當(dāng)驅(qū)動(dòng)器翻轉(zhuǎn)將改變流經(jīng)電阻的電流方向,因此產(chǎn)生有效的邏輯1和邏輯O的低擺幅驅(qū)動(dòng)信號實(shí)現(xiàn)高速操作并減小功耗,差分信號提供適當(dāng)噪聲邊緣。不管使用的是PCB線對兒還是電纜,都必須防止反射,減少電磁干擾。LVDS要求使用一只與介質(zhì)相匹配的終端電阻,應(yīng)將其盡可能地靠近接收器放置。LVDS接收器可以承受1 V的驅(qū)動(dòng)器與接收器間對接地的電壓差。由于LVDS驅(qū)動(dòng)器典型的偏置電壓為1.2 V,所以其電壓差驅(qū)動(dòng)器典型的偏置電壓以及輕度耦合噪聲之和范圍為0.2~2.2 V。建議接收器的輸入電壓范圍為0~2.4 V。

3 總體設(shè)計(jì)方案

系統(tǒng)設(shè)計(jì)要求傳輸速度應(yīng)在1~16 Mb/s自動(dòng)適應(yīng),傳輸距離不小于300 m,且必須與其他系統(tǒng)電磁隔離,避免電磁干擾。因此,該系統(tǒng)設(shè)計(jì)采用集成的LVDS接口器件DS92LVl021,其數(shù)據(jù)傳輸速度是1*0 Mb/s,10位數(shù)據(jù)位。而CLC001,CLC012為專用長線電纜驅(qū)動(dòng)器,與光模塊相結(jié)合可將傳輸距離擴(kuò)展2 km,且外部電路簡單,功耗低。FPGA選用Spartan一2系列器件,其最高工作速度為200 MHz,邏輯宏單元豐富,滿足系統(tǒng)設(shè)計(jì)要求。因此,該系統(tǒng)設(shè)計(jì)選用LVDS接口器件實(shí)現(xiàn)LVDS長線傳輸,而記錄器、測試臺和LVDS器件接口的時(shí)序匹配則選用FPGA實(shí)現(xiàn)。

圖1為系統(tǒng)設(shè)計(jì)的框圖,測試臺發(fā)送的STATE、CTLl、CTL2等狀態(tài)及控制信號傳送至記錄器,并將記錄器發(fā)送的數(shù)據(jù)及同步時(shí)鐘傳送至地面測試臺。其中,記錄器、LVDS發(fā)送端、LVDS接收端的電源均由測試臺提供,電壓為+9 V。

LVDS長線傳輸方案的優(yōu)點(diǎn)及應(yīng)用前景

LVDS長線傳輸模塊分為LVDS發(fā)送電路和LVDS接收電路。LVDS發(fā)送電路將從記錄器接收到的并行數(shù)據(jù)進(jìn)行速度匹配后轉(zhuǎn)換成LVDS串行數(shù)據(jù)流,并通過雙絞線發(fā)送。LVDS接收電路將接收到的LVDS串行數(shù)據(jù)流還原成并行數(shù)據(jù)進(jìn)行速度匹配后送至測試臺。

4 硬件設(shè)計(jì)

該系統(tǒng)設(shè)計(jì)的關(guān)鍵部分為LVDS的接口設(shè)計(jì),由于傳輸數(shù)據(jù)速度很高,因此應(yīng)按照高速電路的要求進(jìn)行設(shè)計(jì),所有布線應(yīng)盡量短,傳輸線路阻抗匹配。傳輸模塊發(fā)送端工作時(shí)首先由FPGA給DS92LV1021的使能端DEN及TCLK-R/F觸發(fā)沿選擇高電平,并向TCLK引腳輸出20 MHz的工作時(shí)鐘,接著DS92LV1021將從FPGA處接收到的TTL并行信號轉(zhuǎn)換為LVDS標(biāo)準(zhǔn)的串行信號,再由Do一及Do+輸出至CLC001驅(qū)動(dòng)器,經(jīng)電光轉(zhuǎn)換后,由光纜傳輸至接收板電路,并由接收電路的光電轉(zhuǎn)換器送至CLC012,從而補(bǔ)償已衰減的信號,再由DS92LV1212解串器還原出10位并行數(shù)據(jù)及l(fā)位時(shí)鐘位。圖2為發(fā)送電路原理圖。

LVDS長線傳輸方案的優(yōu)點(diǎn)及應(yīng)用前景

傳輸模塊接收端主要由CLC012均衡器及DS92LV1212解串器組成。DS92LV1212的D00~D09將還原出的并行數(shù)據(jù)輸出,RCLK為還原出的同步時(shí)鐘,REFCLK為解串器的工作時(shí)鐘,由FPGA給出。

5 軟件設(shè)計(jì)

系統(tǒng)上電后,測試臺先向采編器發(fā)出讀數(shù)命令,采編器接到命令后,以l Mb/s的速度輸出8位并行數(shù)據(jù),而LVDS傳輸器件最低工作速度為16 Mb/s,為了實(shí)現(xiàn)速度匹配與自適應(yīng),該系統(tǒng)設(shè)計(jì)采用了Soatan-2E型FPGA內(nèi)部雙口RAM實(shí)現(xiàn)FIFO,其時(shí)鐘最高工作頻率為200 MHz,滿足要求,當(dāng)采編器以1 M b/s速度輸出數(shù)據(jù)時(shí),首先進(jìn)入FPGA內(nèi)部FIFO,F(xiàn)PGA內(nèi)部對數(shù)據(jù)計(jì)數(shù),當(dāng)存滿512個(gè)數(shù)后,F(xiàn)PGA以20 Mb/s的速度輸出8位并行數(shù)據(jù),為了保證DS92LVl021一直處于工作狀態(tài),F(xiàn)PGA在兩次發(fā)送數(shù)據(jù)的間歇所輸出的無效數(shù),有效數(shù)和無效數(shù)通過LVDS傳輸器件的lO位數(shù)據(jù)位的高2位數(shù)據(jù)位作為標(biāo)志位進(jìn)行區(qū)分,在接收端FPGA通過判斷標(biāo)志位來識別有效數(shù)或無效數(shù),舍棄無效數(shù),保證數(shù)據(jù)正確傳輸。FPGA在整個(gè)系統(tǒng)中起數(shù)據(jù)緩沖作用,由于采用FIFO作為外部數(shù)據(jù)接口,所以可實(shí)現(xiàn)對外部數(shù)據(jù)的自適應(yīng)要求。整個(gè)程序用VHDL語言編寫,流程圖如圖3所示。

LVDS長線傳輸方案的優(yōu)點(diǎn)及應(yīng)用前景

6 試驗(yàn)結(jié)果

為了測試最終效果,在發(fā)送電路和接收電路之間用不同長度的單模光纖連接,系統(tǒng)上電后,發(fā)送端發(fā)送數(shù)據(jù)速度為20 Mb/s,使用示波器捕獲接收端數(shù)據(jù)波形,并進(jìn)行對比,實(shí)驗(yàn)結(jié)果記錄如表1所列。圖4和圖5分別給出100 m和300 m光纜的數(shù)據(jù)波形。由數(shù)據(jù)波形圖知,在傳輸過程中,波形畸變非常小,沒有出現(xiàn)誤碼和丟數(shù)的現(xiàn)象,完全滿足系統(tǒng)要求。

LVDS長線傳輸方案的優(yōu)點(diǎn)及應(yīng)用前景
LVDS長線傳輸方案的優(yōu)點(diǎn)及應(yīng)用前景

7 結(jié)語

本文所述LVDS長線傳輸方案具有電路設(shè)計(jì)簡單,傳輸速度快,傳輸距離遠(yuǎn)的優(yōu)點(diǎn),并且對傳輸速度能夠自適應(yīng),在需遠(yuǎn)距離傳輸?shù)沫h(huán)境中有廣闊的應(yīng)用前景。


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1629

    文章

    21744

    瀏覽量

    603664
  • 驅(qū)動(dòng)器
    +關(guān)注

    關(guān)注

    52

    文章

    8242

    瀏覽量

    146430
  • 接收器
    +關(guān)注

    關(guān)注

    14

    文章

    2472

    瀏覽量

    71930
收藏 人收藏

    評論

    相關(guān)推薦

    基于FPGA的高速LVDS數(shù)據(jù)傳輸

    高速LVDS數(shù)據(jù)傳輸方案和協(xié)議基于FPGA的高速LVDS數(shù)據(jù)傳輸本人在北京工作6年,從事FPGA外圍接口設(shè)計(jì),非常熟悉高速
    發(fā)表于 03-01 18:47

    DVI信號網(wǎng)絡(luò)長線傳輸

    大家有沒有推薦的將DVI接口和網(wǎng)絡(luò)接口相互轉(zhuǎn)換的芯片?想用做DVI信號長線傳輸的發(fā)送和接收。多謝!
    發(fā)表于 06-13 22:03

    LVDS多媒體接口在汽車電子領(lǐng)域的應(yīng)用前景

    本文討論LVDS的各種多媒體特性,其中包括:低電源電壓、低功耗、低輻射、高抗干擾能力以及簡單的電纜布線與終端匹配。低電壓差分信號傳輸(LVDS)已經(jīng)在眾多應(yīng)用中得到驗(yàn)證,LVDS在傳送
    發(fā)表于 12-10 10:23

    LVDS接口靜電保護(hù)設(shè)計(jì)

    液晶顯示屏普遍采用LVDS接口,LVDS也在計(jì)算機(jī)、通信設(shè)備、消費(fèi)電子等產(chǎn)品中得到廣泛應(yīng)用,這些應(yīng)用需要ESD靜電保護(hù)元件來保護(hù)敏感的IC 器件,確保數(shù)據(jù)在高速傳輸中保持信號完整 方案
    發(fā)表于 10-30 16:07

    如何利用低電壓差分信號接口器件實(shí)現(xiàn)數(shù)據(jù)遠(yuǎn)距離傳輸的設(shè)計(jì)

    為了解決彈上記錄器和地面測試臺之間高速數(shù)據(jù)流遠(yuǎn)距離傳輸問題,提出一種利用低電壓差分信號(LVDS)接口器件實(shí)現(xiàn)數(shù)據(jù)遠(yuǎn)距離傳輸的設(shè)計(jì)方案。實(shí)驗(yàn)證明該
    發(fā)表于 04-30 06:02

    基于HDB3編碼的長線傳輸信號矯正算法研究

    無中繼長線傳輸會出現(xiàn)信宿端信號嚴(yán)重失真的現(xiàn)象,矯正器是長線傳輸系統(tǒng)中的重要一環(huán)。本文提出一種對長線傳輸
    發(fā)表于 09-08 16:08 ?9次下載

    基于LVDS 技術(shù)的傳輸接口設(shè)計(jì)

    介紹了LVDS 接口的原理和優(yōu)點(diǎn),接口機(jī)的硬件組成以及在設(shè)計(jì)LVDS 接口時(shí)需注意的事項(xiàng)。關(guān)鍵詞 LVDS;數(shù)據(jù)傳輸;時(shí)序 當(dāng)聲吶在海洋中
    發(fā)表于 09-22 08:27 ?67次下載

    長線傳輸的阻抗匹配設(shè)計(jì)

    通過計(jì)算長線傳輸中的阻抗匹配和設(shè)計(jì)隔離電路,達(dá)到了減少高頻信號反射,提升能源效益的目的。根據(jù)多種設(shè)計(jì)原則,提出了一種行之有效的匹配方法。采用該匹配方法可減小雷
    發(fā)表于 12-20 16:38 ?0次下載

    雙通道長線傳輸電路

    雙通道長線傳輸電路
    發(fā)表于 12-22 02:30 ?747次閱讀
    雙通道<b class='flag-5'>長線</b><b class='flag-5'>傳輸</b>電路

    Agilent LVDS傳輸系統(tǒng)測試方案

    LVDS是低壓差分信號的簡稱,由于其優(yōu)異的高速信號傳輸性能,目前在高速數(shù)據(jù)傳輸領(lǐng)域得到了越來越多的應(yīng)用。其典型架構(gòu)如下: 一般LVDS傳輸
    發(fā)表于 04-24 11:31 ?1.6w次閱讀
    Agilent <b class='flag-5'>LVDS</b><b class='flag-5'>傳輸</b>系統(tǒng)測試<b class='flag-5'>方案</b>

    光耦在并口長線傳輸中的應(yīng)用

    光耦在并口長線傳輸中的應(yīng)用
    發(fā)表于 08-09 14:54 ?2655次閱讀
    光耦在并口<b class='flag-5'>長線</b><b class='flag-5'>傳輸</b>中的應(yīng)用

    LVDS技術(shù)的原理及優(yōu)點(diǎn)介紹

    LVDS優(yōu)點(diǎn)
    的頭像 發(fā)表于 05-08 06:07 ?6231次閱讀
    <b class='flag-5'>LVDS</b>技術(shù)的原理及<b class='flag-5'>優(yōu)點(diǎn)</b>介紹

    脈沖信號長線傳輸傳輸特性及原理解析

    /6時(shí),就可認(rèn)為信號的傳輸長線傳輸。脈沖信號在長線傳輸中會出現(xiàn)明顯傳輸延遲、衰減和振蕩等影響信
    發(fā)表于 02-13 15:04 ?7349次閱讀
    脈沖信號<b class='flag-5'>長線</b><b class='flag-5'>傳輸</b>的<b class='flag-5'>傳輸</b>特性及原理解析

    SLA3304DT6為LVDS信號提供靜電保護(hù),高溫長線不丟包

    LVDS(Low Voltage Differential Signaling)即低壓差分信號傳輸,是一種滿足當(dāng)今高性能數(shù)據(jù)傳輸應(yīng)用的新型技術(shù),LVDS 數(shù)據(jù)線連接廣泛應(yīng)用于高速數(shù)據(jù)信
    發(fā)表于 06-06 10:15 ?988次閱讀
    SLA3304DT6為<b class='flag-5'>LVDS</b>信號提供靜電保護(hù),高溫<b class='flag-5'>長線</b>不丟包

    LVDS傳輸的是什么信號?判斷LVDS信號正常的方法

    LVDS傳輸的是什么信號?判斷LVDS信號正常的方法 一、LVDS傳輸的是什么信號? LVDS
    的頭像 發(fā)表于 10-18 15:38 ?5189次閱讀