0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

采用Altera的CPLD器件實(shí)現(xiàn)時(shí)間統(tǒng)一系統(tǒng)的B碼源設(shè)計(jì)

電子設(shè)計(jì) ? 來源:郭婷 ? 作者:電子設(shè)計(jì) ? 2019-02-06 09:32 ? 次閱讀

引言

隨著電子技術(shù)的發(fā)展,對遙測信號的幀結(jié)構(gòu)的可編程度、集成度的要求越來越高,用于時(shí)間統(tǒng)一系統(tǒng)的B碼源的設(shè)計(jì)也趨于高度集成化。為了適應(yīng)現(xiàn)代靶場試驗(yàn)任務(wù)的要求,我們采用AlteraCPLD器件,將用于產(chǎn)生B碼的各種門電路集成在一個(gè)芯片,通過高度集成的系統(tǒng)可以用于產(chǎn)生標(biāo)準(zhǔn)的串行時(shí)間碼向測量設(shè)備發(fā)送,測量設(shè)備對接收到的B碼進(jìn)行解調(diào)能產(chǎn)生出系統(tǒng)所需的絕對時(shí)間和各種控制信號。此B碼產(chǎn)生系統(tǒng)可作為基地設(shè)備檢測調(diào)試用,也可作實(shí)踐教學(xué)設(shè)備。

1 IRIG-B碼介紹

在靶場試驗(yàn)中隨著設(shè)備所需信息量的增加,對標(biāo)準(zhǔn)化時(shí)統(tǒng)設(shè)備要求也就越來越高,其中關(guān)鍵的問題之一就是選用什么樣的時(shí)間碼。IRIG-B(美國靶場儀器組-B型格式)DC時(shí)間碼以其實(shí)際優(yōu)越性能,成為時(shí)統(tǒng)設(shè)備首選的標(biāo)準(zhǔn)碼型。

IRIG(Inter-Range Instrumentation Group)是美國靶場司令部委員會的下屬機(jī)構(gòu),稱為"靶場時(shí)間組"。IRIG時(shí)間標(biāo)準(zhǔn)有兩大類:一類是并行時(shí)間碼格式,這類碼由于是并行格式,傳輸距離較近,且是二進(jìn)制,因此遠(yuǎn)不如串行格式廣泛;另一類是串行時(shí)間碼,共有六種格式,即A、B、D、E、G、H。它們的主要差別是時(shí)間碼的幀速率不同。B碼的主要特點(diǎn)是時(shí)幀速率為1幀/s;攜帶信息量大,經(jīng)譯碼后可獲得1、10、100、1000c/s的脈沖信號和BCD編碼的時(shí)間信息及控制功能信息;高分辨率;調(diào)制后的B碼帶寬,適用于遠(yuǎn)距離傳輸;分直流、交流兩種;具有接口標(biāo)準(zhǔn)化,國際通用。IRIG-B(DC)時(shí)間碼格式如圖1所示。其幀速率為1幀/s,可將1幀(1s)分為10個(gè)字,每字為10位,每位的周期均為10ms。每位都以高電平開始,其持續(xù)時(shí)間分為3種類型:2 ms(如二進(jìn)制"0"碼和索引標(biāo)志) 、5ms(如二進(jìn)制"1"碼)和8ms(如參考碼元,即每秒開始的第一字的第一位;位置標(biāo)志P0~P9,即每個(gè)字的第十位)。第一個(gè)字傳送的s是信息,第二個(gè)字是min信息,第三個(gè)字是h信息,第四、五個(gè)字是d(從1月1日開始計(jì)算的年積日)。另外,在第八個(gè)字和第十個(gè)字中分別有3位表示上站和分站的特標(biāo)控制碼元(參考圖1)。

采用Altera的CPLD器件實(shí)現(xiàn)時(shí)間統(tǒng)一系統(tǒng)的B碼源設(shè)計(jì)

圖1 IRIG-B(DC)時(shí)間碼格式

2 硬件電路設(shè)計(jì)

B碼信號是否正確,是否被正確地解調(diào)出來,關(guān)鍵在于能否按照B碼的變化規(guī)律產(chǎn)生預(yù)置信號。本課題的難點(diǎn)在于按照其本身的變化規(guī)律安排好產(chǎn)生B碼的各種時(shí)序。

用9個(gè)十進(jìn)制計(jì)數(shù)器級聯(lián)組成時(shí)鐘電路,用來產(chǎn)生時(shí)間信號--天、時(shí)、分、秒信號。四種信號經(jīng)過緩存后順序送入并串轉(zhuǎn)換電路,將并行碼串行輸出,由7個(gè)產(chǎn)生時(shí)序脈沖的4017級聯(lián)產(chǎn)生B碼所需的三種脈沖形式,經(jīng)過邏輯門的控制將串行輸出的時(shí)間碼轉(zhuǎn)化成B碼。將所有計(jì)數(shù)器、緩存器、并串轉(zhuǎn)換電路、時(shí)序脈沖產(chǎn)生器、各種邏輯門等集成到可編程器件(CPLD)中,即用將一個(gè)完整的系統(tǒng)集成到一個(gè)芯片中。外圍電路只需一個(gè)時(shí)鐘電路和上電置數(shù)電路即可。由于采用了可編程器件,用軟件編程可以把一個(gè)硬件系統(tǒng)集成到一個(gè)芯片中,大大簡化了硬件電路,并且可以對芯片內(nèi)部的電路進(jìn)行仿真和多次編程,調(diào)試起來很方便。

根據(jù)確定的方案,設(shè)計(jì)的硬件電路如圖2所示。可編程器件EPM7128SLC84-15內(nèi)部電路如圖3所示。

采用Altera的CPLD器件實(shí)現(xiàn)時(shí)間統(tǒng)一系統(tǒng)的B碼源設(shè)計(jì)

圖2 系統(tǒng)總體框圖

采用Altera的CPLD器件實(shí)現(xiàn)時(shí)間統(tǒng)一系統(tǒng)的B碼源設(shè)計(jì)

圖3 可編程芯片內(nèi)部電路框圖

硬件電路由可編程芯片、主時(shí)鐘、置數(shù)電路三部分組成。芯片內(nèi)部電路由365進(jìn)制計(jì)數(shù)器、緩沖電路、并串轉(zhuǎn)換電路、時(shí)序脈沖發(fā)生器及邏輯門控制電路組成。

圖2中,置數(shù)電路將預(yù)置好的時(shí)間置入,使得芯片內(nèi)部的365進(jìn)制計(jì)數(shù)器從此時(shí)刻開始計(jì)數(shù)。主時(shí)鐘是頻率為10MHz的晶振,作為芯片內(nèi)部時(shí)序脈沖發(fā)生器的時(shí)鐘信號??删幊绦酒瑑?nèi)部電路設(shè)計(jì)是本課題設(shè)計(jì)的核心。圖3中,時(shí)序脈沖發(fā)生器由七級4017級聯(lián)而成,由外輸入時(shí)鐘作為第一級的時(shí)鐘。第七級產(chǎn)生的秒信號作為365進(jìn)制計(jì)數(shù)器的時(shí)鐘,該計(jì)數(shù)器組由九個(gè)十進(jìn)制同步計(jì)數(shù)器74LS162組成,輸出7位二進(jìn)制形式的秒信號,7位分信號,6位時(shí)信號,10位天信號(分為低八位和高二位天信號兩組)。輸出的時(shí)間信號送至緩沖器,由時(shí)序脈沖發(fā)生器的第六級輸出周期為100ms的時(shí)鐘信號作為緩沖器的內(nèi)部時(shí)鐘,將緩沖過的時(shí)間信號以B碼的格式順序送入并串轉(zhuǎn)換電路。并串轉(zhuǎn)換電路的置位信號由時(shí)序脈沖發(fā)生器第六級的Q8提供,每100ms將輸入的時(shí)間信號鎖存一次,時(shí)序脈沖發(fā)生器的第五級輸出的周期為10ms的時(shí)鐘作為并串轉(zhuǎn)換的時(shí)鐘,將并行數(shù)據(jù)串行輸出。時(shí)序脈沖發(fā)生器通過邏輯門的控制產(chǎn)生了B碼的三種脈沖形式:第一種是高電平為2 ms ,低電平為8ms的脈沖(代表邏輯"0");第二種是高、低電平均為5 ms的脈沖(代表邏輯"1");第三種是高電平為8 ms ,低電平為2ms的脈沖(作為位置識別標(biāo)志和參考碼元)。并串轉(zhuǎn)換輸出的串行碼經(jīng)過邏輯門的控制,碼?1"轉(zhuǎn)化為B碼脈沖的第一種形式,碼元"0"轉(zhuǎn)化為B碼脈沖的第二種形式,即將二進(jìn)制的時(shí)間信號轉(zhuǎn)變成為B碼形式。參考碼元、時(shí)間碼元、位置識別標(biāo)志綜合在一起作為真正的B碼輸出。 function ImgZoom(Id)//重新設(shè)置圖片大小 防止撐破表格 { var w = $(Id).width; var m = 650; if(w

3 主要單元電路設(shè)計(jì)

3.1 置數(shù)電路

根據(jù)課題要求,電路應(yīng)具有置數(shù)功能。置數(shù)電路如圖 4 所示,改進(jìn)后的置數(shù)電路如圖 5所示。

采用Altera的CPLD器件實(shí)現(xiàn)時(shí)間統(tǒng)一系統(tǒng)的B碼源設(shè)計(jì)

圖4 置數(shù)電路

采用Altera的CPLD器件實(shí)現(xiàn)時(shí)間統(tǒng)一系統(tǒng)的B碼源設(shè)計(jì)

圖5 改進(jìn)的置數(shù)電路

將預(yù)置的天、時(shí)、分、秒在上電的同時(shí)置入各個(gè)計(jì)數(shù)器中。由于計(jì)數(shù)器74LS162是同步計(jì)數(shù)器,要求置數(shù)脈沖有效時(shí)(低電平有效)至少有一個(gè)時(shí)鐘的上升沿。

計(jì)數(shù)器的時(shí)鐘是由時(shí)序脈沖發(fā)生器提供的秒信號,為了保證在置數(shù)脈沖有效時(shí)存在一個(gè)時(shí)鐘上升沿,對秒信號作如下改進(jìn):

輸入信號clka 由時(shí)序脈沖發(fā)生器產(chǎn)生,輸出信號clk 作為365進(jìn)制計(jì)數(shù)器的時(shí)鐘。輸入輸出波形關(guān)系如圖 6所示。

采用Altera的CPLD器件實(shí)現(xiàn)時(shí)間統(tǒng)一系統(tǒng)的B碼源設(shè)計(jì)

圖6 置數(shù)電路波形圖

3.2 可編程芯片EPM7128SLC84-15內(nèi)部電路

本部分采用層次結(jié)構(gòu)的設(shè)計(jì),由底層到頂層將復(fù)雜的電路模塊化,最后生成一個(gè)頂層模塊。圖7 表示內(nèi)部電路的層次結(jié)構(gòu)。

采用Altera的CPLD器件實(shí)現(xiàn)時(shí)間統(tǒng)一系統(tǒng)的B碼源設(shè)計(jì)

圖7 層次結(jié)構(gòu)圖

最底層的四個(gè)模塊分別包含四部分較復(fù)雜的電路,將四個(gè)模塊分為兩組,又生成較高層的模塊t1和t2,模塊t1和t2最終生成最頂層的模塊。采取模塊化設(shè)計(jì)的優(yōu)點(diǎn)在于可以由底層到頂層對每一個(gè)模塊分別進(jìn)行仿真,有利于各個(gè)模塊間時(shí)序的配合。

(1)t2模塊

365進(jìn)制計(jì)數(shù)器

該部分電路由九個(gè)十進(jìn)制同步計(jì)數(shù)器 74LS162級聯(lián)而成,稱為計(jì)數(shù)鏈,生成的模塊形式如圖 8所示。

采用Altera的CPLD器件實(shí)現(xiàn)時(shí)間統(tǒng)一系統(tǒng)的B碼源設(shè)計(jì)

圖8 計(jì)數(shù)器模塊 function ImgZoom(Id)//重新設(shè)置圖片大小 防止撐破表格 { var w = $(Id).width; var m = 650; if(w

緩沖電路

它的功能是將計(jì)數(shù)器輸出的5組時(shí)間信號以B碼的格式交替輸出。緩沖電路生成的模塊如圖 9所示。

采用Altera的CPLD器件實(shí)現(xiàn)時(shí)間統(tǒng)一系統(tǒng)的B碼源設(shè)計(jì)

圖9 緩沖電路模塊圖

為簡單起見,用VHDL語言描述如下:

t2模塊是由計(jì)數(shù)器和緩沖電路合成的較高層的模塊。這個(gè)模塊的功能是置數(shù)后計(jì)數(shù)器從此時(shí)刻開始按秒計(jì)數(shù),將時(shí)間信號以B碼的格式并行輸出。兩個(gè)模塊的連接情況如圖10所示,t2模塊如圖 11 所示。

采用Altera的CPLD器件實(shí)現(xiàn)時(shí)間統(tǒng)一系統(tǒng)的B碼源設(shè)計(jì)

圖10 t2模塊內(nèi)部電路

采用Altera的CPLD器件實(shí)現(xiàn)時(shí)間統(tǒng)一系統(tǒng)的B碼源設(shè)計(jì)

圖11 t2模塊

(2)t1模塊

并串轉(zhuǎn)換電路

由于B碼是串行碼,須將t1模塊輸出的并行數(shù)據(jù)進(jìn)行并串轉(zhuǎn)換。并串轉(zhuǎn)換電路生成的模塊如圖 12 所示。

采用Altera的CPLD器件實(shí)現(xiàn)時(shí)間統(tǒng)一系統(tǒng)的B碼源設(shè)計(jì)

圖12 并串轉(zhuǎn)換電路模塊 function ImgZoom(Id)//重新設(shè)置圖片大小 防止撐破表格 { var w = $(Id).width; var m = 650; if(w

時(shí)序脈沖發(fā)生器

該部分電路主要由七個(gè)脈沖分配器相級聯(lián)和一些邏輯門控制組成。完成的主要功能有:產(chǎn)生B碼的3種脈沖形式;提供計(jì)數(shù)器的時(shí)鐘--"S"信號;提供緩沖電路中計(jì)數(shù)器的時(shí)鐘--周期100ms;提供并串轉(zhuǎn)換電路的置位信號。時(shí)序脈沖發(fā)生器生成的模塊如圖 13所示。

采用Altera的CPLD器件實(shí)現(xiàn)時(shí)間統(tǒng)一系統(tǒng)的B碼源設(shè)計(jì)

圖13 時(shí)序脈沖發(fā)生器模塊

t1模塊是并串轉(zhuǎn)換電路和時(shí)序脈沖發(fā)生器合成的較高層的模塊。這個(gè)模塊的功能是將t2模塊輸出的并行時(shí)間碼串行輸出,由時(shí)序脈沖發(fā)生器輸出各種控制信號對串行碼控制輸出B碼的三類脈沖,同時(shí)輸出t2模塊所需的各類時(shí)鐘信號。并串轉(zhuǎn)換電路模塊和時(shí)序脈沖發(fā)生器模塊的連接情況見圖14,t1模塊見圖 15。

采用Altera的CPLD器件實(shí)現(xiàn)時(shí)間統(tǒng)一系統(tǒng)的B碼源設(shè)計(jì)

圖14 t1模塊內(nèi)部電路

采用Altera的CPLD器件實(shí)現(xiàn)時(shí)間統(tǒng)一系統(tǒng)的B碼源設(shè)計(jì)

圖15 t1模塊

(3)t3模塊

t3模塊是由t1、t2兩個(gè)模塊構(gòu)成的最頂層的模塊,其內(nèi)部連接如圖16所示。

采用Altera的CPLD器件實(shí)現(xiàn)時(shí)間統(tǒng)一系統(tǒng)的B碼源設(shè)計(jì)



圖16 t3模塊內(nèi)部電路圖

由圖16可見,t3模塊(圖17)將所有內(nèi)部電路集成,整個(gè)電路只有32個(gè)輸入端,3個(gè)輸出端。將t3模塊直接燒入可編程芯片即可。

采用Altera的CPLD器件實(shí)現(xiàn)時(shí)間統(tǒng)一系統(tǒng)的B碼源設(shè)計(jì)

圖17 t3模塊 function ImgZoom(Id)//重新設(shè)置圖片大小 防止撐破表格 { var w = $(Id).width; var m = 650; if(w

3.3 碼合成電路

可編程芯片輸出了組成B碼的3個(gè)分信號,經(jīng)過1個(gè)或門后將3個(gè)信號合成了B碼信號,如圖18所示。

采用Altera的CPLD器件實(shí)現(xiàn)時(shí)間統(tǒng)一系統(tǒng)的B碼源設(shè)計(jì)

圖18 合成B碼波形圖

結(jié)語

本設(shè)計(jì)的難點(diǎn)在于如何正確地安排好芯片內(nèi)部各個(gè)模塊之間的時(shí)序。該B碼源通過解調(diào)之后能夠顯示正確的時(shí)間,達(dá)到了很好的效果。該B碼源最大的特點(diǎn)是電路非常簡單,可靠性較高。通過可編程芯片高度集成了一個(gè)系統(tǒng),克服了以往B碼源電路復(fù)雜的缺點(diǎn)。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1630

    文章

    21777

    瀏覽量

    604724
  • Altera
    +關(guān)注

    關(guān)注

    37

    文章

    785

    瀏覽量

    154020
  • 計(jì)數(shù)器
    +關(guān)注

    關(guān)注

    32

    文章

    2259

    瀏覽量

    94812
收藏 人收藏

    評論

    相關(guān)推薦

    IIC總線通訊接口器件CPLD實(shí)現(xiàn)

    IIC總線通訊接口器件CPLD實(shí)現(xiàn)摘要:介紹了采用ALTERA公司的可編程器件EPF10K10
    發(fā)表于 10-30 14:57

    Altera FPGA/CPLD經(jīng)典教材

    Altera FPGA/CPLD設(shè)計(jì)與Verilog數(shù)字系統(tǒng)設(shè)計(jì)教程從網(wǎng)上找到了Altera FPGA/
    發(fā)表于 02-17 09:22

    ALTERA FPGA/CPLD高配學(xué)習(xí)指南:入門和高級篇,教程十講全集

    ,介紹了altera的可編程器件的高級設(shè)計(jì)工具與系統(tǒng)級設(shè)計(jì)技巧。十天學(xué)會CPLD/FPGA 系統(tǒng)設(shè)計(jì)全集:這是
    發(fā)表于 05-14 14:50

    如何采用AlteraCPLD器件實(shí)現(xiàn)時(shí)間統(tǒng)一系統(tǒng)B設(shè)計(jì)?

    如何采用AlteraCPLD器件實(shí)現(xiàn)時(shí)間統(tǒng)一系統(tǒng)B
    發(fā)表于 05-07 06:21

    Altera FPGA/CPLD設(shè)計(jì)(高級篇)

    Altera FPGA/CPLD設(shè)計(jì)(高級篇)》結(jié)合作者多年工作經(jīng)驗(yàn),深入地討論了Altera FPGA/CPLD的設(shè)計(jì)、優(yōu)化技巧。在討論FPGA/
    發(fā)表于 02-12 09:19 ?4806次下載
    <b class='flag-5'>Altera</b> FPGA/<b class='flag-5'>CPLD</b>設(shè)計(jì)(高級篇)

    理解Altera器件IO輸出的時(shí)間參數(shù)

    理解Altera器件IO輸出的時(shí)間參數(shù) This application note describes the output timing parameters for Altera
    發(fā)表于 03-28 14:49 ?19次下載

    altera fpga/cpld設(shè)計(jì)

    altera fpga/cpld設(shè)計(jì) 基礎(chǔ)篇結(jié)合作者多年工作經(jīng)驗(yàn),系統(tǒng)地介紹了FPGA/CPLD的基本設(shè)計(jì)方法。在介紹FPGA/CPLD概念
    發(fā)表于 07-10 17:35 ?58次下載
    <b class='flag-5'>altera</b> fpga/<b class='flag-5'>cpld</b>設(shè)計(jì)

    FPGA在IRIG-B設(shè)計(jì)中的應(yīng)用

    Cyclone 系列芯片是Altera公司推出的低價(jià)格、高容量的FPGA,內(nèi)置M4K存儲塊,最大RAM可達(dá)288kb。IRIG-B是標(biāo)準(zhǔn)時(shí)間碼格式之
    發(fā)表于 07-28 16:59 ?51次下載

    CPLD器件時(shí)間統(tǒng)一系統(tǒng)中的應(yīng)用

    CPLD器件時(shí)間統(tǒng)一系統(tǒng)中的應(yīng)用 隨著電子技術(shù)的發(fā)展,對遙測信號的幀結(jié)構(gòu)的可編程度、集成度的要求越來越高,用于時(shí)間
    發(fā)表于 03-28 16:43 ?778次閱讀
    <b class='flag-5'>CPLD</b><b class='flag-5'>器件</b>在<b class='flag-5'>時(shí)間</b><b class='flag-5'>統(tǒng)一系統(tǒng)</b>中的應(yīng)用

    ALTERA CPLD器件的配置與下載

    、 配置方式   ALTERA CPLD器件的配置方式主要分為兩大類:主動配置方式和被動方式。主動配置方式由CPLD
    發(fā)表于 06-20 10:58 ?2279次閱讀

    基于CPLD的IRIG-B對時(shí)方式在繼電保護(hù)裝置中的應(yīng)用

    傳統(tǒng)的IRIG-B解碼器大多采用單片機(jī)來實(shí)現(xiàn),器件較多,結(jié)構(gòu)復(fù)雜,在受到外界干擾的情況下還可能出現(xiàn)死機(jī)等故障。而
    發(fā)表于 08-20 15:16 ?3422次閱讀
    基于<b class='flag-5'>CPLD</b>的IRIG-<b class='flag-5'>B</b><b class='flag-5'>碼</b>對時(shí)方式在繼電保護(hù)裝置中的應(yīng)用

    基于IRIG-B對測控設(shè)備時(shí)間系統(tǒng)的設(shè)計(jì)

    時(shí)間系統(tǒng)對于測控設(shè)備的正常運(yùn)行和故障診斷起著至關(guān)重要的作用。IRIC -B是國際靶場試驗(yàn)通用的同步時(shí)間碼。本文基于IRIC -
    發(fā)表于 11-02 15:44 ?1次下載
    基于IRIG-<b class='flag-5'>B</b><b class='flag-5'>碼</b>對測控設(shè)備<b class='flag-5'>時(shí)間</b><b class='flag-5'>系統(tǒng)</b>的設(shè)計(jì)

    FPGA教程之ALTERACPLD與FPGA器件的詳細(xì)資料說明

    本文檔的主要內(nèi)容詳細(xì)介紹的是FPGA教程之ALTERACPLD與FPGA器件的詳細(xì)資料說明主要內(nèi)容包括了:、Altera
    發(fā)表于 02-27 17:27 ?17次下載
    FPGA教程之<b class='flag-5'>ALTERA</b>的<b class='flag-5'>CPLD</b>與FPGA<b class='flag-5'>器件</b>的詳細(xì)資料說明

    基于FPGA的VPX時(shí)間統(tǒng)一系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)

    基于FPGA的VPX時(shí)間統(tǒng)一系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)
    發(fā)表于 06-01 09:26 ?4次下載
    基于FPGA的VPX<b class='flag-5'>時(shí)間</b><b class='flag-5'>統(tǒng)一系統(tǒng)</b>設(shè)計(jì)與<b class='flag-5'>實(shí)現(xiàn)</b>

    Altera FPGA CPLD學(xué)習(xí)筆記

    Altera FPGA CPLD學(xué)習(xí)筆記(肇慶理士電源技術(shù)有限)-Altera FPGA CPLD學(xué)習(xí)筆記? ? ? ? ? ? ? ? ?
    發(fā)表于 09-18 10:54 ?82次下載
    <b class='flag-5'>Altera</b> FPGA <b class='flag-5'>CPLD</b>學(xué)習(xí)筆記