0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

采用插卡式結(jié)構(gòu)實現(xiàn)雷達視頻回波模擬器系統(tǒng)的設(shè)計

電子設(shè)計 ? 來源:郭婷 ? 作者:電子設(shè)計 ? 2018-12-17 09:05 ? 次閱讀

1 引言

雷達信號模擬技術(shù)根據(jù)信號注入點不同分為射頻信號模擬、中頻信號模擬、視頻信號模擬。信號注入點位置越靠前,模擬越復雜,越接近現(xiàn)實;信號注入點位置越靠后,模擬越容易,逼真程度越低。因此應(yīng)根據(jù)實際需求選擇不同的模擬方法。目前,視頻信號模擬器多采用PC機+DSP組合架構(gòu)。PC機離線產(chǎn)生所需的雜波、噪聲等數(shù)據(jù),模擬器工作時,通過PCI接口USB接口,將預(yù)先產(chǎn)生的數(shù)據(jù)由PC機實時傳輸至硬件電路指定的存儲空間。DSP調(diào)用相關(guān)數(shù)據(jù),經(jīng)實時運算生成視頻數(shù)據(jù)并存入輸出緩存,最終在同步信號的觸發(fā)下,經(jīng)D/A轉(zhuǎn)換,生成視頻信號。

單片容量為4 G字節(jié)的Flash存儲器可為存儲雷達視頻模擬過程中所需的大量背景雜波數(shù)據(jù)提供了硬件基礎(chǔ),而且Flash峰值讀寫速度達到40 M字節(jié),能夠滿足大多數(shù)視頻模擬數(shù)據(jù)的吞吐量要求。這里的視頻信號模擬器正是基于這一條件設(shè)計的,整個系統(tǒng)使用PC機+DSP組合架構(gòu),但在視頻模擬過程中不再從PC機實時傳輸數(shù)據(jù)至硬件存儲單元,而是在生成視頻信號前,將預(yù)先產(chǎn)生的大量雜波、噪聲數(shù)據(jù)下載至硬件電路的Flash存儲器中,并在生成視頻信號的過程中,從Flash中讀取雜波、噪聲及目標參數(shù)。然后經(jīng)DSP運算產(chǎn)生視頻數(shù)據(jù),最終經(jīng)D/A轉(zhuǎn)換器生成視頻信號。

這里提出的視頻回波模擬器可模擬某型導引頭雷達系統(tǒng)中的輸出、生成和差3個通道共6路視頻信號,用來調(diào)試對應(yīng)的雷達信號處理器。

2 系統(tǒng)結(jié)構(gòu)

該模擬器采用板卡式結(jié)構(gòu),由一塊主控卡、三塊視頻信號卡(每塊信號卡兩路,包括和差、俯仰及方位I,Q共6路信號)和一塊高速背板總線組成。主控卡與PC機通過USB接口通信,并通過同步串口與信號處理器通信,另外將信號處理器的PRT同步信號、搜索/跟蹤等同步信號接入背板總線。視頻信號卡根據(jù)上位機生成的雜波數(shù)據(jù)目標參數(shù)、航跡數(shù)據(jù)。生成視頻信號。為保證各路信號的一致性,所有視頻信號卡采用相同的PCB設(shè)計;整個背板總線包含并行總線和LVDS總線兩部分。前者用于傳遞同步信號及各卡的電源,后者作為命令、地址及數(shù)據(jù)傳輸路徑。圖1給出該模擬器的硬件框圖及其與雷達信號處理器的連接。電源卡用于給整個系統(tǒng)供電。

采用插卡式結(jié)構(gòu)實現(xiàn)雷達視頻回波模擬器系統(tǒng)的設(shè)計

2.1主控卡

圖2給出主控卡的原理框圖。該卡以FPCA為中心控制單元,使用USB接口器件與上位機通信。FPGA控制USB單片機及LVDS收發(fā)器將上位機指令、地址及數(shù)據(jù)通過背板總線傳輸至視頻信號卡。另外,F(xiàn)PGA在其內(nèi)部開辟緩存空間,通過USB接收上位機發(fā)送信號處理器的指令,通過同步串口將其轉(zhuǎn)為差分信號并發(fā)送至信號處理器。另外,信號處理器反饋至其相應(yīng)的狀態(tài)信息,通過FPGA控制USB單片機上傳至上位機,實時顯示。

采用插卡式結(jié)構(gòu)實現(xiàn)雷達視頻回波模擬器系統(tǒng)的設(shè)計

2.2背板總線

該系統(tǒng)需產(chǎn)生和差三通道I,Q共6路回波信號,而每路信號都需將對應(yīng)的雜波、噪聲及目標參數(shù)下載到Flash存儲器中。由于數(shù)據(jù)量較大,且考慮到下載速度,該背板總線采用了自行設(shè)計的單環(huán)總線結(jié)構(gòu)。該結(jié)構(gòu)采用基于低壓差分信號收發(fā)器DS92LV18和低壓差分信號傳輸模擬交叉點開關(guān)SCAN90 CP02來實現(xiàn)。通過各子卡的插拔,實現(xiàn)對SCAN90 CP02的邏輯控制,從而保證無論背板各擴展槽是否有卡,整個環(huán)路都保持封閉狀態(tài)。DS92LV18的主要性能:15~66 MHz,18:1/1:18串行/解串器;收發(fā)一體設(shè)計;內(nèi)置發(fā)射/接收數(shù)字鎖相環(huán);提供幀同步、幀檢測時鐘恢復功能;可進行單器件環(huán)路測試,器件引腳基本兼容,設(shè)有本地及線路環(huán)回模式。SCAN90CP02的特點:每通道的傳輸速率達1.5 Gb/s;低功耗;在雙中繼器模式下,最高速率時,電流為70 mA;低輸出抖動;配置有預(yù)增強功能,可驅(qū)動有損耗的背板和電纜LVDS/BLVDS/CML/LVPECL輸入;LVDS輸出。由這兩款器件組成的環(huán)網(wǎng)總線最大數(shù)據(jù)喬吐速度為1.188 Gb/s,能夠滿足快速下載數(shù)據(jù)的要求。圖3給出單環(huán)總線的結(jié)構(gòu)原理框圖。

采用插卡式結(jié)構(gòu)實現(xiàn)雷達視頻回波模擬器系統(tǒng)的設(shè)計



2.3視頻信號卡

視頻信號卡為整個系統(tǒng)的核心部分,因其視頻信號的生成所涉及的運算量很大,單個DSP難以生成多路視頻信號,同時出于系統(tǒng)升級的考慮,因此該視頻信號模擬器的每路都使用高性能的TMS320C6713型浮點數(shù)字信號處理器。該DSP采用先進的超長指令字結(jié)構(gòu),內(nèi)置8個獨立的功能單元、2個定點算術(shù)邏輯單元,2個浮點乘法器,4個浮點ALU、32個32位通用目的寄存器,4 K字節(jié)的L1高速程序緩存區(qū),4 K字節(jié)的L1高速數(shù)據(jù)緩存器,256 K字節(jié)的L2兩級數(shù)據(jù)緩存器。這種結(jié)構(gòu)能最大限度地發(fā)揮8個功能單元的并行計算能力,使得300 MHz系統(tǒng)時鐘工作下的DSP性能達到2400MI/s和1 800MFLO/s。

采用插卡式結(jié)構(gòu)實現(xiàn)雷達視頻回波模擬器系統(tǒng)的設(shè)計

單路視頻信號生成原理框圖如圖4所示。其中,DSP完成視頻信號運算;FPGA(1)用于控制LVDS收發(fā)器接收來自總線上的命令、地址及數(shù)據(jù),在產(chǎn)生視頻信號前,將上位機事先產(chǎn)生的雜波數(shù)據(jù)、噪聲及目標參數(shù)下載至Flash存儲器中。在生成視頻信號期間,F(xiàn)PGA(1)判斷DSP的工作狀態(tài),將Flash存儲器的數(shù)據(jù)讀入輸入FIFO中;FPGA(2)主要完成DSP瀆寫輸入、輸出FIFO的邏輯轉(zhuǎn)換,接收來自DSP計算視頻信號相對PRF信號的延遲時間,通過FPGA(1)接收同步信號,讀取輸出FIFO的數(shù)據(jù)并啟動D/A轉(zhuǎn)換器;DSP將輸入FIFO的數(shù)據(jù)瀆人其內(nèi)部RAM,根據(jù)對應(yīng)的數(shù)據(jù)及目標參數(shù)生成所需的視頻信號數(shù)據(jù),并將運算后的數(shù)據(jù)寫入輸出FIFO。FIFO采用IDT72V17160,其讀寫速度可達100 MHz。

3系統(tǒng)工作流程

上位機根據(jù)噪聲和雜波模型脫機產(chǎn)生和路、方位差、俯仰差三通道I/O雜波、噪聲及目標參數(shù),由上位機發(fā)出指令、卡地址將各通道的數(shù)據(jù)下載至對應(yīng)的Flash存儲器。然后,由上位機生成DSP指令,發(fā)送至主控卡的緩存中,觸發(fā)同步信號,將指令發(fā)送至DSP,同時視頻卡根據(jù)該同步信號產(chǎn)生視頻信號,DSP對視頻信號進行采樣、運算,并將其結(jié)果及狀態(tài)信息發(fā)送至上位機顯示。

3.1數(shù)據(jù)下載

數(shù)據(jù)下載即將上位機預(yù)先產(chǎn)生的雜波、噪聲數(shù)據(jù)及目標參數(shù)通過背板總線下載到各通道對應(yīng)的Flash存儲器中,整個發(fā)送過程由上位機控制,按表1所示格式將命令、地址、數(shù)據(jù)的順序發(fā)送至主控卡,然后由主控卡FPGA控制LVDS收發(fā)器,將命令、地址及數(shù)據(jù)發(fā)送至單環(huán)總線上,所有總線節(jié)點(視頻卡)接收到命令后,轉(zhuǎn)為數(shù)據(jù)下載工作狀態(tài),接著再判斷是否為該節(jié)點地址。若是,準備接收數(shù)據(jù),并判斷區(qū)地址,將數(shù)據(jù)寫入對應(yīng)的Flash分區(qū)中;若不是,關(guān)閉數(shù)據(jù)通道,等待接收新卡地址。因為Flash存儲器在寫入2 K字節(jié)數(shù)據(jù)后需要一個較長的編程時間,所以在實際數(shù)據(jù)下載的過程中,使用輪詢寫人方法,即上位機每發(fā)送2 K字節(jié)數(shù)據(jù)后,就發(fā)送新卡地址,將數(shù)據(jù)寫入下一通道的Flash存儲器中,依次執(zhí)行,直到第一通道,F(xiàn)lash存儲器編程結(jié)束,再將數(shù)據(jù)繼續(xù)寫入,節(jié)約了數(shù)據(jù)下載時間。

3.2視頻信號的生成

整個視頻信號的生成過程,數(shù)據(jù)的搬移及信號的運算均由DSP完成,由于TMS320C6713 DSP具有16個EDMA通道,可在不占用CPU運行周期的前提下,實現(xiàn)數(shù)據(jù)快速搬移,所以該設(shè)計在DSP內(nèi)部開辟一個乒乓緩存區(qū)(Ping PangCache),CPU在調(diào)用乒乓緩存數(shù)據(jù)時,EDMA往乒乓緩存中搬移數(shù)據(jù)后進行交換,這樣可同時執(zhí)行EDMA數(shù)據(jù)搬移和CPU信號運算,保證實時生成視頻信號。

當各通道的雜波、噪聲及目標參數(shù)下載完成,各通道FPGA(1)接收上位機指令,將存儲在Flash的數(shù)據(jù)讀入輸入FIFO中,DSP啟動EDMA通道將輸入FIFO數(shù)據(jù)讀至其內(nèi)部乒乓緩存中。此時,DSP發(fā)出READY信號給FPGA(2),F(xiàn)PGA(2)將PRF同步信號接入DSP的外部中斷引腳,這樣當下一個PRF同步信號到來時,觸發(fā)DSP的外部中斷,DSP執(zhí)行內(nèi)部的波形運算程序,并啟動EDMA通道將雜波等數(shù)據(jù)搬移至乒乓緩存,運算結(jié)束后,DSP將目標出現(xiàn)的延時發(fā)給FPGA(2),并將運算完畢的波形數(shù)據(jù)搬移至輸出FIFO。FPGA(2)收到延遲后,在下一個PRF同步信號到來時,計數(shù)DSP接收時間,計數(shù)結(jié)束,從輸出FIFO讀取運算完畢的數(shù)據(jù),同時啟動D/A轉(zhuǎn)換器進行數(shù)據(jù)轉(zhuǎn)換。

3.3性能改進

雖然系統(tǒng)性能能夠滿足實際應(yīng)用需求,但對某些環(huán)節(jié)稍作改進,會使整個系統(tǒng)功能進一步增強。對于DSP而言,同步FIFO為異步存儲器,所以DSP在讀寫FIFO時設(shè)置為異步方式,讀FIFO的頻率僅能達到25 MHz,寫FIFO的頻率僅能達到33 MHz。如果將DSP讀寫SDRAM時序進行邏輯轉(zhuǎn)換,可使讀寫FIFO的頻率達到100 MHz,大大增強DSP的數(shù)據(jù)吞吐能力;另外單路視頻信號的數(shù)據(jù)僅使用一片F(xiàn)lash存儲器,雖然其峰值讀數(shù)速度可達40 M字節(jié),但由于每讀2 K字節(jié)后,F(xiàn)lash需占一個緩存時間,這樣其平均讀數(shù)速度僅能達到約27 M字節(jié)。若將兩片F(xiàn)lash并聯(lián),則達到其峰值速度,提高了系統(tǒng)性能;另外,目前在DSP內(nèi)部僅在數(shù)據(jù)輸入端開辟一個乒乓緩存,若在數(shù)據(jù)輸出端也開辟一個乒乓緩存,則可將數(shù)據(jù)搬移和CPU運算進一步并行執(zhí)行,縮短每個PRF周期的數(shù)據(jù)處理時間。

4結(jié)語

針對具體的雷達信號處理器,提出一種視頻信號模擬器的硬件設(shè)計,模擬器采用PC機+DSP組合架構(gòu),整個系統(tǒng)采用插卡式結(jié)構(gòu),各路視頻信號的生成使用相似的硬件電路,由PC機產(chǎn)生所需的雜波、噪聲數(shù)據(jù)及目標參數(shù),并事先將生成的各路視頻信號所需的雜波、噪聲及目標參數(shù)通過自行設(shè)計的自適應(yīng)單環(huán)總線下載到對應(yīng)的大容量Flash存儲器中,數(shù)據(jù)下載完畢后,經(jīng)由DSP組合實時運算,在每個PRF同步信號的觸發(fā)下輸出視頻模擬信號。由于Flash存儲器為非易失性存儲器,具有掉電后數(shù)據(jù)不丟失的優(yōu)點,所以如果雜波、噪聲及目標參數(shù)不改變的情況下,數(shù)據(jù)只需下載一次。另外,使用文中提出的環(huán)網(wǎng)總線結(jié)構(gòu),可保證數(shù)據(jù)的快速下載。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 存儲器
    +關(guān)注

    關(guān)注

    38

    文章

    7493

    瀏覽量

    163876
  • PC
    PC
    +關(guān)注

    關(guān)注

    9

    文章

    2084

    瀏覽量

    154259
  • 雷達
    +關(guān)注

    關(guān)注

    50

    文章

    2937

    瀏覽量

    117570
  • 模擬器
    +關(guān)注

    關(guān)注

    2

    文章

    877

    瀏覽量

    43242
收藏 人收藏

    評論

    相關(guān)推薦

    基于LabVIEW軟件和PCl-5640R數(shù)據(jù)卡實現(xiàn)雷達回波模擬器的設(shè)計

    現(xiàn)如今,為雷達檢測提供回波模擬信號的雷達回波模擬器層出不窮,而絕大多數(shù)模擬器采用微型計計算機+數(shù)
    發(fā)表于 08-22 09:40 ?1686次閱讀
    基于LabVIEW軟件和PCl-5640R數(shù)據(jù)卡<b class='flag-5'>實現(xiàn)</b>和<b class='flag-5'>雷達</b><b class='flag-5'>回波模擬器</b>的設(shè)計

    尋找插卡式MP3和移動電源充放電技術(shù)的解決方案

    公司找尋:插卡式MP3和手機外置電源的電子部份的解決方案。我的電話是:***
    發(fā)表于 02-28 16:34

    基于CPCI接口DSP板的雷達目標模擬器

    提出一種基于CPCI接口DSP板的C波段雷達目標模擬器。探測回波模擬,采用軟硬件相結(jié)合的方法。由主控計算機根據(jù)雷達工作參數(shù)預(yù)先設(shè)定并計算目標
    發(fā)表于 06-03 05:00

    基于DSP+FPGA的雷達信號模擬器系統(tǒng)設(shè)計

    在實際的外場試飛過程中是不可能實現(xiàn)的,這也是雷達信號模擬器對場外試飛的一大優(yōu)勢。FPGA作為高性能數(shù)字信號處理系統(tǒng)中的關(guān)鍵部件,在雷達信號
    發(fā)表于 07-15 06:48

    一種自主產(chǎn)生式的雷達回波模擬器中頻部分的設(shè)計實現(xiàn)方法論述

    斯白噪聲,可模擬主要的干擾類型;輸出信號既可以直接用于信號處理機的中頻注入式測試,也可上變頻后用于雷達系統(tǒng)的射頻條件下的各種測試驗證。以下對該中頻雷達
    發(fā)表于 07-16 07:40

    一種自主產(chǎn)生式的雷達回波模擬器中頻部分的設(shè)計論述

    主要的干擾類型;輸出信號既可以直接用于信號處理機的中頻注入式測試,也可上變頻后用于雷達系統(tǒng)的射頻條件下的各種測試驗證。以下對該中頻雷達回波模擬器
    發(fā)表于 07-19 07:26

    雷達回波模擬器的設(shè)計方法是什么?

    保持和濾波,唯一回復出該頻率的模擬信號。與其他頻率合成方法相比,直接數(shù)字頻率合成器具有頻率街邊速度快、頻率分辨率高、輸出相位連續(xù)、可編程和全數(shù)字化、便于集成等優(yōu)點。本文在分析了DDS的基本原理的基礎(chǔ)上,提出了一種基于DDS芯片AD9852的雷達
    發(fā)表于 08-20 07:45

    一種雷達回波信號模擬器的設(shè)計與實現(xiàn)

    本文提出了一種基于CPCI母板和PMC背板的通用雷達回波模擬器的設(shè)計與實現(xiàn),重點介紹了基于單片F(xiàn)PGA設(shè)計PMC背板,實現(xiàn)雷達
    發(fā)表于 05-08 17:17 ?36次下載

    雷達回波模擬器設(shè)計與應(yīng)用

    雷達回波模擬器雷達系統(tǒng)的性能測試中有著廣泛的應(yīng)用。以軍用工控機為平臺,配以自行研制的PC虛擬儀器卡,構(gòu)成的雷達
    發(fā)表于 01-01 11:21 ?48次下載
    <b class='flag-5'>雷達</b><b class='flag-5'>回波模擬器</b>設(shè)計與應(yīng)用

    雷達回波模擬器中頻部分的實現(xiàn)

    本文論述一種自主產(chǎn)生式的雷達回波模擬器中頻部分的設(shè)計實現(xiàn)方法,該模擬器可產(chǎn)生脈沖單頻、脈沖線性調(diào)頻、步進頻、步進頻+線性調(diào)頻等多種波形的雷達
    發(fā)表于 08-05 14:16 ?3538次閱讀
    <b class='flag-5'>雷達</b><b class='flag-5'>回波模擬器</b>中頻部分的<b class='flag-5'>實現(xiàn)</b>

    基于DSP和FPGA的多波形雷達回波中頻模擬器實現(xiàn)

    系統(tǒng)基于自主產(chǎn)生的原理,選用DSP和FPGA為核心處理,通過合理的算法設(shè)計,實現(xiàn)了可兼容多種雷達波形的中頻雷達
    發(fā)表于 08-28 17:24 ?1469次閱讀
    基于DSP和FPGA的多波形<b class='flag-5'>雷達</b><b class='flag-5'>回波</b>中頻<b class='flag-5'>模擬器</b><b class='flag-5'>實現(xiàn)</b>

    一種基于FPGA嵌入式系統(tǒng)雷達信號模擬器實現(xiàn)

    提出了一種基于FPGA的雷達回波實時模擬器實現(xiàn)方法。該模擬器采用cPCI 標準總線,以FPGA
    發(fā)表于 11-18 13:00 ?2715次閱讀
    一種基于FPGA嵌入式<b class='flag-5'>系統(tǒng)</b>的<b class='flag-5'>雷達</b>信號<b class='flag-5'>模擬器</b>的<b class='flag-5'>實現(xiàn)</b>

    插卡式電表有哪些優(yōu)勢

    插卡式電表由分壓完成電壓取樣,由取樣電阻完成電流取樣,取樣后的電壓電流信號由乘法器轉(zhuǎn)換為功率信號,經(jīng)V/T變換后,推動計度工作,并將脈沖信號輸入單片機系統(tǒng)。
    發(fā)表于 07-20 10:41 ?7944次閱讀

    如何實現(xiàn)雷達回波模擬電路的設(shè)計

    雷達是無線電測向和測距,測距是其主要的功能之一,雷達是通過測試發(fā)射脈沖和目標回波之間的時間差來測量目標距離的。雷達模擬器的主要功能是逼真地
    發(fā)表于 07-24 09:32 ?2791次閱讀
    如何<b class='flag-5'>實現(xiàn)</b><b class='flag-5'>雷達</b><b class='flag-5'>回波模擬</b>電路的設(shè)計

    插卡式公網(wǎng)對講機廠家哪個好

    www.xiaoruika.com中,插卡式對講機憑借其便捷性和靈活性受到了廣泛關(guān)注。那么在眾多插卡式公網(wǎng)對講機廠家中,哪個品牌更值得信賴呢? 首先,要明確的是,一個好的插卡式公網(wǎng)對講機廠家應(yīng)該具備哪些特點。產(chǎn)品質(zhì)量可靠、性能
    的頭像 發(fā)表于 10-21 11:49 ?298次閱讀