0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何利用FPGA完成信號(hào)模擬和時(shí)序控制 實(shí)現(xiàn)雷達(dá)目標(biāo)模擬器設(shè)計(jì)

電子設(shè)計(jì) ? 作者:工程師飛燕 ? 2018-09-07 08:54 ? 次閱讀

經(jīng)過研究表明,現(xiàn)代的雷達(dá)系統(tǒng)更加注重的是性能和指標(biāo)的測(cè)試。而且現(xiàn)代雷達(dá)利用模擬目標(biāo)信號(hào)的方式與外場(chǎng)實(shí)測(cè)相比具有花費(fèi)少、可重復(fù)和靈活性高的優(yōu)勢(shì)。當(dāng)實(shí)際的雷達(dá)在接受目標(biāo)回波時(shí),回波中的雜波和噪聲是很大的,甚至有些時(shí)候可以淹沒目標(biāo)回波信號(hào)。但是,在人為地對(duì)雷達(dá)進(jìn)行測(cè)試時(shí),有時(shí)只對(duì)雷達(dá)的某個(gè)和某些參數(shù)感興趣,希望在回波中表征感興趣的參數(shù)強(qiáng)一些,這時(shí)就應(yīng)該在回波中去掉雜波和噪聲的影響,而這在實(shí)際的外場(chǎng)試飛過程中是不可能實(shí)現(xiàn)的,這也是雷達(dá)信號(hào)模擬器對(duì)場(chǎng)外試飛的一大優(yōu)勢(shì)。這種真實(shí)的模擬將會(huì)更利于專業(yè)人員的分析。

FPGA作為高性能數(shù)字信號(hào)處理系統(tǒng)中的關(guān)鍵部件,在雷達(dá)信號(hào)模擬和雷達(dá)信號(hào)采集等方面有著巨大的開發(fā)潛能,采用這些技術(shù)對(duì)雷達(dá)系統(tǒng)和環(huán)境進(jìn)行模擬,可以多次的使用和調(diào)試,并能夠模擬同一情況下雷達(dá)的性能,便于詳細(xì)分析。目前對(duì)雷達(dá)信號(hào)模擬器的研究比較多,通用的方式是軟硬件相結(jié)合,讓系統(tǒng)靈活的號(hào)實(shí)時(shí)輸出信號(hào)。然而以往的設(shè)計(jì)中FPGA一般用來控制整個(gè)系統(tǒng)的時(shí)序,而我們的設(shè)計(jì)是采用集成微處理器的FPGA,同時(shí)完成信號(hào)模擬和時(shí)序控制的功能,改變了以往信號(hào)處理DSP+FPGA中FPGA作為協(xié)處理器的模式[1-3]。整個(gè)設(shè)計(jì)僅需要具有嵌入內(nèi)核的FPGA和簡單的外圍電路,使系統(tǒng)的集成度更高,由于FPGA在信號(hào)處理中并行處理的優(yōu)勢(shì),系統(tǒng)實(shí)時(shí)性強(qiáng)。系統(tǒng)采用工業(yè)標(biāo)準(zhǔn)的總線結(jié)構(gòu)以及模塊化設(shè)計(jì),具有良好的通用性、兼容性以及可擴(kuò)充性。

1 系統(tǒng)組成

1.1 雷達(dá)信號(hào)的模擬

雷達(dá)信號(hào)模擬模塊主要完成對(duì)雷達(dá)中頻和視頻模擬。其中中頻信號(hào)模擬可以模擬產(chǎn)生雷達(dá)中頻線性調(diào)頻脈沖信號(hào),視頻信號(hào)模擬可以模擬一路非相參視頻信號(hào)或兩路相參視頻信號(hào)。雷達(dá)信號(hào)模擬模塊內(nèi)部包括:天線控制、觸發(fā)控制、波門控制以及信號(hào)產(chǎn)生等子模塊。天線控制模塊根據(jù)天線參數(shù)產(chǎn)生天線掃描信號(hào);觸發(fā)控制模塊根據(jù)觸發(fā)信號(hào)參數(shù)產(chǎn)生周期性的觸發(fā)脈沖信號(hào);波門控制模塊根據(jù)天線掃描信號(hào)、觸發(fā)脈沖信號(hào)以及目標(biāo)方位、仰角和距離參數(shù)在指定方位、仰角和距離上選通波門輸出目標(biāo)信號(hào),信號(hào)產(chǎn)生模塊根據(jù)參數(shù)設(shè)置產(chǎn)生對(duì)應(yīng)幅度。

在雷達(dá)的測(cè)試系統(tǒng)中,常常需要模擬日標(biāo)回波;同時(shí),為了測(cè)試?yán)走_(dá)的抗干擾特性,還需要產(chǎn)生欺騙干擾的信號(hào)。DRFM(數(shù)字射頻存儲(chǔ)器)由于可以高保真的存儲(chǔ)和復(fù)制采樣信號(hào),測(cè)試系統(tǒng)不僅可以產(chǎn)生多個(gè)假目標(biāo),還可以產(chǎn)生距離拖引干擾和速度拖引干擾。

1.2 雜波的模擬

雜波是雷達(dá)回波的重要組成部分,只有對(duì)雜波有效的建模,并將其疊加在目標(biāo)信號(hào)上,才能使模擬出的雷達(dá)回波更接近真實(shí)情況。通常該模型用統(tǒng)計(jì)隨機(jī)過程來描述。

雜波的模擬有2種途徑:

(1)利用Matlab電腦上產(chǎn)生。首先根據(jù)雷達(dá)環(huán)境和被測(cè)雷達(dá)參數(shù),選擇合適的雜波模型以及統(tǒng)計(jì)特征參數(shù),建立雜波數(shù)據(jù)庫;然后在計(jì)算機(jī)中利用零記憶非線性變換法產(chǎn)生雜波隨機(jī)序列[4]。目前最常用的雜波幅度分布模型有韋布爾模型、對(duì)數(shù)正態(tài)模型和K分布模型,設(shè)計(jì)中產(chǎn)生表示雷達(dá)雜波幅度的N個(gè)數(shù)據(jù)樣本Z1,Z2,…ZN,這些樣本具有上述某種給定的概率分布和任意給定的功率譜,將這些隨機(jī)樣本序列在磁盤上保存下來。PC機(jī)上實(shí)現(xiàn)隨機(jī)序列,具有幅度分布和頻譜特性可選擇的優(yōu)點(diǎn)。

(2)利用線性反饋移位寄存器產(chǎn)生隨機(jī)的數(shù)字噪聲。LFSR可以被視為一個(gè)線性移位寄存器組,并且每個(gè)寄存器的輸入都是它前一個(gè)寄存器輸出的一個(gè)線性函數(shù)。在FPGA中設(shè)計(jì)一個(gè)16 bit隨機(jī)數(shù)字噪聲模擬模塊,此序列發(fā)生器的初始值為0XFFFF,數(shù)字噪聲信號(hào)的周期為216-1=65 535?;谟布?shí)現(xiàn)的隨機(jī)序列,具有循環(huán)周期長、隨機(jī)性好、資源消耗少的優(yōu)點(diǎn)。

在實(shí)時(shí)模擬時(shí),基于雷達(dá)天線波束與雜波區(qū)域幾何關(guān)系,用戶可以根據(jù)情況選擇使用哪種方法產(chǎn)生隨機(jī)序列,通過硬件和軟件系統(tǒng)直接模擬雷達(dá)的雜波回波信號(hào)。

1.3 干擾信號(hào)的模擬

雷達(dá)干擾信號(hào)的模擬能夠模擬真實(shí)戰(zhàn)場(chǎng)環(huán)境下的一些干擾信號(hào),包括噪聲干擾以及欺騙性干擾,從而可實(shí)現(xiàn)對(duì)雷達(dá)抗干擾性能的檢測(cè)。噪聲干擾包括多普勒噪聲干擾、瞄準(zhǔn)式噪聲干擾、調(diào)頻噪聲干擾;欺騙干擾包括距離欺騙、速度欺騙、假目標(biāo)等。

噪聲干擾信號(hào)的形式比較復(fù)雜,主要是通過上位機(jī)產(chǎn)生對(duì)應(yīng)的數(shù)據(jù),以文本的形式存儲(chǔ)下來。在配置FPGA時(shí),將文本文件作為ROM的初始化文件,在編程過程中以查表的形式生成噪聲干擾信號(hào)。

對(duì)脈沖雷達(dá)距離信息的欺騙主要是通過對(duì)收到的雷達(dá)照射信號(hào)進(jìn)行延時(shí)調(diào)制和放大轉(zhuǎn)發(fā)來實(shí)現(xiàn)。由于單純的距離質(zhì)心干擾造成的距離誤差較小,所以對(duì)脈沖雷達(dá)距離信息的欺騙主要采用距離假目標(biāo)干擾和距離波門拖引干擾。距離假目標(biāo)干擾的模擬在FPGA中體現(xiàn)出來的就是2組重復(fù)頻率不同的脈沖串,2組脈沖串之間的時(shí)間差就對(duì)應(yīng)著延時(shí)調(diào)制,可以通過計(jì)數(shù)器控制2個(gè)脈沖之間的延遲調(diào)制。波門拖引干擾時(shí),通過FPGA控制脈沖寬度和對(duì)應(yīng)的功率水平,最終將目標(biāo)回波脈沖分為2個(gè)脈沖,且假目標(biāo)的功率水平比真實(shí)目標(biāo)的功率水平要高。

1.4 實(shí)測(cè)數(shù)據(jù)的信號(hào)重構(gòu)

國內(nèi)在雷達(dá)數(shù)據(jù)采集方面的研究日趨成熟,基于PCI、USB接口的數(shù)據(jù)采集系統(tǒng)都能滿足雷達(dá)中視頻采樣的要求,而且可以根據(jù)需要將采集的數(shù)據(jù)存盤或軟件實(shí)時(shí)回放處理[5-7]。本系統(tǒng)解決的問題是將系統(tǒng)采集到的數(shù)據(jù)或磁盤陣列上存儲(chǔ)的其他系統(tǒng)采集到的雷達(dá)實(shí)測(cè)數(shù)據(jù)通過模擬系統(tǒng)重構(gòu)出雷達(dá)回波信號(hào),做到真實(shí)環(huán)境的可重復(fù)再現(xiàn),為雷達(dá)接收系統(tǒng)性能的檢測(cè)提供了有利條件。信號(hào)重構(gòu)過程需要知道雷達(dá)回波采樣時(shí)的采樣率,保證模擬系統(tǒng)DA信號(hào)輸出的速率與數(shù)據(jù)采集時(shí)的采樣速率一致,避免采集和恢復(fù)速率的不匹配造成雷達(dá)信號(hào)的非線性失真。同時(shí)實(shí)測(cè)數(shù)據(jù)幀的組成形式必須是已知的,這樣才能提取雷達(dá)信號(hào)的同步、方位、仰角等信息,將對(duì)應(yīng)的幅度信息與方位、仰角同步。

2 具體實(shí)現(xiàn)

2.1 硬件設(shè)計(jì)

FPGA采用的是Xilinx公司的100萬門FPGA芯片XC3S1000,其配置芯片為Xilinx公司的4 MB容量PROM芯片XCF04S,以主動(dòng)串行方式對(duì)FPGA進(jìn)行上電配置。AD、DA分別為ADI公司12位105 MS/s高速模/數(shù)轉(zhuǎn)換芯片AD9432與14位105 MS/s高速數(shù)/模轉(zhuǎn)換芯片AD9764。SRAM采用Cypress公司的256k×16 bit SRA。

M芯片CY7C1041用于對(duì)數(shù)據(jù)進(jìn)行大容量緩存,以滿足USB的傳輸需要。USB控制器選用Cypress公司的EZ-USB FX2系列USB2.0芯片CY7C68013,封裝為PQFP128。它支持USB2.0高速傳送,最高速率可達(dá)480 Mb/s。系統(tǒng)框圖如圖2所示。

Xilinx 公司簡介

Xilinx 是業(yè)界領(lǐng)先的可編程平臺(tái)提供商。根據(jù)市場(chǎng)分析公司 iSuppli 公司統(tǒng)計(jì),Xilinx 在 2010 財(cái)政年度創(chuàng)造了18 億美元的收益,并在半導(dǎo)體行業(yè)可編程邏輯器件 (PLD) 領(lǐng)域占有 50% 以上的市場(chǎng)份額。Xilinx 可編程芯片是當(dāng)今業(yè)界領(lǐng)先企業(yè)為其數(shù)以萬計(jì)的產(chǎn)品的設(shè)計(jì)首選的創(chuàng)新平臺(tái),這些產(chǎn)品能夠顯著改善我們的日常生活質(zhì)量。

ADI公司簡介

ADI公司是業(yè)界廣泛認(rèn)可的數(shù)據(jù)轉(zhuǎn)換和信號(hào)調(diào)理技術(shù)全球領(lǐng)先的供應(yīng)商,擁有遍布世界各地的60,000客戶,他們事實(shí)上代表了全部類型的電子設(shè)備制造商。ADI公司作為高性能模擬集成電路IC)制造商慶祝公司在此行業(yè)全球領(lǐng)先40多年,其產(chǎn)品廣泛用于模擬信號(hào)和數(shù)字信號(hào)處理領(lǐng)域。

2.2 FPGA程序設(shè)計(jì)

FPGA程序主要包括雷達(dá)信號(hào)模擬模塊、雷達(dá)信號(hào)采集與傳輸控制模塊和SDK中Microblaze的控制與參數(shù)傳遞模塊。雷達(dá)信號(hào)模擬模塊主要完成對(duì)雷達(dá)中頻/視頻和雜波信號(hào)的模擬,為雷達(dá)的接收系統(tǒng)和信號(hào)采集模塊提供自檢測(cè)試信號(hào)。雷達(dá)信號(hào)采集與傳輸控制模塊主要完成對(duì)雷達(dá)中頻/視頻信號(hào)的采集與傳輸控制,該模塊為系統(tǒng)真實(shí)回波的模擬提供了實(shí)測(cè)數(shù)據(jù)。參數(shù)的傳遞主要由兩部分組成:上位機(jī)的信號(hào)參數(shù)輸入或信號(hào)模擬系統(tǒng)自帶的鍵盤掃描輸入與Microblaze核之間的參數(shù)傳遞;Microblaze將對(duì)應(yīng)的輸入?yún)?shù)通過中斷調(diào)用的形式傳遞給信號(hào)或雜波產(chǎn)生模塊。在ISE 9.1環(huán)境下通過VHDL硬件語言產(chǎn)生脈沖、LFM等信號(hào),利用EDK 9.1的附件將在ISE 9.1中產(chǎn)生的信號(hào)模塊轉(zhuǎn)化為對(duì)應(yīng)的IP核[8]。在EDK開發(fā)中,可以將在ISE中產(chǎn)生的信號(hào)模擬的IP核直接添加到工程中,IP核和Microblaze處理器之間通過OPB總線實(shí)現(xiàn)信號(hào)參數(shù)和中斷信號(hào)的傳遞,使整個(gè)開發(fā)過程模塊化?;贔PGA的嵌入式系統(tǒng)設(shè)計(jì)的EDK開發(fā)中有硬件模塊設(shè)計(jì)和軟件控制2個(gè)部分,使整個(gè)系統(tǒng)兼容了FPGA并行處理的高速率和軟件編程的簡潔。

2.3 驅(qū)動(dòng)程序設(shè)計(jì)與使用

FX2的設(shè)備驅(qū)動(dòng)程序有2種:一種用來在設(shè)備接入時(shí)從主機(jī)下載固件到RAM中,稱為固件下載驅(qū)動(dòng)程序(wdgtldr.sys);另一種是在設(shè)備重新列舉后加載的通用設(shè)備驅(qū)動(dòng)程序(ezusb.sys),應(yīng)用軟件通過該設(shè)備驅(qū)動(dòng)程序與FX2通信[9]。

固件下載驅(qū)動(dòng)程序(wdgtldr.sys)是利用Cypress公司提供的固件下載驅(qū)動(dòng)程序源代碼和用戶編譯成功的固件代碼,在Win2000 DDK中創(chuàng)建的。在將固件代碼下載到RAM中后,系統(tǒng)清除內(nèi)存中的固件下載驅(qū)動(dòng)程序,并進(jìn)行重新列舉,讓8051固件控制FX2。此時(shí),系統(tǒng)獲得由8051固件提供的新的ID號(hào),認(rèn)為有新的USB設(shè)備接入,并據(jù)此加載相應(yīng)的通用設(shè)備驅(qū)動(dòng)程序。通用設(shè)備驅(qū)動(dòng)程序一般不需要重新編寫,可以直接使用Cypress公司已經(jīng)編好的驅(qū)動(dòng)程序ezusb.sys。

3 系統(tǒng)調(diào)試結(jié)果

利用信號(hào)模擬產(chǎn)生一些典型的雷達(dá)視頻信號(hào),驗(yàn)證了系統(tǒng)在工程上的可行性。

圖3為頻率控制字為1 500時(shí)的線性調(diào)頻脈沖信號(hào),脈寬為10 μs

圖4為非相參視頻脈沖串,脈沖寬度為10 μs,重復(fù)周期為700 μs

圖5為相參視頻脈沖串,脈沖寬度為10 μs,重復(fù)周期為700 μs,多普勒調(diào)制頻率為200 Hz。

基于FPGA嵌入式系統(tǒng)的雷達(dá)目標(biāo)模擬器的設(shè)計(jì)利用了嵌入微處理器FPGA在控制方面的靈活性,在修改參數(shù)重新對(duì)FPGA進(jìn)行配置時(shí),只需完成對(duì)應(yīng)的軟件編譯,節(jié)省了芯片再配置的時(shí)間;完成了相參、非相參、線性調(diào)頻脈沖串等雷達(dá)中頻、視頻信號(hào)的模擬和韋布爾、對(duì)數(shù)正態(tài)、K分布3種典型分布模型的雜波模擬;利用實(shí)測(cè)雷達(dá)回波數(shù)據(jù)實(shí)現(xiàn)了實(shí)際雷達(dá)回波的重構(gòu),該系統(tǒng)產(chǎn)生的信號(hào)能夠基本滿足雷達(dá)接收系統(tǒng)性能的測(cè)試。

參考文獻(xiàn):

[1]。 ROM datasheet http://www.dzsc.com/datasheet/ROM_1188413.html.

[2]。 PCI datasheet http://www.dzsc.com/datasheet/PCI_1201469.html.

[3]。 XC3S1000 datasheet http://www.dzsc.com/datasheet/XC3S1000_1730756.html.

[4]。 XCF04S datasheet http://www.dzsc.com/datasheet/XCF04S_1159093.html.

[5]。 AD9432 datasheet http://www.dzsc.com/datasheet/AD9432_251538.html.

[6]。 AD9764 datasheet http://www.dzsc.com/datasheet/AD9764_251658.html.

[7]。 CY7C1041 datasheet http://www.dzsc.com/datasheet/CY7C1041_1067402.html.

[8]。 CY7C68013 datasheet http://www.dzsc.com/datasheet/CY7C68013_1054335.html.:


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1630

    文章

    21768

    瀏覽量

    604623
  • 嵌入式系統(tǒng)
    +關(guān)注

    關(guān)注

    41

    文章

    3607

    瀏覽量

    129599
  • Xilinx
    +關(guān)注

    關(guān)注

    71

    文章

    2168

    瀏覽量

    121771
  • 雷達(dá)
    +關(guān)注

    關(guān)注

    50

    文章

    2955

    瀏覽量

    117751
  • 模擬器
    +關(guān)注

    關(guān)注

    2

    文章

    879

    瀏覽量

    43294
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    基于CPCI接口DSP板的雷達(dá)目標(biāo)模擬器

    信號(hào)并輸出。利用DSP/FPGA的高速計(jì)算性能、直接數(shù)字合成(DDS)技術(shù)和數(shù)字射頻存儲(chǔ)(DRFM)技術(shù),可以實(shí)現(xiàn)相位編碼、線性調(diào)頻、非線性調(diào)頻等多種復(fù)雜方式下的
    發(fā)表于 06-03 05:00

    一種基于FPGA嵌入式系統(tǒng)的雷達(dá)信號(hào)模擬器系統(tǒng)設(shè)計(jì)

    在實(shí)際的外場(chǎng)試飛過程中是不可能實(shí)現(xiàn)的,這也是雷達(dá)信號(hào)模擬器對(duì)場(chǎng)外試飛的一大優(yōu)勢(shì)。FPGA作為高性能數(shù)字
    發(fā)表于 07-10 07:30

    基于DSP+FPGA雷達(dá)信號(hào)模擬器系統(tǒng)設(shè)計(jì)

    在實(shí)際的外場(chǎng)試飛過程中是不可能實(shí)現(xiàn)的,這也是雷達(dá)信號(hào)模擬器對(duì)場(chǎng)外試飛的一大優(yōu)勢(shì)。FPGA作為高性能數(shù)字
    發(fā)表于 07-15 06:48

    如何利用DDS實(shí)現(xiàn)信號(hào)模擬器設(shè)計(jì)?

    的人力和物力而且使研制周期變長。因此,目標(biāo)模擬器一數(shù)字模擬技術(shù)與雷達(dá)技術(shù)相結(jié)合發(fā)展起來的專門的系統(tǒng),它為雷達(dá)
    發(fā)表于 08-01 06:12

    如何利用DDWS實(shí)現(xiàn)目標(biāo)模擬器的設(shè)計(jì)?

    本文設(shè)計(jì)的面目標(biāo)模擬器基于波形存儲(chǔ)直讀的DDWS(直接數(shù)字波形合成)法實(shí)現(xiàn)模擬成像雷達(dá)接收其自身發(fā)射的單個(gè)射頻線性調(diào)頻脈沖,經(jīng)復(fù)雜的地面
    發(fā)表于 04-21 06:50

    一種雷達(dá)回波信號(hào)模擬器的設(shè)計(jì)與實(shí)現(xiàn)

    本文提出了一種基于CPCI母板和PMC背板的通用雷達(dá)回波模擬器的設(shè)計(jì)與實(shí)現(xiàn),重點(diǎn)介紹了基于單片FPGA設(shè)計(jì)PMC背板,實(shí)現(xiàn)
    發(fā)表于 05-08 17:17 ?36次下載

    雷達(dá)目標(biāo)加速模擬器電路圖

    雷達(dá)目標(biāo)加速模擬器電路圖
    發(fā)表于 07-01 13:16 ?849次閱讀
    <b class='flag-5'>雷達(dá)</b><b class='flag-5'>目標(biāo)</b>加速<b class='flag-5'>模擬器</b>電路圖

    DSP完成的實(shí)時(shí)信號(hào)模擬器

    DSP完成的實(shí)時(shí)信號(hào)模擬器    前言   在通信、雷達(dá)等數(shù)字信號(hào)處理系統(tǒng)的設(shè)計(jì)中,
    發(fā)表于 01-07 10:33 ?1642次閱讀
    DSP<b class='flag-5'>完成</b>的實(shí)時(shí)<b class='flag-5'>信號(hào)</b><b class='flag-5'>模擬器</b>

    基于FPGA嵌入式系統(tǒng)的雷達(dá)信號(hào)模擬器

    基于FPGA嵌入式系統(tǒng)的雷達(dá)信號(hào)模擬器 在現(xiàn)代雷達(dá)系統(tǒng)的研制和調(diào)試過程中,對(duì)雷達(dá)性能和指標(biāo)的測(cè)
    發(fā)表于 02-06 09:25 ?854次閱讀
    基于<b class='flag-5'>FPGA</b>嵌入式系統(tǒng)的<b class='flag-5'>雷達(dá)</b><b class='flag-5'>信號(hào)</b><b class='flag-5'>模擬器</b>

    基于CPCI接口DSP板的雷達(dá)目標(biāo)模擬器

    提出一種基于CPCI接口DSP板的C波段雷達(dá)目標(biāo)模擬器利用DSP/FPGA的高速計(jì)算性能、直接數(shù)字合成(DDS)技術(shù)和數(shù)字射頻存儲(chǔ)(DRF
    發(fā)表于 08-04 11:22 ?1834次閱讀
    基于CPCI接口DSP板的<b class='flag-5'>雷達(dá)</b><b class='flag-5'>目標(biāo)</b><b class='flag-5'>模擬器</b>

    基于DDS的單脈沖體制雷達(dá)目標(biāo)模擬實(shí)現(xiàn)

    利用DDS芯片AD9857設(shè)計(jì)了一種單脈沖體制雷達(dá)目標(biāo)模擬器。通過數(shù)字交匯技術(shù)將模擬目標(biāo)
    發(fā)表于 11-30 16:57 ?46次下載
    基于DDS的單脈沖體制<b class='flag-5'>雷達(dá)</b><b class='flag-5'>目標(biāo)</b><b class='flag-5'>模擬</b>的<b class='flag-5'>實(shí)現(xiàn)</b>

    雷達(dá)目標(biāo)信號(hào)模擬器的設(shè)計(jì)與實(shí)現(xiàn)

    為滿足雷達(dá)數(shù)據(jù)處理系統(tǒng)目標(biāo)跟蹤算法的測(cè)試需求,介紹了一種基于USB和FPGA技術(shù)的雷達(dá)目標(biāo)信號(hào)
    發(fā)表于 09-02 14:41 ?76次下載
    <b class='flag-5'>雷達(dá)</b><b class='flag-5'>目標(biāo)</b><b class='flag-5'>信號(hào)</b><b class='flag-5'>模擬器</b>的設(shè)計(jì)與<b class='flag-5'>實(shí)現(xiàn)</b>

    基于FPGA+PC104的雷達(dá)目標(biāo)模擬器設(shè)計(jì)

    介紹了一種基于PC104與FPGA構(gòu)成的嵌入式系統(tǒng)來模擬雷達(dá)回波信號(hào)的方法。給出了以FPGA為核心采集
    發(fā)表于 09-25 17:32 ?63次下載

    一種基于FPGA嵌入式系統(tǒng)的雷達(dá)信號(hào)模擬器實(shí)現(xiàn)

    提出了一種基于FPGA雷達(dá)回波實(shí)時(shí)模擬器實(shí)現(xiàn)方法。該模擬器采用cPCI 標(biāo)準(zhǔn)總線,以FPGA
    發(fā)表于 11-18 13:00 ?2742次閱讀
    一種基于<b class='flag-5'>FPGA</b>嵌入式系統(tǒng)的<b class='flag-5'>雷達(dá)</b><b class='flag-5'>信號(hào)</b><b class='flag-5'>模擬器</b>的<b class='flag-5'>實(shí)現(xiàn)</b>

    如何實(shí)現(xiàn)雷達(dá)回波模擬電路的設(shè)計(jì)

    雷達(dá)是無線電測(cè)向和測(cè)距,測(cè)距是其主要的功能之一,雷達(dá)是通過測(cè)試發(fā)射脈沖和目標(biāo)回波之間的時(shí)間差來測(cè)量目標(biāo)距離的。雷達(dá)
    發(fā)表于 07-24 09:32 ?2829次閱讀
    如何<b class='flag-5'>實(shí)現(xiàn)</b><b class='flag-5'>雷達(dá)</b>回波<b class='flag-5'>模擬</b>電路的設(shè)計(jì)