0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

一些關(guān)于多層PCB疊層設(shè)計的原則

貿(mào)澤電子設(shè)計圈 ? 來源:未知 ? 作者:李倩 ? 2018-06-26 08:38 ? 次閱讀

多層PCB通常用于高速、高性能的系統(tǒng),其中一些層用于電源或地參考平面,這些平面通常是沒有分割的實體平面。無論這些層做什么用途,電壓為多少,它們將作為與之相鄰的信號走線的電流返回路徑。構(gòu)造一個好的低阻抗的電流返回路徑最重要的就是合理規(guī)劃這些參考平面的設(shè)計。圖1所示為一種典型多層PCB疊層配置。

信號層大部分位于這些金屬實體參考平面層之間,構(gòu)成對稱帶狀線或是非對稱帶狀線。此外,板子的上、下兩個表面(頂層和底層),主要用于放置元件的焊盤,其上也有一些信號走線,但不能太長,以減少來自走線的直接輻射。

圖1 一種典型多層PCB疊層配置

通常用P表示參考平面層;S表示信號層;T表示頂層;B表示底層。下面以一個12層的PCB來說明多層PCB的結(jié)構(gòu)和布局,如圖6-14所示,其層的用途分配為“T—P—S—P—s—P—S—P—S—s—P—B”。

下面是一些關(guān)于多層PCB疊層設(shè)計的原則。

1

為參考平面設(shè)定直流電壓:解決電源完整性的一個重要措施是使用去耦電容,而去耦電容只能放置在PCB的頂層和底層,去耦電容的效果會嚴重受到與其相連的走線、焊盤,以及過孔的影響,這就要求連接去耦電容的走線盡量短而寬,過孔盡量短。如圖所示,將第2層設(shè)置成分配給高速數(shù)字器件(如處理器)的電源;將第4層設(shè)置成高速數(shù)字地;而將去耦電源放置在PCB的頂層;這是一種比較合理的設(shè)計。此外,要盡量保證由同一個高速器件所驅(qū)動的信號走線以同樣的電源層作為參考平面,而且此電源層為高速器件的電源。

2

確定多電源參考平面:多電源層將被分割成幾個電壓不同的實體區(qū)域,如圖所示中將第11層分配為多電源層,那么其附近的第10層和底層上的信號電流將會遭遇不理想的返回路徑,使返回路徑上出現(xiàn)縫隙。對于高速信號,這種不合理的返回路徑設(shè)計可能會帶來嚴重的問題。所以,高速信號布線應(yīng)該遠離多電源參考平面。

3

多個地敷銅層可以有效地減小PCB的阻抗,減小共模EMI。

4

信號層應(yīng)該和鄰近的參考平面緊密耦合(即信號層和鄰近敷銅層之間的介質(zhì)厚度要很小);電源敷銅和地敷銅應(yīng)該緊密耦合。

5

合理設(shè)計布線組合:為了完成復(fù)雜的布線,走線的層間轉(zhuǎn)換是不可避免的,而把同一個信號路徑所跨越的兩個層稱為一個“布線組合”。信號層間轉(zhuǎn)換時要保證返回電流可以順利地從-個參考平面流到另一個參考平面。事實上,最妤的布線組合設(shè)計是避免返回電流從一個參考平面流到另一個參考平面,而是簡單地從參考平面的一個表面流到另一個表面。如圖所示中,第3層和第5層、第5層和第7層,以及第7層和第9層都可以作為一個布線組合。但是把第3層和第9層作為一個布線組合就不是合理的設(shè)計,它需要返回電流從第4層耦合到第6層,再從第6層耦合到第8層,這條路徑對于返回電流并不通暢。盡管可以通過在過孔附近放置去耦電容或者減小參考平面間的介質(zhì)厚度來減小地彈,但并非上策,在實際系統(tǒng)中可能還無法實現(xiàn)。

6

設(shè)定布線方向:在同一信號層上,保證大多數(shù)布線的方向是一致的,同時與相鄰信號層的布線方向正交。如圖所示中,可將第3層和第7層的布線方向設(shè)為“南北”走向,而將第5層和第9層的布線方向設(shè)為“東西”走向。針對不同的系統(tǒng),其疊層設(shè)計的配置有所不同,下面列出一些常用的配置,如表所示。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4319

    文章

    23099

    瀏覽量

    397915
  • 焊盤
    +關(guān)注

    關(guān)注

    6

    文章

    551

    瀏覽量

    38145
  • 可制造性設(shè)計
    +關(guān)注

    關(guān)注

    10

    文章

    2065

    瀏覽量

    15559
  • 華秋DFM
    +關(guān)注

    關(guān)注

    20

    文章

    3494

    瀏覽量

    4523

原文標題:這里有關(guān)于高速PCB多層板疊層設(shè)計的原則,了解一下!

文章出處:【微信號:Mouser-Community,微信公眾號:貿(mào)澤電子設(shè)計圈】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    PCB設(shè)計中的原則

    在進行多層PCB的設(shè)計時,PCB的層疊是其中個非常重要的環(huán)節(jié),層疊的好壞對于產(chǎn)品的性能有直接的影響,下面我們將為大家梳理
    的頭像 發(fā)表于 11-13 07:50 ?1746次閱讀
    <b class='flag-5'>PCB</b>設(shè)計中的<b class='flag-5'>疊</b><b class='flag-5'>層</b><b class='flag-5'>原則</b>

    6PCB設(shè)計指南

    布線。如果您以前從未使用過6電路板,或者遇到過難以解決的此類EMI問題,請繼續(xù)閱讀以了解一些6P
    發(fā)表于 10-16 15:24 ?2296次閱讀
    6<b class='flag-5'>層</b><b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>設(shè)計指南

    PCB設(shè)計

    了信號線的特征阻抗,也可有效地減少串擾。所以,對于某些高端的高速電路設(shè)計,已經(jīng)明確規(guī)定定要使用6(或以上的)的方案,如Intel對PC133內(nèi)存模塊
    發(fā)表于 05-17 22:04

    PCB設(shè)計的原則和結(jié)構(gòu)

    。對于電源、地的層數(shù)以及信號層數(shù)確定后,它們之間的相對排布位置是每PCB工程師都不能回避的話題; 的排布原則: 1、確定
    發(fā)表于 09-18 15:12

    高速PCB多層設(shè)計原則

    。下面以個12PCB來說明多層PCB的結(jié)構(gòu)和布局,如圖6-14所示,其的用途分配為“T—
    發(fā)表于 11-27 15:14

    【資料】一些關(guān)于多層PCB設(shè)計的原則

    ``
    發(fā)表于 03-25 16:43

    【精選資料】PCB設(shè)計資料大全(珍藏系列)

    PCB設(shè)計的原則簡介:多層PCB通常用于高速、高性能的系統(tǒng),其中
    發(fā)表于 03-26 18:00

    【資料】淺談PCB設(shè)計

    本文主要介紹多層PCB設(shè)計的基礎(chǔ)知識,包括結(jié)構(gòu)的排布
    發(fā)表于 08-04 10:06

    【資料】一些關(guān)于多層PCB設(shè)計的原則

    多層PCB通常用于高速、高性能的系統(tǒng),其中一些用于電源或地參考平面,這些平面通常是沒有分割的實體平面。無論這些做什么用途,電壓為多少,它
    發(fā)表于 08-04 10:18

    多層PCB如何定義呢?求解

    多層PCB如何定義呢?
    發(fā)表于 04-11 14:53

    為什么要進行PCB

    如今,電子產(chǎn)品日益緊湊的趨勢要求多層印刷電路板的三維設(shè)計。但是,堆疊提出了與此設(shè)計觀點相關(guān)的新問題。其中個問題就是為項目獲取高質(zhì)量的
    的頭像 發(fā)表于 11-03 10:33 ?4729次閱讀

    6個關(guān)于多層PCB設(shè)計的原則資料下載

    電子發(fā)燒友網(wǎng)為你提供6個關(guān)于多層PCB設(shè)計的原則資料下載的電子資料下載,更有其他相關(guān)的電路圖
    發(fā)表于 04-26 08:52 ?18次下載
    6個<b class='flag-5'>關(guān)于</b><b class='flag-5'>多層</b><b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>設(shè)計的<b class='flag-5'>原則</b>資料下載

    射頻板結(jié)構(gòu)及布線的要求

    RF PCB單板的結(jié)構(gòu)除了要考慮射頻信號線的阻抗以外,還需要考慮散熱、電流、器件、EMC、結(jié)構(gòu)和趨膚效應(yīng)等問題,通常我們在多層印制板分層及堆疊中遵徇以下
    的頭像 發(fā)表于 03-03 12:17 ?1874次閱讀
    射頻板<b class='flag-5'>疊</b><b class='flag-5'>層</b>結(jié)構(gòu)及布線的要求

    介紹一些PCB布局的思路和原則

    今天給大家介紹一些PCB布局的思路和原則
    的頭像 發(fā)表于 05-17 10:00 ?1099次閱讀
    介紹<b class='flag-5'>一些</b><b class='flag-5'>PCB</b>布局的思路和<b class='flag-5'>原則</b>

    PCB結(jié)構(gòu)設(shè)計詳解

    隨著高速電路的不斷涌現(xiàn),PCB板的復(fù)雜度也越來越高,為了避免電氣因素的干擾,信號和電源必須分離,所以就牽涉到多層PCB的設(shè)計,即
    發(fā)表于 09-30 12:03 ?107次下載