0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

DDR中的名詞解析

SwM2_ChinaAET ? 來源:未知 ? 作者:李倩 ? 2018-06-19 09:37 ? 次閱讀

RAS:Row Address Strobe,行地址選通脈沖;

CAS:Column Address Strobe,列地址選通脈沖;

tRCD: RAS to CAS Delay,RAS至CAS延遲;

CL: CAS Latency,CAS潛伏期(又稱讀取潛伏期),從CAS與讀取命令發(fā)出到第一筆數(shù)據(jù)輸出的時(shí)間段;

RL:Read Latency,讀取潛伏期;

tAC: Access Time from CLK,時(shí)鐘觸發(fā)后的訪問時(shí)間,從數(shù)據(jù)I/O總線上有數(shù)據(jù)輸出之前的一個(gè)時(shí)鐘上升沿開始到數(shù)據(jù)傳到I/O總線上止的這段時(shí)間;

tWR: Write Recovery Time,寫回,保證數(shù)據(jù)的可靠寫入而留出足夠的寫入/校正時(shí)間,被用來表明對同一個(gè)bank的最后有效操作到預(yù)充電命令之間的時(shí)間量;

BL: Burst Lengths,突發(fā)長度,突發(fā)是指在同一行中相鄰的存儲單元連續(xù)進(jìn)行數(shù)據(jù)傳輸?shù)姆绞?,連續(xù)傳輸所涉及到存儲單元(列)的數(shù)量就是突發(fā)長度(SDRAM),在DDR SDRAM中指連續(xù)傳輸?shù)闹芷跀?shù);

Precharge:L-Bank關(guān)閉現(xiàn)有工作行,準(zhǔn)備打開新行的操作;

tRP:Precharge command period,預(yù)充電有效周期,在發(fā)出預(yù)充電命令之后,要經(jīng)過一段時(shí)間才能允許發(fā)送RAS行有效命令打開新的工作行;

AL:Additive Latency,附加潛伏期(DDR2);

WL:Write Latency,寫入命令發(fā)出到第一筆數(shù)據(jù)輸入的潛伏期;

tRAS: Active to Precharge Command,行有效至預(yù)充電命令間隔周期;

tDQSS: WRITE Command to the first corresponding rising edge of DQS,DQS相對于寫入命令的延遲時(shí)間;

邏輯Bank

SDRAM的內(nèi)部是一個(gè)存儲陣列,要想準(zhǔn)確地找到所需的存儲單元就先指定一個(gè)(row),再指定一個(gè)列(Column),這就是內(nèi)存芯片尋址的基本原理。

芯片位寬

SDRAM內(nèi)存芯片一次傳輸率的數(shù)據(jù)量就是芯片位寬,那么這個(gè)存儲單元的容量就是芯片的位寬(也是L-Bank的位寬);

存儲單元數(shù)量=行數(shù)*列數(shù)(得到一個(gè)L-Bank的存儲單元數(shù)量)*L-Bank的數(shù)量也可用M*W的方式表示芯片的容量,M是該芯片中存儲單元的總數(shù),單位是兆(英文簡寫M,精確值是1048576),W代表每個(gè)存儲單元的容量,也就是SDRAM芯片的位寬,單位是bit;

DDR SDRAM內(nèi)部存儲單元容量是芯片位寬(芯片I/O口位寬)的一倍;

DDR2 SDRAM內(nèi)部存儲單元容量是芯片位寬的四倍;

DDR3 SDRAM內(nèi)部存儲單元容量是芯片位寬的八倍;

DDR4 SDRAM內(nèi)部存儲單元容量是芯片位寬的八倍。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • SDRAM
    +關(guān)注

    關(guān)注

    7

    文章

    428

    瀏覽量

    55263
  • DDR
    DDR
    +關(guān)注

    關(guān)注

    11

    文章

    712

    瀏覽量

    65401
  • 內(nèi)存芯片
    +關(guān)注

    關(guān)注

    0

    文章

    126

    瀏覽量

    21878

原文標(biāo)題:【博文連載】DDR掃盲——DDR中的名詞解析

文章出處:【微信號:ChinaAET,微信公眾號:電子技術(shù)應(yīng)用ChinaAET】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    Allegro高速PCB設(shè)計(jì)DDR存儲器模塊布局布線設(shè)計(jì)思路解析

    ,從DDR一代到DDR四代,全面的去告訴大家應(yīng)該如何去處理DDR的設(shè)計(jì)。直播大綱:1、DDR原理信號分析2、DDR布局思路
    發(fā)表于 10-10 11:49

    Spark架構(gòu)圖名詞解析

    Spark核心概念名詞
    發(fā)表于 07-05 06:59

    單片機(jī)常用的名詞概念

    單片機(jī)常用名詞概念解析
    發(fā)表于 12-28 06:22

    單片機(jī)常用的名詞概念

    單片機(jī)常用名詞概念解析
    發(fā)表于 01-12 06:30

    單片機(jī)常用名詞有哪些?

    單片機(jī)常用名詞概念解析
    發(fā)表于 02-22 07:28

    美國UL安全認(rèn)證名詞術(shù)語解析

    美國UL安全認(rèn)證名詞術(shù)語解析 Accreditation 認(rèn)可 一方或多方評估另一方是否具有開展某些活動(dòng)能力的一套流程。希望得到認(rèn)可的一方必須符合要求,并且
    發(fā)表于 08-03 11:39 ?1990次閱讀

    DDR2名詞解釋

    DDR2名詞解釋 DDR2的定義: DDR2(Double Data Rate 2) SDRAM是由JEDEC(電子設(shè)備工程聯(lián)合委員會)進(jìn)行開發(fā)的新生代內(nèi)存技術(shù)標(biāo)準(zhǔn),它與上一代
    發(fā)表于 04-26 18:02 ?1325次閱讀
    <b class='flag-5'>DDR</b>2<b class='flag-5'>名詞</b>解釋

    離子二次電池名詞解析

    離子二次電池名詞解析  鋰離子二次電池(for rechargeable lithium ion batteries; lithium ion secondary batteries; lithium ion batteries;) 鋰離
    發(fā)表于 11-13 15:59 ?576次閱讀

    筆記本名詞解析---3G、TD、WCDMA

    筆記本名詞解析---3G、TD、WCDMA 3G,全稱為3rd Generation,中文含義就是指第三代數(shù)字通信。   1995年問世的第
    發(fā)表于 01-18 10:19 ?598次閱讀

    筆記本常見名詞解析

    筆記本常見名詞解析 迅馳     2003年1月9日,英特爾正式宣布即將推出的無線移動(dòng)計(jì)算技術(shù)的品牌名稱:迅馳移動(dòng)計(jì)算技
    發(fā)表于 01-26 13:44 ?820次閱讀

    Quamtum-SI DDR3仿真解析

    Quamtum-SI DDR3仿真解析 Automated DDR3 Analysis  
    發(fā)表于 04-29 09:00 ?4481次閱讀
    Quamtum-SI <b class='flag-5'>DDR</b>3仿真<b class='flag-5'>解析</b>

    基于FPGA的DDR3協(xié)議解析邏輯設(shè)計(jì)

    針對采用DDR3接口來設(shè)計(jì)的新一代閃存固態(tài)盤(SSD)需要完成與內(nèi)存控制器進(jìn)行通信與交互的特點(diǎn),提出了基于現(xiàn)場可編程門陣列( FPGA)的DDR3協(xié)議解析邏輯方案。首先,介紹了DDR3
    發(fā)表于 12-05 09:34 ?10次下載
    基于FPGA的<b class='flag-5'>DDR</b>3協(xié)議<b class='flag-5'>解析</b>邏輯設(shè)計(jì)

    DDR布線在PCB設(shè)計(jì)的應(yīng)用解析

    DDR布線在pcb設(shè)計(jì)占有舉足輕重的地位,設(shè)計(jì)成功的關(guān)鍵就是要保證系統(tǒng)有充足的裕量。要保證系統(tǒng)的時(shí)序,線長又是一個(gè)重要的環(huán)節(jié)。
    發(fā)表于 01-14 14:46 ?1459次閱讀

    解析DDR設(shè)計(jì)容性負(fù)載補(bǔ)償?shù)淖饔?/a>

    Fly_By拓?fù)滏溌吩O(shè)計(jì)時(shí)常會利用容性負(fù)載補(bǔ)償來優(yōu)化改善信號質(zhì)量。本文高速先生就通過分析鏈路阻抗來解析為什么要做容性負(fù)載補(bǔ)償以及做容性負(fù)載補(bǔ)償對DDR信號質(zhì)量的改善效果。
    的頭像 發(fā)表于 05-16 17:56 ?154次閱讀
    <b class='flag-5'>解析</b><b class='flag-5'>DDR</b>設(shè)計(jì)<b class='flag-5'>中</b>容性負(fù)載補(bǔ)償?shù)淖饔? />    </a>
</div>                            <div   id=

    PI2DDR3212和PI3DDR4212在DDR3/DDR4應(yīng)用

    電子發(fā)燒友網(wǎng)站提供《PI2DDR3212和PI3DDR4212在DDR3/DDR4應(yīng)用.pdf》資料免費(fèi)下載
    發(fā)表于 07-24 09:50 ?3次下載
    PI2<b class='flag-5'>DDR</b>3212和PI3<b class='flag-5'>DDR</b>4212在<b class='flag-5'>DDR</b>3/<b class='flag-5'>DDR</b>4<b class='flag-5'>中</b>應(yīng)用